91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何輕松完成剛?cè)峤Y(jié)合 PCB 彎曲的電磁分析?

jf_pJlTbmA9 ? 來源:Cadence楷登PCB及封裝資源中 ? 作者:Cadence楷登PCB及封裝 ? 2023-11-27 17:46 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

對于使用剛?cè)峤Y(jié)合 PCB 的系統(tǒng),確保功能性、安全性和有效性是重中之重,尤其是用于先進(jìn)醫(yī)療植入物、高精度關(guān)鍵軍事設(shè)備以及類似受監(jiān)管機(jī)密設(shè)備的系統(tǒng)。為此,一定要對它們進(jìn)行全面詳盡的仿真。Footprint 尺寸較小的系統(tǒng)必須具有很高的封裝密度,才能容得下各種器件。

隨著器件密度增加,電磁 (EM) 問題日益突出,降低了電氣性能。3D 設(shè)計的復(fù)雜性使剛?cè)峤Y(jié)合 PCB 的電磁分析成為一種挑戰(zhàn)。剛?cè)峤Y(jié)合電路可以彎曲的這一點,使設(shè)計人員能夠以較低的成本實現(xiàn)多個空間利用率極高的堆疊設(shè)計,因此大受歡迎。對于大多數(shù)傳統(tǒng)的仿真技術(shù)來說,此類電磁仿真極具挑戰(zhàn)性,甚至是不可能實現(xiàn)的。3D 結(jié)構(gòu)要求仿真器能夠應(yīng)對復(fù)雜設(shè)計、大型系統(tǒng)和多種技術(shù),以盡量減少風(fēng)險并確保設(shè)計成功。

憑借獨特的輪廓、高速互連、輕質(zhì)且高度可靠的柔性層壓板,剛?cè)峤Y(jié)合 PCB 廣泛適用于各種電子設(shè)備,從可穿戴設(shè)備到移動電話、軍事和醫(yī)療設(shè)備。微型電子產(chǎn)品行業(yè)正在迅速發(fā)展,市場前景廣闊,這也是剛?cè)峤Y(jié)合 PCB 最主要的應(yīng)用領(lǐng)域。隨著需求增長和消費電子市場不斷發(fā)展壯大,預(yù)計未來幾年剛?cè)峤Y(jié)合 PCB 的市場需求將出現(xiàn)飆升。全球剛?cè)峤Y(jié)合 PCB 市場預(yù)計將在 2028 年達(dá)到 580 萬美元。

wKgZomVdfo2AaZbyAADXUaDhv5A149.jpg

導(dǎo)致重新設(shè)計 (respin) 的原因數(shù)不勝數(shù)。調(diào)查顯示,每次重新設(shè)計的成本約為 2500 萬美元,根據(jù)芯片的復(fù)雜程度不同,成本會有很大差異。例如 IC 封裝,如今的技術(shù)已經(jīng)發(fā)展到十分復(fù)雜的水平。容易出差錯的地方可能是電氣、制造良率、封裝組裝、EMI/EMC 等等。在整個封裝中傳輸?shù)母咚贁?shù)據(jù)量激增,因而導(dǎo)致電磁輻射,產(chǎn)生輻射性和傳導(dǎo)性干擾。傳輸線結(jié)構(gòu)和工作頻率也會影響產(chǎn)品性能。當(dāng)復(fù)雜的異構(gòu)設(shè)計成為主流,在質(zhì)量與容量之間取得平衡就變得尤其關(guān)鍵。對于芯片制造商來說,對復(fù)雜的設(shè)計進(jìn)行仿真以分析系統(tǒng)在現(xiàn)實世界中的表現(xiàn),這項工作極為繁重,但又必不可少。

1. 剛?cè)峤Y(jié)合板 PCB 彎曲的挑戰(zhàn)

微型、手持和可穿戴設(shè)備需要把各種器件組裝到緊湊的外殼中,這需要輕巧靈活的剛?cè)峤Y(jié)合設(shè)計。彎曲電路板,并導(dǎo)入彎曲電路板文件以進(jìn)行 3D 電磁仿真,這項工作遠(yuǎn)非說起來那么容易。剛?cè)峤Y(jié)合環(huán)境使用獨特的材料,在整個設(shè)計中具有不同的厚度、靈活性、表面處理方式和防護(hù)材料。還需要滿足特定的彎曲標(biāo)準(zhǔn),必須定義彎曲標(biāo)準(zhǔn)、彎曲定義和位置等,以及彎曲的預(yù)期干擾等限制。

隨著剛性和柔性技術(shù)相結(jié)合,也催生了新的驗證挑戰(zhàn)。柔性電路的薄層暴露了頂層和底層的布線。由于屏蔽較少,通過這些層傳輸?shù)母哳l信號會產(chǎn)生 EMI 輻射,導(dǎo)致彎曲區(qū)域的近場和遠(yuǎn)場泄漏增加。復(fù)雜精細(xì)的 3D 設(shè)計使仿真變得更加復(fù)雜,因為要將電路板彎曲到很小的體積,定義材料屬性,創(chuàng)建端口,并使用有陰影線的接地平面和電源平面,這對傳統(tǒng)的 FEM 和 FDTD 3D 數(shù)值求解器技術(shù)來說是一項挑戰(zhàn)。傳統(tǒng)的工具涉及繁瑣的手動過程。彎曲容易導(dǎo)致過孔和層錯位錯誤;材料屬性、器件和網(wǎng)絡(luò)定義在 CAD 轉(zhuǎn)換中會丟失。此外,混亂的幾何形狀為彎曲結(jié)構(gòu)的網(wǎng)格化增加了難度?;旌闲蛣討B(tài) 3D 電路板需要一種不會導(dǎo)致錯誤的彎曲方法。借助支持工具互操作性的工作流程,設(shè)計人員能夠使用 3D 有限元法 (FEM) 分析來準(zhǔn)確驗證剛?cè)峤Y(jié)合走線,從而加快產(chǎn)品上市。

2. 利用 Cadence 技術(shù)設(shè)計柔性電路板

預(yù)處理費時費力,需要幾個小時到幾天的時間,并且仿真成功率低,而兩步流程在幾分鐘內(nèi)即可完成,仿真成功率達(dá)到 99%。這就是 Cadence 提供的優(yōu)勢:一個全新的工作流程,有助于應(yīng)對剛?cè)峤Y(jié)合 PCB 的挑戰(zhàn)。為了應(yīng)對當(dāng)下的設(shè)計復(fù)雜性和挑戰(zhàn),EM 工程師需要使用創(chuàng)新技術(shù)進(jìn)行 3D EM 建模。Cadence 新的創(chuàng)新工作流程與 IC、封裝、PCB 和系統(tǒng)工具無縫銜接,有助于縮短設(shè)計周期,提高整體生產(chǎn)力。復(fù)雜精細(xì)的傳統(tǒng)工作流程容易導(dǎo)致人為錯誤和 CAD 轉(zhuǎn)換失誤。

wKgaomVdfo6AMTiMAAFM8XSO-2k224.jpg

Clarity 3D Solver 將復(fù)雜的剛?cè)峤Y(jié)合設(shè)計工作流程簡化為只需兩步的設(shè)計過程。Cadence PCB 設(shè)計工具 Allegro PCB Editor 可以在數(shù)據(jù)庫中捕捉到已經(jīng)定義的彎曲信息,不需要任何人工操作,避免了轉(zhuǎn)換 CAD 和修復(fù)相關(guān)問題耗費的時間和精力。無需進(jìn)行中間轉(zhuǎn)換,就可以將電路板導(dǎo)入 Clarity 3D Solver,并轉(zhuǎn)換整個數(shù)據(jù)庫,包括彎曲的 3D 幾何形狀、材料屬性、器件和網(wǎng)絡(luò)定義。無需使用機(jī)械工具來管理幾何信息,所以很容易對彎曲角度進(jìn)行網(wǎng)格和參數(shù)化處理。Clarity 3D Solver可以運行仿真,查看 S 參數(shù)、近場和網(wǎng)格結(jié)果;同時不需要回到 PCB 編輯器,就可以對彎曲進(jìn)行任意調(diào)整。

兩步流程

對于現(xiàn)代微型電子系統(tǒng)來說,剛?cè)峤Y(jié)合 PCB 提供的緊湊封裝必不可少。在時間和成本優(yōu)化方面,與器件密度極高的芯片相比,剛?cè)峤Y(jié)合 PCB 電路板具有極大的優(yōu)勢。但它們需要特殊的材料以及額外的分層設(shè)計,因此,重新設(shè)計的代價十分高昂。此外,醫(yī)療、軍事設(shè)備以及其他使用剛?cè)峤Y(jié)合 PCB 的受監(jiān)管機(jī)密設(shè)備對故障是零容忍的,因此確保它們的功能性和安全性是重中之重。剛?cè)峤Y(jié)合 PCB 的彎曲部分會加劇輻射泄露,因此進(jìn)行 EM 分析非常重要。

Cadence Clarity 3D Solver 解決方案與 Allegro PCB Designer 集成,提供了一個兩步流程,不僅不易出錯,還極大地減少了進(jìn)行剛?cè)峤Y(jié)合 PCB 彎曲 EM 分析所需的時間和工作量。

如欲了解創(chuàng)新的兩步流程,歡迎點擊下載白皮書《如何提高剛?cè)峤Y(jié)合PCB的電磁分析效率》,通過測試案例,深入探究這一自動化的仿真工作流程,實現(xiàn)快速上市的產(chǎn)品開發(fā)過程。

文章來源:Cadence楷登PCB及封裝資源中心

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4404

    文章

    23878

    瀏覽量

    424267
  • 電路板
    +關(guān)注

    關(guān)注

    140

    文章

    5317

    瀏覽量

    108156
  • 封裝
    +關(guān)注

    關(guān)注

    128

    文章

    9249

    瀏覽量

    148624
  • 電磁分析
    +關(guān)注

    關(guān)注

    1

    文章

    7

    瀏覽量

    9198
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    技術(shù)資訊 I 剛?cè)?/b>結(jié)合印刷電路板設(shè)計

    發(fā)現(xiàn)這是整個工藝中的一個瓶頸——這種“盲插”操作極度考驗手感,稍有不慎就可能因?qū)?zhǔn)偏差而導(dǎo)致連接器損壞。剛?cè)?/b>結(jié)合設(shè)計既集二者之長,亦納二者之短。首先,如果團(tuán)隊采取這種
    的頭像 發(fā)表于 03-06 17:01 ?553次閱讀
    技術(shù)資訊 I <b class='flag-5'>剛?cè)?/b><b class='flag-5'>結(jié)合</b>印刷電路板設(shè)計

    從設(shè)計到工藝:PCB防翹曲全流程指南

    、設(shè)備及輔助措施等多方面綜合優(yōu)化,以下是具體策略及分析: ? 通過回流爐時防止PCB彎曲和翹曲的方法 一、優(yōu)化PCB設(shè)計 減少尺寸與拼板數(shù)量 原因:大尺寸
    的頭像 發(fā)表于 12-29 09:21 ?95次閱讀
    從設(shè)計到工藝:<b class='flag-5'>PCB</b>防翹曲全流程指南

    提升柔性和剛?cè)?/b>結(jié)合電路性能的關(guān)鍵要點

    柔性和剛?cè)?/b>結(jié)合電路通常是 PCB 設(shè)計師在需要節(jié)省空間、減輕重量或消除笨重連接器時的首選。它們推動了微型電子設(shè)備的蓬勃發(fā)展,從醫(yī)療可穿戴設(shè)備和無人機(jī)系統(tǒng)到堅固的航空航天應(yīng)用。但隨著應(yīng)用需求不斷提高,即使是設(shè)計最優(yōu)的柔性電路也開始
    的頭像 發(fā)表于 12-12 14:23 ?2878次閱讀

    PCB 層數(shù)設(shè)計與電磁兼容(EMC)

    將從 PCB 層數(shù)配置與層布局兩方面,結(jié)合實操經(jīng)驗分享設(shè)計技巧,為電子工程師提供參考。 一、PCB 層數(shù)的配置 PCB 層主要包含電源層、地層與信號層,層數(shù)為三者數(shù)量的總和。設(shè)計第一步
    的頭像 發(fā)表于 10-24 17:20 ?661次閱讀

    剛?cè)?/b>結(jié)合板的設(shè)計理念與優(yōu)勢場景

    在和從事新產(chǎn)品開發(fā)的設(shè)計師交流時,尤其是涉及可穿戴設(shè)備、航空航天或小型工業(yè)設(shè)備領(lǐng)域,有個話題幾乎總會被提及:“我們直接用柔性電路板加連接器就好?還是說,這個項目更適合用剛?cè)?/b>結(jié)合板?”
    的頭像 發(fā)表于 10-22 14:28 ?774次閱讀

    電磁兼容與電磁干擾在電磁兼容性大數(shù)據(jù)分析中的智能管理系統(tǒng)

    數(shù)據(jù),結(jié)合大數(shù)據(jù)分析、流程自動化及云邊協(xié)同技術(shù),實現(xiàn)電磁環(huán)境全生命周期管理。以下從五大維度精簡解析: 應(yīng)用案例 北京華盛恒輝、北京五木恒潤研發(fā)的 EMC/EMI 智能管理系統(tǒng)已落地應(yīng)用,成效顯著,為系統(tǒng)推廣提供有力支撐。 一、
    的頭像 發(fā)表于 09-17 14:58 ?618次閱讀

    電磁兼容與電磁干擾在電磁兼容性大數(shù)據(jù)分析中的智能管理系統(tǒng)

    電磁兼容與電磁干擾在電磁兼容性大數(shù)據(jù)分析中的智能管理系統(tǒng)
    的頭像 發(fā)表于 09-17 14:42 ?859次閱讀
    <b class='flag-5'>電磁</b>兼容與<b class='flag-5'>電磁</b>干擾在<b class='flag-5'>電磁</b>兼容性大數(shù)據(jù)<b class='flag-5'>分析</b>中的智能管理系統(tǒng)

    電磁軌跡預(yù)測分析系統(tǒng)

    電磁軌跡預(yù)測分析系統(tǒng)軟件全面解析
    的頭像 發(fā)表于 07-30 16:32 ?611次閱讀
    <b class='flag-5'>電磁</b>軌跡預(yù)測<b class='flag-5'>分析</b>系統(tǒng)

    光纖跳線可以彎曲

    光纖跳線可以彎曲,但彎曲程度必須控制在合理范圍內(nèi),過度彎曲會導(dǎo)致信號衰減增加、傳輸性能下降甚至光纖損壞。以下是詳細(xì)解釋: 一、光纖跳線為何能彎曲? 光纖跳線由光纖和保護(hù)層組成,光纖本身
    的頭像 發(fā)表于 07-25 10:17 ?1137次閱讀

    眾陽電路HDI剛?cè)?/b>板介紹(一)

    組裝的剛?cè)?/b>結(jié)合技術(shù),是目前業(yè)內(nèi)實現(xiàn)高密度布線、輕薄化的兩項重要技術(shù)。隨著這類訂單市場需求的增多,眾陽電路將HDI技術(shù)導(dǎo)入剛?cè)?/b>結(jié)合板正是順應(yīng)此發(fā)展潮流,經(jīng)過多年的研發(fā)和發(fā)展,目前眾陽電路
    的頭像 發(fā)表于 06-02 19:38 ?913次閱讀
    眾陽電路HDI<b class='flag-5'>剛?cè)?/b>板介紹(一)

    高頻PCB設(shè)計中出現(xiàn)的干擾分析及對策

    隨著頻率的提高,將出現(xiàn)與低頻PCB設(shè)計所不同的諸多干擾,歸納起來,主要有電源噪聲、傳輸線干擾、耦合、電磁干擾(EM)四個方面。通過分析高頻PCB的各種干擾問題,
    發(fā)表于 04-29 17:39

    為什么PCB變形彎曲?如何解決?

    至于為什么有些板子的翹曲程度不同?PCB(Printed Circuit Board,印刷電路板)變形和彎曲的原因可能有多種,以下是一些常見的原因:1、PCB板面積太大大面積的PCB
    發(fā)表于 04-21 10:57

    電磁軌跡預(yù)測分析系統(tǒng)軟件全面解析

    ,結(jié)合粒子動力學(xué)方程,實現(xiàn)高精度軌跡預(yù)測,在航空航天、粒子物理、電磁導(dǎo)航、智能交通等諸多領(lǐng)域廣泛應(yīng)用。 應(yīng)用案例 目前,已有多個電磁軌跡預(yù)測分析系統(tǒng)在實際應(yīng)用中取得了顯著成效。例如,北
    的頭像 發(fā)表于 04-12 16:10 ?1050次閱讀

    開關(guān)電源的PCB版圖設(shè)計及其電磁兼容分析

    的關(guān)鍵因素,當(dāng)然這也將決定生產(chǎn)出的芯片的好壞以及由芯片構(gòu)成的電子系統(tǒng)的質(zhì)量等等。本文通過選擇一張較為典型的高速單片開關(guān)電源圖,對其進(jìn)行SCH圖以及PCB版圖的繪制,并就其會產(chǎn)生的電磁兼容問題進(jìn)行分析和討論
    發(fā)表于 03-17 13:53

    開關(guān)電源的PCB版圖設(shè)計及其電磁兼容分析(建議下載?。?/a>

    的關(guān)鍵因素,當(dāng)然這也將決定生產(chǎn)出的芯片的好壞以及由芯片構(gòu)成的電子系統(tǒng)的質(zhì)量等等。本文通過選擇一張較為典型的高速單片開關(guān)電源圖,對其進(jìn)行SCH圖以及PCB版圖的繪制,并就其會產(chǎn)生的電磁兼容問題進(jìn)行分析和討論
    發(fā)表于 03-08 10:13