91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Chiplet是否也走上了集成競賽的道路?

Astroys ? 來源:Astroys ? 2024-02-23 10:35 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Chiplet會將SoC分解成微小的芯片,各公司已開始產(chǎn)生新的想法、工具和“Chiplet平臺”,旨在將這些Chiplet橫向或縱向組裝成先進(jìn)的SiP(system-in- package)形式。令人不解的是,Chiplet最初的構(gòu)想是將SoC分解成類似樂高積木的模塊,而現(xiàn)在似乎又重新回到了集成競賽中。

總部位于加州圣何塞的DreamBig Semiconductor就是其中一家初創(chuàng)公司。該公司參加了上月的CES,并發(fā)布了名為MARS的“開放式Chiplet平臺”。

MARS平臺的核心是一個“Chiplet Hub”,該公司將其命名為Deimos Chiplet Hub(DCH)。

工程高級副總裁Steve Majors解釋說,DCH是一個芯片die。它作為一個中樞,將包括CPU、主AI加速器、內(nèi)存控制器、I/O和高速網(wǎng)絡(luò)在內(nèi)的一系列Chiplet連接成一個完整的SiP設(shè)備。

這家初創(chuàng)公司的最大理念是讓客戶專注于他們可以實(shí)現(xiàn)差異化的定制化芯片領(lǐng)域。DreamBig的DCH將幫助他們快速構(gòu)建多種類型的定制SiP設(shè)備。

DreamBig與其他Chiplet組裝公司的差異化戰(zhàn)略是搭乘Silicon Box的順風(fēng)車,后者是由Marvell的前聯(lián)合創(chuàng)始人Sehat Sutardja和他的妻子Weili Dai創(chuàng)辦的新加坡Chiplet代工廠。

DCH內(nèi)部

DCH集成了包括CPU在內(nèi)的多種功能,并支持將DMA、中斷控制器、PCIe交換機(jī)和HBM堆棧等功能集成到Chiplet的die中。

不過,Majors解釋說,DCH內(nèi)部的CPU是“管理CPU,而不是主CPU,后者位于附加的Chiplet上”。

但是,像DMA和中斷控制器這樣的功能不是已經(jīng)存在于大多數(shù)CPU的die上了嗎?

Majors解釋說:“一旦將CPU分解成Chiplet,就需要對CPU Chiplet的內(nèi)核和高速緩存進(jìn)行優(yōu)化,使其能夠持續(xù)擴(kuò)展到下一個工藝節(jié)點(diǎn)或添加特殊指令。”他補(bǔ)充說,DMA和中斷控制器等功能最好在靠近內(nèi)存和IO的地方分區(qū),由Chiplet Hub提供給所有CPU Chiplet。

內(nèi)存優(yōu)先架構(gòu)

Majors認(rèn)為DreamBig的關(guān)鍵是其Chiplet Hub采用的“內(nèi)存優(yōu)先架構(gòu)”。它使所有Chiplet都能直接訪問高速緩存/內(nèi)存層,包括堆疊在Chiplet Hub上的低延遲SRAM/3D HBM和Chiplet上的大容量DDR/CXL/SSD。這使得計(jì)算、加速器和網(wǎng)絡(luò)Chiplet能夠執(zhí)行高效的數(shù)據(jù)移動、數(shù)據(jù)緩存或數(shù)據(jù)處理。

此外,正如Majors所說,DreamBig還提供了存儲分層的靈活性。它可以從SRAM到HBM再到CXL再到SSD,“從而提供Mega Bytes到Giga Bytes以及Tera Bytes的內(nèi)存,用于緩存或數(shù)據(jù)訪問”。

Majors解釋說,總之,一個平臺可以在使用的層級和為每個層級選擇的大小方面“跨范圍”組合?!耙虼?,3D HBM是可選的。Chiplet Hub可進(jìn)行3D堆疊,但不一定要堆疊。”

wKgZomXYBP2AeC-kAAdXEhEEV44350.jpg

拉鋸戰(zhàn)

行業(yè)Chiplet專家們也指出,Chiplet供應(yīng)商可能會重新開始集成競賽,而不是讓Chiplet實(shí)現(xiàn)SoC的分解。

盡可能多地集成將符合Chiplet供應(yīng)商的利益,這樣才能提高利潤率并獲得更好的性能。那么,Chiplet供應(yīng)商是否會為了誰能集成什么而展開拉鋸戰(zhàn)?系統(tǒng)設(shè)計(jì)者是否真的能獲得這一概念所承諾的模塊化?

Chiplet仍處于初級階段

Intel的Chiplet專家Ron Wilson指出,盡管形成了一定程度的互聯(lián)標(biāo)準(zhǔn),但Chiplet的潮流還面臨著一些重要的、有爭議的問題。

Wilson問道:系統(tǒng)將如何分區(qū)?CPU和GPU等大型模塊是必然的。但這些大塊需要各種輔助功能的支持,如內(nèi)存控制器、高速緩存和高速緩存控制器、DMA和中斷控制器、總線控制器以及相當(dāng)于片上網(wǎng)絡(luò)硬件的 SiP。傳統(tǒng)上,所有這些東西都由CPU IP供應(yīng)商提供,并與CPU內(nèi)核集成在一起。但是,它們應(yīng)該放在CPU的die上,還是單獨(dú)的die上?或者,就像DreamBig似乎建議的那樣,把它們集成到一個單獨(dú)的模塊上,然后在整個系統(tǒng)中共享?

至于互聯(lián)性,DreamBig試圖覆蓋很多領(lǐng)域。例如,據(jù)該公司稱,其DCH平臺提供32到128個D2D(die-to-die)鏈路,每個鏈路64GB/s,用于連接Chiplet。每個鏈路都支持主要的行業(yè)標(biāo)準(zhǔn)D2D物理層/鏈路層:通用芯片互連Express(UCIe)流協(xié)議和開放計(jì)算項(xiàng)目(OCP)BoW(Bunch of Wires)。

基板會如何?

另一組問題涉及芯片下面的基板。顯而易見的選擇是標(biāo)準(zhǔn)封裝基板,Wilson說,“但它在線寬、凸點(diǎn)密度和性能方面存在問題”。

芯片Interposer可以解決所有這些問題,但它們的尺寸有限,而且非常昂貴。使用扇出封裝技術(shù)的互連層是另一種可能性,介于普通封裝基板和interposer技術(shù)之間。Wilson補(bǔ)充說:“供應(yīng)鏈中已經(jīng)有了這方面的基礎(chǔ)設(shè)施?!边€有玻璃,有些人認(rèn)為它是未來的基板,能夠像扇出技術(shù)一樣在巨大的面板上制造。但它仍未得到證實(shí)。

DreamBig的秘密武器似乎是Silicon Box的面板級封裝技術(shù)。如圖所示,Silicon Box使用的是600mm的方形面板,而不是傳統(tǒng)的300mm圓形晶片。

Silicon Box聲稱它使用的是“革命性的”RDL(redistribution layer),可以取代昂貴的芯片Interposer。正如Majors解釋的那樣,在Silicon Box工作的一些工程主管是各種扇出封裝方法的發(fā)明者。遺憾的是,Silicon Box沒有透露他們使用的RDL的任何細(xì)節(jié)。

開啟夢想

DreamBig目前在全球擁有200多名員工。據(jù)Majors稱,該公司迄今已融資7,000多萬美元。

公司CEO兼創(chuàng)始人是Sohail Syed。在此之前,他曾將自己的公司Questarium賣給了Marvell,當(dāng)時Sutardja和Dai掌管著這家公司。

值得注意的是,Syed是網(wǎng)絡(luò)技術(shù)方面的專家,擁有專門的網(wǎng)絡(luò)IP。

當(dāng)他意識到與計(jì)算機(jī)相比,網(wǎng)絡(luò)行業(yè)缺乏先進(jìn)技術(shù)時,他便萌生了創(chuàng)辦DreamBig的想法。Sutardja和Dai一致認(rèn)為,Syed的想法可以與整個Chiplet的愿景相輔相成。

除了開放式Chiplet平臺,DreamBig還提供了兩個“先進(jìn)的硬件網(wǎng)絡(luò)加速器IP”實(shí)例。它們是RDMA(remote direct memory access)和算法TCAM(ternary content-addressable memory)。TCAM是一種高速存儲器,可以在一個時鐘周期內(nèi)搜索其全部內(nèi)容。

DreamBig的Majors解釋說,RDMA有利于云網(wǎng)絡(luò)的使用,如遠(yuǎn)程存儲或HPC集群。RDMA還可用于AI擴(kuò)展,連接大量AI計(jì)算/加速器集群。他總結(jié)道:“RDMA將所有這些網(wǎng)絡(luò)流量從處理器上卸載下來,從而提高了系統(tǒng)的效率和可擴(kuò)展性。

同時,算法TCAM對于大型虛擬化云網(wǎng)絡(luò)中的Match Action處理非常有用,例如微軟SONiC DASH。

Majors強(qiáng)調(diào)說:“到目前為止,這些技術(shù)只有Nvidia、Intel、AWS等巨頭才有。他聲稱,DreamBig現(xiàn)在首次以IP或芯片的形式向公開市場提供該技術(shù)。




審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 交換機(jī)
    +關(guān)注

    關(guān)注

    23

    文章

    2904

    瀏覽量

    104472
  • SoC芯片
    +關(guān)注

    關(guān)注

    2

    文章

    669

    瀏覽量

    37168
  • PCIe
    +關(guān)注

    關(guān)注

    16

    文章

    1461

    瀏覽量

    88428
  • 中斷控制器
    +關(guān)注

    關(guān)注

    0

    文章

    63

    瀏覽量

    9821
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    495

    瀏覽量

    13604

原文標(biāo)題:Chiplet也走上了集成競賽的道路?

文章出處:【微信號:Astroys,微信公眾號:Astroys】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    Chiplet,如何助力HPC?

    縱橫小芯片架構(gòu)代表了芯片設(shè)計(jì)和集成方式的根本性變革。隨著傳統(tǒng)芯片架構(gòu)在功耗、散熱和空間方面逼近物理極限,一種新型架構(gòu)正在興起,有望為高性能計(jì)算(HPC)開辟一條新的發(fā)展道路。這種架構(gòu)被稱為小芯片架構(gòu)
    的頭像 發(fā)表于 02-26 15:15 ?705次閱讀
    <b class='flag-5'>Chiplet</b>,如何助力HPC?

    擁抱Chiplet,大芯片的必經(jīng)之路

    本文轉(zhuǎn)自:半導(dǎo)體行業(yè)觀察隨著傳統(tǒng)芯片架構(gòu)在功耗、散熱和空間方面逼近物理極限,一種新型架構(gòu)正在興起,有望為高性能計(jì)算(HPC)開辟一條新的發(fā)展道路。這種架構(gòu)被稱為Chiplet架構(gòu)
    的頭像 發(fā)表于 02-13 14:35 ?345次閱讀
    擁抱<b class='flag-5'>Chiplet</b>,大芯片的必經(jīng)之路

    Chiplet異構(gòu)集成的先進(jìn)互連技術(shù)

    半導(dǎo)體產(chǎn)業(yè)正面臨傳統(tǒng)芯片縮放方法遭遇基本限制的關(guān)鍵時刻。隨著人工智能和高性能計(jì)算應(yīng)用對計(jì)算能力的需求呈指數(shù)級增長,業(yè)界已轉(zhuǎn)向多Chiplet異構(gòu)集成作為解決方案。本文探討支持這一轉(zhuǎn)變的前沿互連技術(shù),內(nèi)容來自新加坡微電子研究院在2025年HIR年會上發(fā)表的研究成果[1]。
    的頭像 發(fā)表于 02-02 16:00 ?1344次閱讀
    多<b class='flag-5'>Chiplet</b>異構(gòu)<b class='flag-5'>集成</b>的先進(jìn)互連技術(shù)

    躍昉科技受邀出席第四屆HiPi Chiplet論壇

    隨著摩爾定律放緩與AI算力需求的爆發(fā)式增長,傳統(tǒng)芯片設(shè)計(jì)模式正面臨研發(fā)成本高昂、能耗巨大、迭代周期長的多重壓力。在此背景下,Chiplet(芯粒)技術(shù)成為推動集成電路產(chǎn)業(yè)持續(xù)演進(jìn)的關(guān)鍵路徑。2025
    的頭像 發(fā)表于 12-28 16:36 ?705次閱讀
    躍昉科技受邀出席第四屆HiPi <b class='flag-5'>Chiplet</b>論壇

    東莞理工學(xué)院“小眼睛科技杯”第四屆集成電路設(shè)計(jì)與創(chuàng)新應(yīng)用競賽圓滿落幕

    BASEDINNOVATION“小眼睛科技杯”集成電路設(shè)計(jì)與創(chuàng)新應(yīng)用競賽2025年11月23日,東莞理工學(xué)院第四屆集成電路設(shè)計(jì)與創(chuàng)新應(yīng)用競賽于學(xué)術(shù)會議中心圓滿落幕。本屆
    的頭像 發(fā)表于 12-08 08:03 ?421次閱讀
    東莞理工學(xué)院“小眼睛科技杯”第四屆<b class='flag-5'>集成</b>電路設(shè)計(jì)與創(chuàng)新應(yīng)用<b class='flag-5'>競賽</b>圓滿落幕

    Chiplet與異構(gòu)集成的先進(jìn)基板技術(shù)

    半導(dǎo)體產(chǎn)業(yè)正處在傳統(tǒng)封裝邊界逐步消解的轉(zhuǎn)型節(jié)點(diǎn),新的集成范式正在涌現(xiàn)。理解從分立元件到復(fù)雜異構(gòu)集成的發(fā)展過程,需要審視半導(dǎo)體、封裝和載板基板之間的基本關(guān)系在過去十五年中的變化。
    的頭像 發(fā)表于 11-04 11:29 ?2141次閱讀
    <b class='flag-5'>Chiplet</b>與異構(gòu)<b class='flag-5'>集成</b>的先進(jìn)基板技術(shù)

    Chiplet封裝設(shè)計(jì)中的信號與電源完整性挑戰(zhàn)

    隨著半導(dǎo)體工藝逐漸逼近物理極限,單純依靠制程微縮已難以滿足人工智能、高性能計(jì)算等領(lǐng)域?qū)λ懔εc能效的持續(xù)增長需求。在此背景下,Chiplet作為一種“后摩爾時代”的異構(gòu)集成方案應(yīng)運(yùn)而生,它通過將不同工藝、功能的模塊化芯片進(jìn)行先進(jìn)封裝集成
    的頭像 發(fā)表于 11-02 10:02 ?1631次閱讀
    <b class='flag-5'>Chiplet</b>封裝設(shè)計(jì)中的信號與電源完整性挑戰(zhàn)

    解構(gòu)Chiplet,區(qū)分炒作與現(xiàn)實(shí)

    來源:內(nèi)容來自半導(dǎo)體行業(yè)觀察綜合。目前,半導(dǎo)體行業(yè)對芯片(chiplet)——一種旨在與其他芯片組合成單一封裝器件的裸硅片——的討論非常熱烈。各大公司開始規(guī)劃基于芯片的設(shè)計(jì),稱為多芯片系統(tǒng)。然而
    的頭像 發(fā)表于 10-23 12:19 ?404次閱讀
    解構(gòu)<b class='flag-5'>Chiplet</b>,區(qū)分炒作與現(xiàn)實(shí)

    手把手教你設(shè)計(jì)Chiplet

    SoC功能拆分成更小的異構(gòu)或同構(gòu)芯片(稱為芯片集),并將這些Chiplet集成到單個系統(tǒng)級封裝(SIP)中,其中總硅片尺寸可能超過單個SoC的光罩尺寸。SIP不僅
    的頭像 發(fā)表于 09-04 11:51 ?795次閱讀
    手把手教你設(shè)計(jì)<b class='flag-5'>Chiplet</b>

    華大九天推出芯粒(Chiplet)與2.5D/3D先進(jìn)封裝版圖設(shè)計(jì)解決方案Empyrean Storm

    隨著“后摩爾時代”的到來,芯粒(Chiplet)與 2.5D/3D 先進(jìn)封裝技術(shù)正成為突破晶體管微縮瓶頸的關(guān)鍵路徑。通過異構(gòu)集成將不同的芯片模塊化組合,依托2.5D/3D封裝實(shí)現(xiàn)高帶寬互連與低功耗
    的頭像 發(fā)表于 08-07 15:42 ?4719次閱讀
    華大九天推出芯粒(<b class='flag-5'>Chiplet</b>)與2.5D/3D先進(jìn)封裝版圖設(shè)計(jì)解決方案Empyrean Storm

    Chiplet與先進(jìn)封裝設(shè)計(jì)中EDA工具面臨的挑戰(zhàn)

    Chiplet和先進(jìn)封裝通常是互為補(bǔ)充的。Chiplet技術(shù)使得復(fù)雜芯片可以通過多個相對較小的模塊來實(shí)現(xiàn),而先進(jìn)封裝則提供了一種高效的方式來將這些模塊集成到一個封裝中。
    的頭像 發(fā)表于 04-21 15:13 ?2030次閱讀
    <b class='flag-5'>Chiplet</b>與先進(jìn)封裝設(shè)計(jì)中EDA工具面臨的挑戰(zhàn)

    淺談Chiplet與先進(jìn)封裝

    隨著半導(dǎo)體行業(yè)的技術(shù)進(jìn)步,尤其是摩爾定律的放緩,芯片設(shè)計(jì)和制造商們逐漸轉(zhuǎn)向了更為靈活的解決方案,其中“Chiplet”和“先進(jìn)封裝”成為了熱門的概念。
    的頭像 發(fā)表于 04-14 11:35 ?1628次閱讀
    淺談<b class='flag-5'>Chiplet</b>與先進(jìn)封裝

    Chiplet技術(shù)在消費(fèi)電子領(lǐng)域的應(yīng)用前景

    探討Chiplet技術(shù)如何為智能手機(jī)、平板電腦等消費(fèi)電子產(chǎn)品帶來更優(yōu)的性能和能效比。
    的頭像 發(fā)表于 04-09 15:48 ?1065次閱讀
    <b class='flag-5'>Chiplet</b>技術(shù)在消費(fèi)電子領(lǐng)域的應(yīng)用前景

    Chiplet:芯片良率與可靠性的新保障!

    Chiplet技術(shù),被稱為小芯片或芯粒技術(shù),是一種創(chuàng)新的芯片設(shè)計(jì)理念。它將傳統(tǒng)的大型系統(tǒng)級芯片(SoC)分解成多個小型、功能化的芯片模塊(Chiplet),然后通過先進(jìn)的封裝技術(shù)將這些模塊連接在一起,形成一個完整的系統(tǒng)。這一技
    的頭像 發(fā)表于 03-12 12:47 ?2860次閱讀
    <b class='flag-5'>Chiplet</b>:芯片良率與可靠性的新保障!