→ Codasip Studio and RISC-V 處理器核

從標(biāo)準(zhǔn)處理器核開始,無需“冷啟動(dòng)”
? 基于已開發(fā)的嵌入式或應(yīng)用處理器核 (如L31等)
? 高質(zhì)量水準(zhǔn),達(dá)量產(chǎn)標(biāo)準(zhǔn)
? 完全符合RISC-V規(guī)范
通過Codasip Studio實(shí)現(xiàn)您需要的差異化
? 可配置/可定制
? 使用CodAL體系結(jié)構(gòu)描述語言(類C高級(jí)語言)
→ 用CodAL實(shí)現(xiàn)DSP加速器

→ DSP定制如何影響PPA

基于嵌入式RISC-V核定制專用DSP,以處理如上四種代表性的DSP算法為例。性能和能耗分別提升和縮減為14.4倍和0.27倍(FFT),14.4倍和0.1倍(FIR)、30倍和0.03倍(Median filtering)和24.3倍和0.08倍(Cordic),通過增加有限的面積即得到了此效果。
使用CodAL和Codasip Studio,通過“開箱即用”的SDK和HDK等自動(dòng)生成工具,結(jié)合精練的內(nèi)核描述,輕松實(shí)現(xiàn)RISC-V的定制,縮短產(chǎn)品開發(fā)周期。下表列出了實(shí)現(xiàn)上述的DSP定制的預(yù)估代碼量和工作量。

審核編輯:劉清
-
處理器
+關(guān)注
關(guān)注
68文章
20248瀏覽量
252150 -
dsp
+關(guān)注
關(guān)注
561文章
8244瀏覽量
366569 -
嵌入式
+關(guān)注
關(guān)注
5198文章
20435瀏覽量
333933 -
加速器
+關(guān)注
關(guān)注
2文章
839瀏覽量
40096 -
RISC-V
+關(guān)注
關(guān)注
48文章
2883瀏覽量
52930
原文標(biāo)題:基于嵌入式RISC-V處理器核 輕松實(shí)現(xiàn)DSP擴(kuò)展設(shè)計(jì)
文章出處:【微信號(hào):Codasip 科達(dá)希普,微信公眾號(hào):Codasip 科達(dá)希普】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
risc-v與esp32架構(gòu)對(duì)比分析
重磅合作!Quintauris 聯(lián)手 SiFive,加速 RISC-V 在嵌入式與 AI 領(lǐng)域落地
學(xué)習(xí)RISC-V入門 基于RISC-V架構(gòu)的開源處理器及SoC研究
RISC-V開源處理器核介紹
RISC-V嵌入式開發(fā)的特點(diǎn)有哪些
如何入門RISC-V嵌入式
嵌入式RISC微處理器核設(shè)計(jì)研究
UltraSoC宣布提供業(yè)界首款RISC-V嵌入式處理器產(chǎn)品
RISC-V嵌入式開發(fā)
如何構(gòu)建RISC-V嵌入式
專家力薦|《嵌入式系統(tǒng)原理與開發(fā)——基于RISC-V和Linux系統(tǒng)》新書發(fā)售
如何使用 RISC-V 進(jìn)行嵌入式開發(fā)
PIC64GX1000 RISC-V MPU:一款面向嵌入式計(jì)算的高性能64位多核處理器
基于嵌入式RISC-V處理器核輕松實(shí)現(xiàn)DSP擴(kuò)展設(shè)計(jì)
評(píng)論