91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Achronix FPGA增加對(duì)Bluespec提供的基于Linux的RISC-V軟處理器的支持,以實(shí)現(xiàn)可擴(kuò)展數(shù)據(jù)處理

半導(dǎo)體芯科技SiSC ? 來源:半導(dǎo)體芯科技SiSC ? 作者:半導(dǎo)體芯科技SiS ? 2024-04-19 18:08 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Bluespec支持加速器功能的RISC-V處理器Achronix的FPGA轉(zhuǎn)化為可編程SoC

近日,高性能FPGA芯片和嵌入式FPGA(eFPGA)硅知識(shí)產(chǎn)權(quán)(IP)領(lǐng)域的領(lǐng)先企業(yè)Achronix半導(dǎo)體公司,以及RISC-V工具和IP領(lǐng)域的行業(yè)領(lǐng)導(dǎo)者Bluespec有限公司,日前聯(lián)合宣布推出一系列支持Linux的RISC-V軟處理器,這些處理器都可用于Achronix FPGA產(chǎn)品Speedster?7t系列中。這是業(yè)界首創(chuàng),Bluespec的RISC-V處理器現(xiàn)在無縫集成到Achronix的二維片上網(wǎng)絡(luò)(2D NoC)架構(gòu)中,簡化了集成,使工程師能夠輕松地將可擴(kuò)展的處理器添加到他們的Achronix FPGA設(shè)計(jì)中。

Bluespec的RISC-V軟核系列為Speedster7t FPGA設(shè)計(jì)增加了軟件可編程性、簡化了系統(tǒng)集成、提高了設(shè)計(jì)人員的工作效率,并縮短了產(chǎn)品上市時(shí)間。Achronix Speedster7t FPGA中的2D NoC支持設(shè)計(jì)人員輕松地將一個(gè)或多個(gè)RISC-V內(nèi)核集成到FPGA邏輯架構(gòu)中。2D NoC允許添加多個(gè)RISC-V內(nèi)核的實(shí)例,并在保持性能的同時(shí)可以輕松地重新定位到FPGA邏輯架構(gòu)的不同區(qū)域。開發(fā)人員可以靈活地在裸機(jī)上運(yùn)行C/C++應(yīng)用程序,或在硬件子系統(tǒng)上運(yùn)行操作系統(tǒng),使用1到8個(gè)64位處理器來分別配置浮點(diǎn)指令、自定義指令和硬件加速器。

每個(gè)處理器的加速器端口都支持高帶寬工作負(fù)載加速器去實(shí)現(xiàn)內(nèi)存管理和軟件驅(qū)動(dòng)配置和控制,從而加快了Speedster7t FPGA設(shè)計(jì)的開發(fā)和部署。由于開發(fā)人員可以使用成熟且熟悉的技術(shù)(包括RISC-V、Linux、RTOS和軟件多線程等),因此這個(gè)功能通過最大限度地減少學(xué)習(xí)曲線來進(jìn)一步加速設(shè)計(jì)進(jìn)程。

“Achronix Speedster7t FPGA提供了多項(xiàng)功能強(qiáng)大的創(chuàng)新,如2D NoC,從而支持高速數(shù)據(jù)傳輸和高達(dá)20 Tbps的連接帶寬。隨著Bluespec支持加速功能的RISC-V軟核添加,Achronix Speedster7t FPGA可以成為成熟的配置全面且功能強(qiáng)大的可編程SoC,”Bluespec首席執(zhí)行官Charlie Hauck表示。“我們的產(chǎn)品組合設(shè)計(jì)旨在幫助開發(fā)人員加快部署時(shí)間,我們期待看到自己的解決方案能夠幫助廣大用戶更快地在不同應(yīng)用中使用RISC-V?!?/p>

“Bluespec在硅IP領(lǐng)域內(nèi)深厚的專業(yè)造詣和在RISC-V技術(shù)方面持續(xù)創(chuàng)新的悠久歷史使該公司成為Achronix的理想合作伙伴,”Achronix產(chǎn)品規(guī)劃副總裁Nick Ilyadis說道?!霸摴咎峁┑闹С諰inux的RISC-V軟處理器與我們的高性能和高密度FPGA器件相結(jié)合,將幫助我們的客戶在其產(chǎn)品中實(shí)現(xiàn)差異化,并更快地進(jìn)入市場?!?/p>

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    20250

    瀏覽量

    252213
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22408

    瀏覽量

    636239
  • Linux
    +關(guān)注

    關(guān)注

    88

    文章

    11758

    瀏覽量

    219009
  • RISC-V
    +關(guān)注

    關(guān)注

    48

    文章

    2887

    瀏覽量

    52941
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    Banana Pi BPI-CM6 計(jì)算模塊將 8 核 RISC-V 處理器帶入 CM4 外形尺寸

    RISC-V 處理器設(shè)計(jì),而非封閉的 ARM 架構(gòu),是邁向開放式架構(gòu)計(jì)算的真正一步。這為開發(fā)者提供了更大的自由度、靈活性和長期發(fā)展空間,并讓他們能夠訪問開放的指令集。它將 GPU、AI 加速
    發(fā)表于 12-20 09:01

    基于E203 RISC-V的音頻信號(hào)處理系統(tǒng) -協(xié)處理器的乘累加過程

    協(xié)處理器簡介 RISC-V具有很高的擴(kuò)展性,既預(yù)留出了指令編碼空間,也提供了預(yù)定義的Custom指令;
    發(fā)表于 10-28 06:18

    risc-v P擴(kuò)展(一) P指令集簡介

    解碼、醫(yī)學(xué)成像、計(jì)算機(jī)視覺、嵌入式控制、機(jī)器人技術(shù)、人機(jī)界面等。 P指令集擴(kuò)展提高了RISC-V CPU IP產(chǎn)品的DSP算法處理能力。隨著RISC-V P指令集
    發(fā)表于 10-23 07:40

    基于E203 NICE協(xié)處理器擴(kuò)展指令

    單元[24],它能根據(jù)指令去控制系統(tǒng)內(nèi)的資源去實(shí)現(xiàn)一些操作,例如利用協(xié)處理器源操作數(shù)實(shí)現(xiàn)內(nèi)存與緩存的數(shù)據(jù)交換、累加值、乘法、加密等操作,從而提高RI
    發(fā)表于 10-21 14:35

    RISC-V B擴(kuò)展介紹及實(shí)現(xiàn)

    ,可以被任何支持RISC-V ISR的處理器解釋執(zhí)行。 需要注意,B擴(kuò)展是與基本RV32I/RV64I RISC-V指令集完全兼容的。因此,
    發(fā)表于 10-21 13:01

    基于E203 NICE協(xié)處理器擴(kuò)展指令2.0

    根據(jù)指令去控制系統(tǒng)內(nèi)的資源去實(shí)現(xiàn)一些操作,例如利用協(xié)處理器源操作數(shù)實(shí)現(xiàn)內(nèi)存與緩存的數(shù)據(jù)交換、累加值、乘法、加密等操作,從而提高RISC-V
    發(fā)表于 10-21 10:39

    PIC64GX1000 RISC-V MPU:一款面向嵌入式計(jì)算的高性能64位多核處理器

    Microchip Technology PIC64GX1000 64位RISC-V四核微處理器 (MPU) 支持Linux^?^ 操作系統(tǒng),基于R
    的頭像 發(fā)表于 09-30 14:47 ?931次閱讀
    PIC64GX1000 <b class='flag-5'>RISC-V</b> MPU:一款面向嵌入式計(jì)算的高性能64位多核<b class='flag-5'>處理器</b>

    明晚開播 |開源芯片系列講座第28期:高性能RISC-V處理器芯片

    鷺島論壇開源芯片系列講座第28期「高性能RISC-V處理器芯片」明晚(30日)20:00精彩開播期待與您云相聚,共襄學(xué)術(shù)盛宴!|直播信息報(bào)告題目高性能RISC-V處理器芯片報(bào)告簡介
    的頭像 發(fā)表于 07-29 17:02 ?1318次閱讀
    明晚開播 |開源芯片系列講座第28期:高性能<b class='flag-5'>RISC-V</b>微<b class='flag-5'>處理器</b>芯片

    睿思芯科攜靈羽處理器亮相2025 RISC-V中國峰會(huì)

    第五屆RISC-V中國峰會(huì)于16日在上海張江開幕,會(huì)上睿思芯科展示了中國首款全自研高性能RISC-V服務(wù)處理器——靈羽處理器,憑借全棧自主
    的頭像 發(fā)表于 07-21 09:15 ?2218次閱讀

    直播預(yù)約 |開源芯片系列講座第28期:高性能RISC-V處理器芯片

    鷺島論壇開源芯片系列講座第28期「高性能RISC-V處理器芯片」7月30日(周三)20:00精彩開播期待與您云相聚,共襄學(xué)術(shù)盛宴!|直播信息報(bào)告題目高性能RISC-V處理器芯片報(bào)告
    的頭像 發(fā)表于 07-14 17:34 ?1252次閱讀
    直播預(yù)約 |開源芯片系列講座第28期:高性能<b class='flag-5'>RISC-V</b>微<b class='flag-5'>處理器</b>芯片

    RT-Thread BSP全面支持玄鐵全系列RISC-V 處理器 | 技術(shù)集結(jié)

    RT-ThreadBSP全面支持玄鐵全系列RISC-V處理器。玄鐵系列RISC-V處理器由阿里達(dá)摩院研發(fā),涵蓋面向MCU的E系列、面向?qū)崟r(shí)應(yīng)
    的頭像 發(fā)表于 07-03 18:03 ?3228次閱讀
    RT-Thread BSP全面<b class='flag-5'>支持</b>玄鐵全系列<b class='flag-5'>RISC-V</b> <b class='flag-5'>處理器</b> | 技術(shù)集結(jié)

    芯來科技新一代RISC-V高性能處理器IP UX1030H 全面支持RVA23

    和AIA(Advanced Interrupt Architecture)的支持,面向新一代高安全、高擴(kuò)展性的應(yīng)用場景,標(biāo)志著國產(chǎn)RISC-V高性能處理器
    的頭像 發(fā)表于 06-24 09:20 ?2757次閱讀
    芯來科技新一代<b class='flag-5'>RISC-V</b>高性能<b class='flag-5'>處理器</b>IP UX1030H  全面<b class='flag-5'>支持</b>RVA23

    HPM5E31IGN單核 32 位 RISC-V 處理器

    HPM5E31IGN單核 32 位 RISC-V 處理器在當(dāng)今嵌入式系統(tǒng)領(lǐng)域,RISC-V架構(gòu)正開源、靈活和高性價(jià)比的優(yōu)勢快速崛起。HPM5E31IGN作為先楫半導(dǎo)體的一款單核32位
    發(fā)表于 05-29 09:23

    HXS320F28027數(shù)字信號(hào)處理器(32位RISC-V DSP)

    HXS320F28027數(shù)字信號(hào)處理器(32位RISC-V DSP)HXS320F28027是中科昊芯(Haawking)基于自主研發(fā)的H28x內(nèi)核推出的32位定點(diǎn)RISC-V DSP架構(gòu)數(shù)字信號(hào)
    發(fā)表于 05-21 10:21

    Condor使用Cadence托管云服務(wù)開發(fā)高性能RISC-V處理器

    Condor 是一家美國初創(chuàng)企業(yè),致力于開發(fā)高性能 RISC-V處理器。公司的目標(biāo)是通過創(chuàng)新技術(shù)徹底革新整個(gè)行業(yè),打破高性能計(jì)算的極限。
    的頭像 發(fā)表于 05-08 09:03 ?1090次閱讀