91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

使用aurora核的點(diǎn)對(duì)點(diǎn)通信應(yīng)用設(shè)計(jì)

e9Zb_gh_8734352 ? 來(lái)源:互聯(lián)網(wǎng) ? 作者:佚名 ? 2018-01-26 09:46 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

總線分類(lèi)

總線是一個(gè)被用來(lái)連接兩個(gè)或多個(gè)模塊和設(shè)備的設(shè)計(jì)組成。下圖展示了不同總線的分類(lèi)。

使用aurora核的點(diǎn)對(duì)點(diǎn)通信應(yīng)用設(shè)計(jì)

01

點(diǎn)對(duì)點(diǎn)

只連接兩個(gè)設(shè)備或模塊的一種總線。點(diǎn)對(duì)點(diǎn)總線的優(yōu)勢(shì)在于更好的信號(hào)完整性。

02

點(diǎn)對(duì)多

連接至兩個(gè)以上的模塊或設(shè)備的總線。點(diǎn)對(duì)多總線的優(yōu)勢(shì)在于由于低數(shù)量軌跡帶來(lái)的低引腳數(shù)量和更簡(jiǎn)化的板級(jí)設(shè)計(jì)。

03

單向

被單一模塊和設(shè)備驅(qū)動(dòng)的總線連接至另一個(gè)總線。單向總線的優(yōu)勢(shì)在于更簡(jiǎn)便的執(zhí)行,以及更簡(jiǎn)便的板級(jí)終端方案。

04

雙向

可被任何設(shè)備或模塊驅(qū)動(dòng)的總線連接至另一總線。其優(yōu)勢(shì)在于由于共用相同總線信號(hào)帶來(lái)的更低的引腳數(shù)量。

05

源同步時(shí)鐘

是一種在一總線上產(chǎn)生伴隨數(shù)據(jù)的時(shí)鐘的技術(shù)。這一方法的一個(gè)優(yōu)勢(shì)在于它簡(jiǎn)化了系統(tǒng)的時(shí)鐘設(shè)計(jì),并且將總線驅(qū)動(dòng)從接收方分離開(kāi)。這一時(shí)鐘方案被用在幾個(gè)高速接口,如spi和pci接口。時(shí)鐘信號(hào)可以被分開(kāi),或嵌入到數(shù)據(jù)中,并且在接收端恢復(fù)。

06

系統(tǒng)同步時(shí)鐘

設(shè)備和模塊連接到一個(gè)總線并使用一個(gè)單一時(shí)鐘,不像源同步時(shí)鐘方法,系統(tǒng)同步時(shí)鐘方案不需要在接收端分離時(shí)鐘域。

使用aurora核的點(diǎn)對(duì)點(diǎn)通信應(yīng)用設(shè)計(jì)

07

并行總線

并行總線一般被用于中低頻總線中,對(duì)于中低頻的組成并沒(méi)有明確的定義,但經(jīng)驗(yàn)法則認(rèn)為低于100MHz為低頻。100-300MHz為中頻。

Xilinx 提供了幾個(gè)可以被用來(lái)設(shè)計(jì)并行總線的元素:

1.IDDR:

一個(gè)專(zhuān)用寄存器,可在FPGA架構(gòu)中將雙速率數(shù)據(jù)轉(zhuǎn)換為單速率數(shù)據(jù)輸出。

2.ODDR

一個(gè)專(zhuān)用寄存器,可將輸入單速率數(shù)據(jù)轉(zhuǎn)換為雙速率外部輸出。

3.IODELAY:

被用來(lái)給輸入數(shù)據(jù)提供一個(gè)固定或可調(diào)節(jié)的延遲或給輸出數(shù)據(jù)提供一個(gè)固定延遲的設(shè)計(jì)元件。IODELAY主要被用來(lái)做輸入與輸出數(shù)據(jù)的對(duì)齊。

4.IDELAYCTRL:

與IODELAY一起用于控制延遲邏輯。 其中一個(gè)IDELAYCTRL輸入是一個(gè)參考時(shí)鐘,它必須是200MHz才能保證IODELAY中的分接頭延遲精度。在高頻率校準(zhǔn)并行總線的時(shí)候需要調(diào)整輸入與輸出的延時(shí)。調(diào)整過(guò)程是動(dòng)態(tài)的,在電路板加電之后并在操作過(guò)程中定期執(zhí)行。執(zhí)行動(dòng)態(tài)總線校準(zhǔn)有幾個(gè)原因。 例如,溫度和電壓波動(dòng)會(huì)影響信號(hào)延遲。 此外,由于制造工藝的差異,PCB上和FPGA內(nèi)部的跟蹤延遲也會(huì)有所不同。 由于不同信號(hào)上的可變延遲,并行總線數(shù)據(jù)可能會(huì)偏斜。

08

串行總線

并行總線不能擴(kuò)展到更高的運(yùn)行頻率和總線寬度。設(shè)計(jì)一個(gè)高頻率的并行總線是有挑戰(zhàn)性的因?yàn)槎鄠€(gè)數(shù)據(jù)信號(hào)之間的偏差,嚴(yán)格的時(shí)間預(yù)算,以及需要執(zhí)行所有總線信號(hào)的長(zhǎng)度匹配的更復(fù)雜的電路板布局。為了克服這些挑戰(zhàn),許多系統(tǒng)和幾個(gè)眾所周知的通信協(xié)議已經(jīng)從并行遷移到串行接口。其中兩個(gè)例子是Serial ATA,它是ATA或并行ATA的串行版本,PCI Express是下一代并行PCI。

串行總線的另一個(gè)優(yōu)點(diǎn)是引腳數(shù)量較少。 串行總線的一個(gè)缺點(diǎn)是它的PCB設(shè)計(jì)要求更高。 高速串行鏈路通常以數(shù)千兆位的速度運(yùn)行。 結(jié)果,它們產(chǎn)生更多的電磁干擾(EMI)并消耗更多的功率。

外部串行數(shù)據(jù)流通常轉(zhuǎn)換為FPGA內(nèi)部的并行數(shù)據(jù)。 這個(gè)被稱(chēng)為SerDes(串行器/解串器)的模塊。 串行器將并行數(shù)據(jù)并行轉(zhuǎn)換為串行輸出,速率更高。 相反,解串器將高速串行輸入轉(zhuǎn)換為并行輸出。 由于執(zhí)行串行化和反序列化所需的額外步驟,使用SerDes的缺點(diǎn)是額外的通信延遲; 更復(fù)雜的初始化和定期的鏈路訓(xùn)練; 和更大的邏輯大小。

下圖顯示了實(shí)現(xiàn)為兩個(gè)SerDes模塊的全雙工串行總線。

使用aurora核的點(diǎn)對(duì)點(diǎn)通信應(yīng)用設(shè)計(jì)

1.ISERDES

一個(gè)專(zhuān)用的串行到并行數(shù)據(jù)轉(zhuǎn)換器,以促進(jìn)高速源同步數(shù)據(jù)采集。 它具有SDR和DDR數(shù)據(jù)選項(xiàng)和2到6位數(shù)據(jù)寬度。

2.GTP/GTX

一些Virtex和Spartan FPGA中的嵌入式收發(fā)器模塊。 它是一個(gè)復(fù)雜的模塊,高度可配置,并與FPGA邏輯資源緊密集成。

下圖顯示了Virtex-6 GTX收發(fā)器的框圖。

使用aurora核的點(diǎn)對(duì)點(diǎn)通信應(yīng)用設(shè)計(jì)

3.Aurora

Aurora 是一個(gè)很高效的低延遲點(diǎn)對(duì)點(diǎn)的串行協(xié)議,它使用了GTP收發(fā)器。它旨在隱藏GTP的接口細(xì)節(jié)和開(kāi)銷(xiāo)。Xilinx 提供一個(gè)擁有執(zhí)行aurora協(xié)議的用戶(hù)友好接口的ip核。核心提供的功能包括不同數(shù)量的GTP通道,單工和雙工操作,流量控制,可配置線路速率和用戶(hù)時(shí)鐘頻率。

下圖展示了使用了aurora核的點(diǎn)對(duì)點(diǎn)通信。

使用aurora核的點(diǎn)對(duì)點(diǎn)通信應(yīng)用設(shè)計(jì)

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22415

    瀏覽量

    636560
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2200

    瀏覽量

    131189
  • 無(wú)線通信
    +關(guān)注

    關(guān)注

    58

    文章

    4988

    瀏覽量

    146894

原文標(biāo)題:FPGA的外部總線接口設(shè)計(jì)

文章出處:【微信號(hào):gh_873435264fd4,微信公眾號(hào):FPGA技術(shù)聯(lián)盟】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    使用Aurora 6466b協(xié)議實(shí)現(xiàn)AMD UltraScale+ FPGA與AMD Versal自適應(yīng)SoC的對(duì)接

    在本博客中,我們將介紹使用 Aurora 6466b 協(xié)議實(shí)現(xiàn) AMD UltraScale+ FPGA 與 AMD Versal 自適應(yīng) SoC 的對(duì)接。我們還將涵蓋有關(guān) IP 配置、FPGA 之間的連接、時(shí)鐘設(shè)置以及復(fù)位拓?fù)浣Y(jié)構(gòu)的詳細(xì)信息。
    的頭像 發(fā)表于 01-13 14:04 ?3457次閱讀
    使用<b class='flag-5'>Aurora</b> 6466b協(xié)議實(shí)現(xiàn)AMD UltraScale+ FPGA與AMD Versal自適應(yīng)SoC的對(duì)接

    通信延時(shí),都做到這么低了?附:各項(xiàng)完整測(cè)試數(shù)據(jù)

    先說(shuō)說(shuō),為什么通信延時(shí)能逼瘋工程師?咱做工業(yè)控制的都知道,多核處理器就像車(chē)間里的多個(gè)師傅,例如瑞芯微RK3576處理器: A72當(dāng)領(lǐng)導(dǎo)管全局 (跑Linux,人機(jī)交互、數(shù)據(jù)處理), A53
    的頭像 發(fā)表于 12-24 16:36 ?217次閱讀
    <b class='flag-5'>核</b>間<b class='flag-5'>通信</b>延時(shí),都做到這么低了?附:各項(xiàng)完整測(cè)試數(shù)據(jù)

    實(shí)測(cè)2778MB/s,AMP通信“快如閃電”,瑞芯微RK3576

    在多核異構(gòu)SoC處理器中,間數(shù)據(jù)的傳輸帶寬直接決定了系統(tǒng)整體性能。傳統(tǒng)通信方案存在數(shù)據(jù)“ 拷貝開(kāi)銷(xiāo)大 ”、“ 帶寬受限 ”等瓶頸,高效的通信一直是開(kāi)發(fā)者面臨的挑戰(zhàn)。 今天帶大家看
    的頭像 發(fā)表于 12-04 14:14 ?431次閱讀
    實(shí)測(cè)2778MB/s,AMP<b class='flag-5'>核</b>間<b class='flag-5'>通信</b>“快如閃電”,瑞芯微RK3576

    Xilinx FPGA串行通信協(xié)議介紹

    Xilinx FPGA因其高性能和低延遲,常用于串行通信接口設(shè)計(jì)。本文深入分析了Aurora、PCI Express和Serial RapidIO這三種在Xilinx系統(tǒng)設(shè)計(jì)中關(guān)鍵的串行通信協(xié)議。介紹了它們的特性、優(yōu)勢(shì)和應(yīng)用場(chǎng)景
    的頭像 發(fā)表于 11-14 15:02 ?2557次閱讀
    Xilinx FPGA串行<b class='flag-5'>通信</b>協(xié)議介紹

    e203 軟如何和FPGA通信

    求教e203 軟如何和FPGA通信
    發(fā)表于 11-07 06:15

    思嵐科技推出新一代全集成AI空間感知系統(tǒng)Aurora S

    我們非常榮幸地通知大家:思嵐新一代全集成AI空間感知系統(tǒng)——Aurora S正式發(fā)布!
    的頭像 發(fā)表于 10-14 15:39 ?1006次閱讀

    深入芯馳D9360通信案例,RPMSG關(guān)鍵技術(shù)深度剖析

    Core-D9360平臺(tái)為例,詳解如何利用RPMSG與VirtIO機(jī)制實(shí)現(xiàn)A與R間的可靠通信,并提供關(guān)鍵代碼實(shí)現(xiàn)與調(diào)試方法。圖1Core-D9360核心板一、通信基礎(chǔ):R
    的頭像 發(fā)表于 09-10 08:31 ?1190次閱讀
    深入芯馳D9360<b class='flag-5'>核</b>間<b class='flag-5'>通信</b>案例,RPMSG關(guān)鍵技術(shù)深度剖析

    Aurora接口的核心特點(diǎn)和應(yīng)用場(chǎng)景

    基于 LVDS(低壓差分信號(hào))物理層,屬于 Xilinx 專(zhuān)有 IP(知識(shí)產(chǎn)權(quán)),以靈活性、可配置性和高性能為核心特點(diǎn),廣泛應(yīng)用于通信、雷達(dá)、工業(yè)控制等需要高速數(shù)據(jù)交互的場(chǎng)景。
    的頭像 發(fā)表于 08-30 14:14 ?3251次閱讀

    LoRa1120模塊與ESP32點(diǎn)對(duì)點(diǎn)LoRa通信實(shí)現(xiàn)實(shí)踐指南

    本報(bào)告系統(tǒng)地闡述了使用LoRa1120模塊和ESP32微控制器實(shí)現(xiàn)基礎(chǔ)點(diǎn)對(duì)點(diǎn)LoRa通信的全過(guò)程。內(nèi)容涵蓋了從模塊技術(shù)特性分析、硬件系統(tǒng)連接、開(kāi)發(fā)環(huán)境配置,到固件實(shí)現(xiàn)、通信驗(yàn)證和關(guān)鍵性能指標(biāo)解讀。
    的頭像 發(fā)表于 08-28 17:21 ?7159次閱讀
    LoRa1120模塊與ESP32<b class='flag-5'>點(diǎn)對(duì)點(diǎn)</b>LoRa<b class='flag-5'>通信</b>實(shí)現(xiàn)實(shí)踐指南

    國(guó)產(chǎn)!全志T113-i 雙Cortex-A7@1.2GHz 工業(yè)開(kāi)發(fā)板—ARM + FPGA通信案例

    本文主要介紹基于全志科技T113與FPGA的通信案例,適用開(kāi)發(fā)環(huán)境如下。
    的頭像 發(fā)表于 08-19 11:16 ?1243次閱讀
    國(guó)產(chǎn)!全志T113-i 雙<b class='flag-5'>核</b>Cortex-A7@1.2GHz 工業(yè)開(kāi)發(fā)板—ARM + FPGA<b class='flag-5'>通信</b>案例

    國(guó)產(chǎn)!全志T113-i 雙Cortex-A7@1.2GHz 工業(yè)開(kāi)發(fā)板—ARM + DSP、RISC-V通信開(kāi)發(fā)案例

    本文檔主要介紹T113-i處理器的ARM + DSP、RISC-V通信開(kāi)發(fā)案例,演示T113-i處理器ARM Cortex-A7與HiFi4 DSP核心、玄鐵C906 RISC-V核心的
    的頭像 發(fā)表于 08-18 14:03 ?963次閱讀
    國(guó)產(chǎn)!全志T113-i 雙<b class='flag-5'>核</b>Cortex-A7@1.2GHz 工業(yè)開(kāi)發(fā)板—ARM + DSP、RISC-V<b class='flag-5'>核</b>間<b class='flag-5'>通信</b>開(kāi)發(fā)案例

    黑芝麻智能解讀車(chē)規(guī)SoC通信技術(shù)

    在當(dāng)今的智能汽車(chē)領(lǐng)域,電子系統(tǒng)的復(fù)雜程度超乎想象。一輛現(xiàn)代汽車(chē)可能配備超過(guò)100個(gè)電子控制單元,運(yùn)行著數(shù)以?xún)|計(jì)行的代碼。而將這些系統(tǒng)緊密相連并使其協(xié)同工作的核心技術(shù)之一,便是車(chē)規(guī)級(jí)系統(tǒng)級(jí)芯片中的通信技術(shù)。
    的頭像 發(fā)表于 06-06 16:38 ?2214次閱讀
    黑芝麻智能解讀車(chē)規(guī)SoC<b class='flag-5'>核</b>間<b class='flag-5'>通信</b>技術(shù)

    stm32mp157的異通信的rpmsg_sdb的m4固件和a7驅(qū)動(dòng)該如何編寫(xiě)?

    stm32mp157的異通信的rpmsg_sdb的m4固件和a7驅(qū)動(dòng)該如何編寫(xiě)
    發(fā)表于 05-19 15:06

    【道生物聯(lián)TKB-620開(kāi)發(fā)板試用】點(diǎn)對(duì)點(diǎn)通信測(cè)試

    前言 TKB-620支持點(diǎn)對(duì)點(diǎn)通信和網(wǎng)關(guān)通信,網(wǎng)關(guān)通信需要專(zhuān)用的網(wǎng)關(guān)用開(kāi)發(fā)板TKB-200,這里只做點(diǎn)對(duì)點(diǎn)演示
    發(fā)表于 04-23 00:18

    STM32雙H7間如何通信

    STM32雙H7通信的方法,主要是CM7和CM4之間如何進(jìn)行數(shù)據(jù)傳遞
    發(fā)表于 03-12 07:34