AMD/Xilinx Zynq? UltraScale+ ? MPSoC ZCU102 評估套件可快速啟動汽車、工業(yè)、視頻和通信應(yīng)用設(shè)計。AMD/Xilinx MPSoC ZCU102 評估套件采用 Zynq UltraScale+ MPSoC 器件,具有四核 Arm? Cortex-A53、雙核 Cortex-R5 實時處理器和基于 AMD/Xilinx 16nm FinFET+ 可編程邏輯架構(gòu)的 Mali-400 MP2 圖形處理單元。該套件的 ZCU102 板支持所有主要外設(shè)和接口,支持許多應(yīng)用的開發(fā)。

特征
針對使用 Zynq Ultrascale+ MPSoC 的快速應(yīng)用原型設(shè)計進(jìn)行了優(yōu)化
DDR4 SODIMM – 4GB 64 位,帶 ECC 連接到處理器子系統(tǒng) (PS)
DDR4 組件 – 512MB 16 位連接到可編程邏輯 (PL)
PCIe 根端口 Gen2x4、USB3、顯示端口和 SATA
2 個 FPGA 夾層卡 (FMC) 接口,用于 I/O 擴展,包括 16 個 16.3Gb/s GTH 收發(fā)器和 64 個用戶定義的差分 I/O 信號
審核編輯 黃宇
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
-
amd
+關(guān)注
關(guān)注
25文章
5682瀏覽量
139919 -
Zynq
+關(guān)注
關(guān)注
10文章
630瀏覽量
49443 -
MPSoC
+關(guān)注
關(guān)注
0文章
203瀏覽量
25169 -
UltraScale
+關(guān)注
關(guān)注
0文章
126瀏覽量
32361
發(fā)布評論請先 登錄
相關(guān)推薦
熱點推薦
使用Aurora 6466b協(xié)議實現(xiàn)AMD UltraScale+ FPGA與AMD Versal自適應(yīng)SoC的對接
在本博客中,我們將介紹使用 Aurora 6466b 協(xié)議實現(xiàn) AMD UltraScale+ FPGA 與 AMD Versal 自適應(yīng) SoC 的對接。我們還將涵蓋有關(guān) IP 配置、FPGA 之間的連接、時鐘設(shè)置以及復(fù)位拓?fù)?/div>
如何在Zynq UltraScale+ MPSoC平臺上通過JTAG啟動嵌入式Linux鏡像
流程教程)。本文則進(jìn)一步講解如何在 Zynq UltraScale+ MPSoC 平臺上通過 JTAG 逐步啟動 Linux,并提供了完整的過程與關(guān)鍵命令。只要按步驟操作,即使是復(fù)雜的 Linux 鏡像也能成功通過 JTAG 啟
探索AMD XILINX Versal Prime Series VMK180評估套件,開啟硬件創(chuàng)新之旅
探索AMD XILINX Versal Prime Series VMK180評估套件,開啟硬件創(chuàng)新之旅 在電子設(shè)計的領(lǐng)域中,快速實現(xiàn)原型設(shè)計并確保高性能是每一位工程師的追求。
AMD UltraScale架構(gòu):高性能FPGA與SoC的技術(shù)剖析
的性能,成為了眾多工程師的首選。本文將深入剖析UltraScale架構(gòu)的各個方面,為電子工程師們提供全面的技術(shù)參考。 文件下載: AMD ,Xilinx Artix? UltraScale+
ALINX教程分享_Zynq UltraScale+ MPSoC PYNQ3.1.2移植
本教程在 Ubuntu22.04.1 虛擬機中安裝了 Xilinx 2024.1 的開發(fā)環(huán)境,基于該環(huán)境從源碼編譯 PYNQ 3.1.2 工程,生成能夠在 ALINX AXU15EGB 開發(fā)板上運行的 PYNQ 系統(tǒng)鏡像。
現(xiàn)已上市:AMD Spartan UltraScale+ FPGA SCU35 評估套件——面向所有開發(fā)人員的經(jīng)濟實惠平臺
AMD Spartan UltraScale+ FPGA SCU35 評估套件現(xiàn)已開放訂購。 該平臺由 AMD 構(gòu)建,為客戶提供了一條利用
雙Zynq MPSoC PS側(cè)PCIe高速DMA互連解決方案
在涉及Xilinx Zynq UltraScale+ MPSoC的項目中,實現(xiàn)設(shè)備間高速、低延遲的數(shù)據(jù)傳輸往往是核心需求之一。PCIe(尤其PS側(cè))結(jié)合DMA(直接內(nèi)存訪問)正是滿足這
AMD Spartan UltraScale+ FPGA的優(yōu)勢和亮點
AMD Spartan UltraScale+ FPGA 集小型封裝、先進(jìn)的 I/O 功能與低功耗等優(yōu)勢于一體。該系列 FPGA 配備高速 16.3 Gb/s 收發(fā)器、內(nèi)置的外部內(nèi)存控制器以及
AMD Vivado IP integrator的基本功能特性
我們還將帶您了解在 AMD Zynq UltraScale+ MPSoC 開發(fā)板與 AMD Versal 自適應(yīng) SoC 開發(fā)板上使用 IP
AMD Vivado設(shè)計套件2025.1版本的功能特性
隨著 AMD Spartan UltraScale+ 系列現(xiàn)已投入量產(chǎn),解鎖其功能集的最快途徑便是采用最新 AMD Vivado 工具版本( 2025.1 或更高版本)和全新操作指南資源。該集
璞致電子 UltraScale+ RFSoC 架構(gòu)下的軟件無線電旗艦開發(fā)平臺
璞致電子 PZ-ZU49DR-KFB 開發(fā)板基于 Xilinx ZYNQ UltraScale+ RFSoC XCZU49DR 主控制器,以 "ARM+FPGA 異構(gòu)架構(gòu)" 為
AMD Spartan UltraScale+ FPGA 開始量產(chǎn)出貨
高 I/O、低功耗及先進(jìn)的安全功能,適用于成本敏感型邊緣應(yīng)用 AMD 很高興宣布,Spartan UltraScale+ 成本優(yōu)化型系列的首批器件現(xiàn)已投入量產(chǎn)! 三款最小型的器件——SU10P
Xilinx Ultrascale系列FPGA的時鐘資源與架構(gòu)解析
。Ultrascale+采用16ns,有3個系列:Artix,Kintex,Virtex。不僅是工藝制程方面,在其他方面也存在較大改進(jìn),如時鐘資源與架構(gòu),本文將重點介紹Ultrascale的時鐘資源與架構(gòu),Ultrascale+
AMD/Xilinx Zynq? UltraScale+ ? MPSoC ZCU102 評估套件
評論