91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

TI 的 PLD 可將總體電路板空間減少 90% 或更多,同時(shí)元件數(shù)量也至少減少 80%

eeDesigner ? 2024-11-25 11:04 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Russell Crane

我們常說(shuō)邏輯器件是每個(gè)電子產(chǎn)品設(shè)計(jì)的“粘合劑”,但在為系統(tǒng)選擇元件時(shí),它們通常是您最后考慮的部分。確實(shí)有很多經(jīng)過(guò)驗(yàn)證的標(biāo)準(zhǔn)邏輯器件可供選擇。但是,隨著設(shè)計(jì)變得越來(lái)越復(fù)雜,我們需要在電路板上集成邏輯元件,以便為更多功能留出空間。

越來(lái)越多的工程師選擇可編程邏輯器件 (PLD)、復(fù)雜 PLD (CPLD) 或現(xiàn)場(chǎng)可編程門(mén)陣列 (FPGA),從而幫助減小解決方案尺寸、降低設(shè)計(jì)和制造成本、管理其供應(yīng)鏈,并縮短產(chǎn)品上市時(shí)間。在使用 CPLD 或 FPGA 進(jìn)行設(shè)計(jì)時(shí),需要考慮許多權(quán)衡因素,這些器件支持?jǐn)?shù)千個(gè)邏輯元件,提供多種封裝尺寸,并且可能需要高級(jí)軟件編程專業(yè)知識(shí)。

TI 的 PLD 產(chǎn)品系列中的新型 PLD 將數(shù)十個(gè)順序邏輯和模擬功能集成到單個(gè)封裝中,與分立式邏輯器件相比,可將總體電路板空間減少 90% 或更多,同時(shí)元件數(shù)量也至少減少 80%。圖 1 展示了集成到單個(gè)業(yè)界通用封裝中的多項(xiàng) TI 功能。

尺寸適中的可配置邏輯

TI 的 PLD 產(chǎn)品系列包括集成邏輯功能、D 型觸發(fā)器、管道延遲、圖形發(fā)生器、計(jì)數(shù)器、延遲、比較器等的產(chǎn)品。您不再需要更改硬件設(shè)計(jì)來(lái)支持不同或新的功能或參數(shù);相反,您可以使用標(biāo)準(zhǔn)和可配置邏輯元件來(lái)開(kāi)發(fā)提供所需性能的解決方案。TI 的 PLD 無(wú)需軟件開(kāi)發(fā)和硬件描述語(yǔ)言編碼經(jīng)驗(yàn)。

圖 1 概述了 TPLD1201 的可配置邏輯元件。

TPLD1201 方框圖 – 可配置邏輯

圖 1 TPLD1201 方框圖 – 可配置邏輯

采用業(yè)界通用封裝的可編程邏輯

目前市場(chǎng)上的許多 PLD 采用特定于應(yīng)用的封裝,以支持消費(fèi)類(lèi)電子應(yīng)用。TI PLD 采用標(biāo)準(zhǔn)的電子器件工程聯(lián)合委員會(huì) (JEDEC) 引線式和無(wú)引線封裝選項(xiàng),使您能夠在汽車(chē)和工業(yè)應(yīng)用中輕松實(shí)現(xiàn)可編程邏輯。TI 的 PLD 產(chǎn)品系列包括 0.5mm 間距的引線式封裝,可幫助您實(shí)現(xiàn)可焊性和自動(dòng)光學(xué)檢查,從而確保系統(tǒng)的安全性和長(zhǎng)期可靠性。這些器件具有 –40°C 至 125°C 的工作溫度范圍并通過(guò)了汽車(chē)電子委員會(huì) (AEC) Q-100 認(rèn)證。

幾秒鐘即可完成配置

TI PLD 采用易于使用的圖形界面來(lái)配置所需的電路,從而簡(jiǎn)化了編程過(guò)程。設(shè)計(jì)邏輯電路后,您可以臨時(shí)配置器件以用于評(píng)估,或者永久編程該器件以在最終產(chǎn)品中使用。TI 開(kāi)發(fā)了 InterConnect Studio,旨在為設(shè)計(jì)人員提供便利,讓設(shè)計(jì)人員無(wú)需編碼經(jīng)驗(yàn)即可配置 TI PLD。InterConnect Studio 可幫助您在幾分鐘內(nèi)完成開(kāi)發(fā)和仿真,并在幾秒內(nèi)完成原型設(shè)計(jì)。

圖 2 顯示了使用 InterConnect Studio 進(jìn)行電源時(shí)序控制應(yīng)用的電路設(shè)計(jì)

InterConnect Studio 桌面視圖,展示了使用 TI TPLD1201 進(jìn)行電源時(shí)序應(yīng)用

圖 2 InterConnect Studio 桌面視圖,展示了使用 TI TPLD1201 進(jìn)行電源時(shí)序應(yīng)用

從 GUI 左側(cè)的菜單中,可以通過(guò)選擇元件旁邊的加號(hào)來(lái)添加不同的元件。您可以通過(guò)簡(jiǎn)單的拖放操作在元件之間建立連接,并在主窗口下方的菜單中對(duì)其進(jìn)行進(jìn)一步微調(diào)。

設(shè)計(jì)電路并運(yùn)行仿真后,您只需按下 CONFIGURE TPLD 按鈕,就可以通過(guò) TPLD 編程器和評(píng)估模塊輕松地臨時(shí)配置器件。如果您想要對(duì)器件進(jìn)行永久編程,可以在菜單中選擇一個(gè)復(fù)選框。

結(jié)語(yǔ)

如今有眾多可編程邏輯解決方案可供設(shè)計(jì)人員選擇。與更高級(jí)的可編程產(chǎn)品相比,TI 的 PLD 提供更小的封裝選項(xiàng),使得印刷電路板更小,生產(chǎn)成本更低,功耗超低,邏輯元件數(shù)量更少,具備模擬功能,并且編程更為簡(jiǎn)單??梢钥隙ǖ氖?,您現(xiàn)在有更多選擇來(lái)滿足可編程邏輯需求,從而符合您的應(yīng)用要求。

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電路板
    +關(guān)注

    關(guān)注

    140

    文章

    5317

    瀏覽量

    108125
  • ti
    ti
    +關(guān)注

    關(guān)注

    114

    文章

    8068

    瀏覽量

    219201
  • PLD
    PLD
    +關(guān)注

    關(guān)注

    6

    文章

    230

    瀏覽量

    61228
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    FlexViz:KiCad 柔性電路板 3D 折疊可視化插件

    布局中定義 折疊標(biāo)記 ,并通過(guò)數(shù)學(xué)變換實(shí)時(shí)渲染出 PCB 彎折后的? 3D 交互模型 。? ” 眾所周知,KiCad 原生的 3D 查看器雖然強(qiáng)大,但它默認(rèn)只能顯示平面的板子。以前,對(duì)于使用 KiCad 設(shè)計(jì)撓性電路板(FPC)軟硬結(jié)合板的工程師來(lái)說(shuō),想要檢查折彎后的干
    的頭像 發(fā)表于 02-03 11:21 ?123次閱讀
    FlexViz:KiCad 柔性<b class='flag-5'>電路板</b> 3D 折疊可視化插件

    一塊電路板元件焊接順序是怎樣的?

    一塊電路板元件焊接順序是怎樣的?
    發(fā)表于 02-02 06:23

    電路板三防漆有毒嗎

    三防漆(防潮、防霉、防鹽霧)是保護(hù)電路板不可或缺的材料。然而無(wú)論是工程師、愛(ài)好者還是普通消費(fèi)者,心中常有一個(gè)疑慮:電路板三防漆有毒嗎?三防漆的安全性取決于產(chǎn)品類(lèi)型、使用狀態(tài)和操作方式。今天,我們就來(lái)
    的頭像 發(fā)表于 01-16 16:43 ?281次閱讀
    <b class='flag-5'>電路板</b>三防漆有毒嗎

    淺談愛(ài)普生RTC模塊的特點(diǎn)與用途

    RTC模塊集成了關(guān)鍵32.768K晶體回路部件,在降低功耗的同時(shí),還減少了外部元件數(shù)量,從而簡(jiǎn)化了電路板布局與設(shè)計(jì)。
    的頭像 發(fā)表于 01-04 09:16 ?636次閱讀
    淺談愛(ài)普生RTC模塊的特點(diǎn)與用途

    電路板離子污染的核心危害和主要來(lái)源

    電路板離子污染是電子制造業(yè)及相關(guān)應(yīng)用領(lǐng)域中不容忽視的質(zhì)量隱患,其本質(zhì)是電路板在生產(chǎn)、存儲(chǔ)使用過(guò)程中殘留的可電離物質(zhì)(如助焊劑殘留、手指汗液鹽分、環(huán)境粉塵等),這些物質(zhì)在潮濕環(huán)境下會(huì)形成導(dǎo)電通路,成為導(dǎo)致
    的頭像 發(fā)表于 12-29 16:06 ?557次閱讀

    工業(yè)級(jí)應(yīng)用探討:大電流電感在嚴(yán)苛環(huán)境下的性能要求與解決方案

    廣泛應(yīng)用,其緊湊型設(shè)計(jì)結(jié)構(gòu),優(yōu)異的電氣特性和高可靠性特征,有助于減少電路板空間元件數(shù)量,提升設(shè)備整體效率,優(yōu)化自動(dòng)化設(shè)備電路設(shè)計(jì)并提升性能
    的頭像 發(fā)表于 12-26 17:52 ?2072次閱讀
    工業(yè)級(jí)應(yīng)用探討:大電流電感在嚴(yán)苛環(huán)境下的性能要求與解決方案

    TPS7H6101-SEP 耐輻射 200V 10A GaN 功率級(jí),集成驅(qū)動(dòng)器數(shù)據(jù)手冊(cè)

    該TPS7H6101是一款耐輻射的 200V e 模式 GaN 功率 FET 半橋,集成柵極驅(qū)動(dòng)器;e模式氮化鎵FET和柵極驅(qū)動(dòng)器的集成簡(jiǎn)化了設(shè)計(jì),減少元件數(shù)量,并減少電路板
    的頭像 發(fā)表于 08-06 16:44 ?1052次閱讀
    TPS7H6101-SEP 耐輻射 200V 10A GaN 功率級(jí),集成驅(qū)動(dòng)器數(shù)據(jù)手冊(cè)

    LMG2656 650V、230mΩ GaN 半橋,集成驅(qū)動(dòng)器、保護(hù)和電流檢測(cè)數(shù)據(jù)手冊(cè)

    了設(shè)計(jì),減少元件數(shù)量,并減少電路板空間。 可編程導(dǎo)通壓擺率提供 EMI 和振鈴控制。與傳統(tǒng)的電流檢測(cè)電阻相比,低側(cè)電流檢測(cè)仿真降低
    的頭像 發(fā)表于 08-06 16:40 ?1118次閱讀
    LMG2656 650V、230mΩ GaN 半橋,集成驅(qū)動(dòng)器、保護(hù)和電流檢測(cè)數(shù)據(jù)手冊(cè)

    慧能泰多口PD快充芯片HUSB385產(chǎn)品介紹

    HUSB385在保留強(qiáng)大協(xié)議兼容性和安全機(jī)制的前提下,通過(guò)內(nèi)部集成兩個(gè)低Rdson的N-MOSFET,減少了外部元件數(shù)量,降低了電路板的復(fù)雜度,提升了系統(tǒng)整體的穩(wěn)定性和可靠性。
    的頭像 發(fā)表于 06-18 14:19 ?1599次閱讀
    慧能泰多口PD快充芯片HUSB385產(chǎn)品介紹

    如何克服電路板元件引腳焊接的缺陷

    為克服電路板元件引腳焊接的缺陷,松盛光電提供一種既易于操作,又不會(huì)使產(chǎn)品產(chǎn)生品質(zhì)問(wèn)題,且成本較低的自動(dòng)化激光焊接方法。
    的頭像 發(fā)表于 05-14 15:23 ?1084次閱讀
    如何克服<b class='flag-5'>電路板</b><b class='flag-5'>元件</b>引腳焊接的缺陷

    如何減少電磁干擾對(duì)智能電位采集儀的影響

    屏蔽層能有效阻擋外界電磁波的侵入,減少電磁干擾對(duì)信號(hào)傳輸?shù)挠绊憽?儀器屏蔽:將智能電位采集儀安裝在具有良好屏蔽性能的金屬外殼屏蔽箱內(nèi)。金屬外殼能夠形成一個(gè)等電勢(shì)分布的空間,將外界電磁波反射
    的頭像 發(fā)表于 05-10 11:31 ?651次閱讀
    如何<b class='flag-5'>減少</b>電磁干擾對(duì)智能電位采集儀的影響

    SLG51002 具有高PSRR、低噪聲、多輸出LDO和集成負(fù)載開(kāi)關(guān)的PMIC數(shù)據(jù)手冊(cè)

    .pdf 優(yōu)勢(shì) GreenPAK? 高性價(jià)比 NVM 可編程器件集成了高性能 LDO,使創(chuàng)新者能夠集成多種系統(tǒng)功能,同時(shí)最大限度地減少元件數(shù)量、電路板
    的頭像 發(fā)表于 04-10 17:10 ?803次閱讀
    SLG51002 具有高PSRR、低噪聲、多輸出LDO和集成負(fù)載開(kāi)關(guān)的PMIC數(shù)據(jù)手冊(cè)

    VirtualLab Fusion應(yīng)用:多層超表面空間的模擬

    同時(shí)使系統(tǒng)盡可能小,解決元件之間的距離問(wèn)題也是必要的。例如,可以通過(guò)將系統(tǒng)折疊起來(lái),利用相同的體積實(shí)現(xiàn)多個(gè)傳播步驟,但這并不是唯一可行的策略。 我們將介紹多層超表面空間的模擬(由
    發(fā)表于 04-09 08:51

    率能半導(dǎo)體SS6200無(wú)刷電機(jī)驅(qū)動(dòng)芯片代理供應(yīng)

    的自舉二極管減少了外部元件數(shù)量。具有較寬的工作電壓范圍,可以優(yōu)化高側(cè)低側(cè) MOSFET 柵極驅(qū)動(dòng)電壓以獲得最佳效率。內(nèi)部自適應(yīng)無(wú)重疊電路通過(guò)防止兩個(gè) MOSFET
    發(fā)表于 03-17 16:10

    【PCB】四層電路板的PCB設(shè)計(jì)

    通常情況下,對(duì)于純數(shù)字信號(hào)電路板(尤其信號(hào)電平比較低,電路板密度比較小時(shí))采用自動(dòng)布線 是沒(méi)有問(wèn)題的。但是,在設(shè)計(jì)模擬信號(hào).混合信號(hào)高速電路板時(shí),如果
    發(fā)表于 03-12 13:31