近日,北京大學(xué)集成電路學(xué)院賈天宇老師開設(shè)的《現(xiàn)代SoC處理器架構(gòu)設(shè)計(jì)》如期進(jìn)行,算能首席科學(xué)家楊柳西博士、處理器架構(gòu)師張明俊受邀,為北大博士講授了RXU高性能通用處理器設(shè)計(jì)的課程。

《現(xiàn)代系統(tǒng) SoC 芯片設(shè)計(jì)》是涉及到多個(gè)異構(gòu)硬件子系統(tǒng)的體系架構(gòu)設(shè)計(jì)和集成的系統(tǒng)性工程,該課程圍繞現(xiàn)代 SoC 芯片的體系架構(gòu)和微架構(gòu)實(shí)現(xiàn)技術(shù),特別是高性能通用處理器、加速子系統(tǒng)、互聯(lián)等內(nèi)容,著重強(qiáng)調(diào)專業(yè)與實(shí)踐結(jié)合,培養(yǎng)學(xué)生成為高素質(zhì)的處理器設(shè)計(jì)師和計(jì)算機(jī)架構(gòu)師。
理論與工業(yè)實(shí)踐并舉,聯(lián)合北大開設(shè)通用處理器課程
算能處理器架構(gòu)師張明俊從指令流的角度出發(fā),介紹了分析指令流的一些基本概念,包括BasicBlock、控制流圖、數(shù)據(jù)依賴圖等,結(jié)合這些程序分析的基本數(shù)據(jù)結(jié)構(gòu),介紹了通用處理器流水線的一個(gè)發(fā)展歷史以及動(dòng)態(tài)調(diào)度算法的發(fā)展歷史,包括經(jīng)典的:ScoreBoard算法、Tomasulo 算法、改進(jìn)版Tomasulo 算法以及SMT 通用處理器的原理。

結(jié)合當(dāng)前的高性能通用處理器的基本結(jié)構(gòu),課程還介紹了算能自研RXU通用處理器的相關(guān)知識(shí),包括:前端子系統(tǒng)、中端子系統(tǒng)、后端子系統(tǒng)、訪存子系統(tǒng)、以及中斷&調(diào)試子系統(tǒng),并對(duì)其中的關(guān)鍵部件和算法做了詳細(xì)的介紹:BPU的Tage算法、Rename模塊、ROB模塊等。

楊柳西博士帶領(lǐng)大家深入探討了計(jì)算機(jī)起源和進(jìn)化,以幾十年的工業(yè)實(shí)踐為引導(dǎo),讓同學(xué)們充分認(rèn)識(shí)到處理器設(shè)計(jì)的復(fù)雜性與挑戰(zhàn),尤其是在面對(duì)X86、ARM的激烈競(jìng)爭(zhēng)時(shí),RISC-V架構(gòu)的機(jī)會(huì)在哪里,如何發(fā)揮出自己的優(yōu)勢(shì)。課程最后,他指出處理器設(shè)計(jì)的哲學(xué)猶如比爾·克林頓所說(shuō), “求其上者得其中,求其中者得其下,求其下者無(wú)所得”,鼓勵(lì)大家未來(lái)從事處理器設(shè)計(jì)工作后,一定要高標(biāo)準(zhǔn)、嚴(yán)要求,才能有創(chuàng)新和突破。
持續(xù)推動(dòng)產(chǎn)學(xué)合作,為全球RISC-V生態(tài)蓄力
通過與北京大學(xué)的課程合作,算能將業(yè)界先進(jìn)的處理器設(shè)計(jì)理念和方法論帶進(jìn)高等學(xué)府,將引導(dǎo)更多青年才俊投身RISC-V高性能處理器設(shè)計(jì)領(lǐng)域,培養(yǎng)更多緊缺人才。
算能不僅為高校提供業(yè)界領(lǐng)先的處理器設(shè)計(jì)課程,也為學(xué)生們提供了豐富的企業(yè)實(shí)習(xí)機(jī)會(huì),在校生既可以參與算能發(fā)布的相關(guān)研究課題,也可以直接上手,來(lái)到企業(yè)參與一線的開發(fā)工作。算能也將持續(xù)推動(dòng)RISC-V的科研轉(zhuǎn)化和商用落地,培養(yǎng)出更多具備國(guó)際競(jìng)爭(zhēng)力的高端處理器設(shè)計(jì)人才,為全球RISC-V的生態(tài)發(fā)展貢獻(xiàn)力量。
-
處理器
+關(guān)注
關(guān)注
68文章
20250瀏覽量
252209 -
芯片
+關(guān)注
關(guān)注
463文章
54007瀏覽量
465937 -
RISC-V
+關(guān)注
關(guān)注
48文章
2887瀏覽量
52941
發(fā)布評(píng)論請(qǐng)先 登錄
探索RISC-V在機(jī)器人領(lǐng)域的潛力
RISC-V賦能云網(wǎng)智算 | 中國(guó)移動(dòng)與賽昉科技邀請(qǐng)行業(yè)專家共話RISC-V賦能云網(wǎng)智算
直播預(yù)約 |開源芯片系列講座第30期:“一生一芯”計(jì)劃——從零開始設(shè)計(jì)自己的RISC-V處理器芯片
為什么RISC-V是嵌入式應(yīng)用的最佳選擇
基于E203 RISC-V的音頻信號(hào)處理系統(tǒng) -協(xié)處理器的乘累加過程
提高RISC-V在Drystone測(cè)試中得分的方法
2025 Andes RISC-V CON北京站亮點(diǎn)搶先看
明晚開播 |開源芯片系列講座第28期:高性能RISC-V微處理器芯片
睿思芯科攜靈羽處理器亮相2025 RISC-V中國(guó)峰會(huì)
直播預(yù)約 |開源芯片系列講座第28期:高性能RISC-V微處理器芯片
RISC-V和ARM有何區(qū)別?
HPM5E31IGN單核 32 位 RISC-V 處理器
HXS320F28027數(shù)字信號(hào)處理器(32位RISC-V DSP)
Condor使用Cadence托管云服務(wù)開發(fā)高性能RISC-V微處理器
FPGA與RISC-V淺談
走進(jìn)北大 | 算能RISC-V通用處理器設(shè)計(jì)成功開課
評(píng)論