91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

SDRAM控制器設(shè)計(jì)之異步FIFO的調(diào)用

友晶FPGA ? 來源:友晶FPGA ? 2025-02-26 15:27 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本案例為何需要引入FIFO

為了加深讀者對(duì) FPGA 端控制架構(gòu)的印象,在數(shù)據(jù)讀取的控制部分,首先我們可以將SDRAM 想作是一個(gè)自來水廠,清水得先送至用戶樓上的水塔中存放,在家里轉(zhuǎn)開水龍頭要用水時(shí),才能及時(shí)供應(yīng),相同的原理,要讀取 SDRAM 中的數(shù)據(jù)來處理時(shí), FPGA 端的控制架構(gòu)中一定要有相當(dāng)于水塔功能的“讀出數(shù)據(jù)緩沖器”,在數(shù)據(jù)的處理上才會(huì)流暢。

而在使用自來水時(shí),自來水廠會(huì)補(bǔ)充清水至水塔中,用戶才可以連續(xù)的使用,同樣保存著從 SDRAM 讀出數(shù)據(jù)的緩沖器,當(dāng)數(shù)據(jù)量下降到某個(gè)程度時(shí)也必須要補(bǔ)充,在數(shù)據(jù)的處理上才不會(huì)中斷。

6931297e-f3f6-11ef-9310-92fbcf53809c.png

接著在數(shù)據(jù)寫入的控制部分,我們可以將 SDRAM 想作是一個(gè)銀行,相信當(dāng)你身上有零錢時(shí)會(huì)順手存進(jìn)存錢罐,而不會(huì)費(fèi)時(shí)的跑一趟銀行去存錢,相同的原理,要將數(shù)據(jù)寫入SDRAM 時(shí), FPGA 端的控制架構(gòu)中一定要有相當(dāng)于存錢罐功能的“寫入數(shù)據(jù)緩沖器”,才不會(huì)降低 SDRAM 存取的使用效率。只有在存錢罐存到一個(gè)程度時(shí),我們才會(huì)取出錢拿去銀行存放,同樣保存著要寫入 SDRAM 數(shù)據(jù)的緩沖器,當(dāng)數(shù)據(jù)量上升到某個(gè)程度時(shí)也必須要取出放進(jìn) SDRAM,才不會(huì)造成數(shù)據(jù)的遺失。

693e6b8e-f3f6-11ef-9310-92fbcf53809c.png

FIFO IP核簡(jiǎn)介

FIFO 本質(zhì)是RAM,其作用主要是作為緩存。

RAM和ROM的讀寫都是根據(jù)地址來的,而FIFO( First In First Out)讀寫不需要提供讀地址和寫地址,其數(shù)據(jù)讀寫按照先入先出的方式。所以FIFO的讀寫非常簡(jiǎn)單,但靈活性稍差,不能做到靈活讀寫。

696d2046-f3f6-11ef-9310-92fbcf53809c.png

FIFO分兩種:同步FIFO和異步FIFO。同步FIFO讀寫時(shí)鐘是一個(gè)。異步FIFO的讀時(shí)鐘和寫時(shí)鐘是分開的。

同步FIFO和異步FIFO常應(yīng)用在同步時(shí)鐘系統(tǒng)和異步時(shí)鐘系統(tǒng)中。異步FIFO應(yīng)用場(chǎng)景如多比特?cái)?shù)據(jù)做跨時(shí)鐘域處理、前后帶寬不同步等。

本案例中用到的是異步FIFO。異步FIFO IP模塊接口如下圖:

697cdf68-f3f6-11ef-9310-92fbcf53809c.png

異步FIFO IP模塊信號(hào)描述如下:

698c7338-f3f6-11ef-9310-92fbcf53809c.png

*注意:FIFO復(fù)位信號(hào)是高電平有效。

打開FIFO IP 設(shè)置界面可以找到FIFO文檔鏈接:

69964b10-f3f6-11ef-9310-92fbcf53809c.png

閱讀FIFO文檔可知異步FIFO寫操作的各個(gè)信號(hào)在寫時(shí)鐘下進(jìn)行工作,讀操作的各個(gè)信號(hào)在讀時(shí)鐘下進(jìn)行工作:

69b2f850-f3f6-11ef-9310-92fbcf53809c.png

Sdram_Control.v文件里面例化了兩個(gè)FIFO模塊,一個(gè)是異步FIFO寫模塊,用于緩存要寫入SDRAM器件的數(shù)據(jù)。異步FIFO寫模塊的數(shù)據(jù)寫入在27MHz時(shí)鐘下進(jìn)行,數(shù)據(jù)的讀出在100MHz時(shí)鐘下進(jìn)行。

69c2274e-f3f6-11ef-9310-92fbcf53809c.png

Sdram_Control.v文件例化的另一個(gè)FIFO模塊是異步FIFO讀模塊,用于緩存從SDRAM器件讀出的數(shù)據(jù)。異步FIFO讀模塊的數(shù)據(jù)寫入在100MHz時(shí)鐘下進(jìn)行,數(shù)據(jù)的讀出在27MHz時(shí)鐘下進(jìn)行。

69d14206-f3f6-11ef-9310-92fbcf53809c.png

FIFO IP 設(shè)置

異步FIFO寫模塊的IP設(shè)置如下:

FIFO數(shù)據(jù)位寬是16bit,與SDRAM位寬保持一致。

FIFO存儲(chǔ)深度設(shè)置512字,雖然實(shí)際存儲(chǔ)255個(gè)數(shù)據(jù),但一般深度都設(shè)置大一點(diǎn)。

勾選讀寫時(shí)鐘分開的選項(xiàng)。

勾選讀端口的rdusedw接口,用來生成寫SDRAM器件的請(qǐng)求信號(hào)。

其他選項(xiàng)可以選擇默認(rèn)。

69f97c4e-f3f6-11ef-9310-92fbcf53809c.png

6a18520e-f3f6-11ef-9310-92fbcf53809c.png

6a3444e6-f3f6-11ef-9310-92fbcf53809c.png

異步FIFO讀模塊的IP設(shè)置如下:

FIFO數(shù)據(jù)位寬是16bit,與SDRAM位寬保持一致。

FIFO存儲(chǔ)深度設(shè)置512字,雖然實(shí)際存儲(chǔ)127個(gè)數(shù)據(jù),但一般深度都設(shè)置大一點(diǎn)。

勾選讀寫時(shí)鐘分開的選項(xiàng)。

勾選寫入端口的wrusedw接口,用來生成讀SDRAM器件的請(qǐng)求信號(hào)。

其他選項(xiàng)可以選擇默認(rèn)。

6a47a4aa-f3f6-11ef-9310-92fbcf53809c.png

6a70f558-f3f6-11ef-9310-92fbcf53809c.png

6a8ea2b0-f3f6-11ef-9310-92fbcf53809c.png

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22406

    瀏覽量

    636113
  • 控制器
    +關(guān)注

    關(guān)注

    114

    文章

    17786

    瀏覽量

    193008
  • SDRAM
    +關(guān)注

    關(guān)注

    7

    文章

    457

    瀏覽量

    57678
  • fifo
    +關(guān)注

    關(guān)注

    3

    文章

    407

    瀏覽量

    45737

原文標(biāo)題:06-SDRAM控制器的設(shè)計(jì)——異步FIFO的調(diào)用

文章出處:【微信號(hào):友晶FPGA,微信公眾號(hào):友晶FPGA】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    SDRAM控制器的設(shè)計(jì)——Sdram_Control.v代碼解析(異步FIFO讀寫模塊、讀寫SDRAM過程)

    參考:05-SDRAM控制器的設(shè)計(jì)——異步FIFO調(diào)用; http://m.makelele.cn/d/6468023.html
    的頭像 發(fā)表于 03-04 10:49 ?2462次閱讀
    <b class='flag-5'>SDRAM</b><b class='flag-5'>控制器</b>的設(shè)計(jì)——<b class='flag-5'>Sdram</b>_Control.v代碼解析(<b class='flag-5'>異步</b><b class='flag-5'>FIFO</b>讀寫模塊、讀寫<b class='flag-5'>SDRAM</b>過程)

    【開源騷客】《輕松設(shè)計(jì)SDRAM控制器》第九講—解密讀寫FIFO

    使用FIFO緩存已從SDRAM中讀出的數(shù)據(jù)。二、讀寫FIFO的時(shí)序設(shè)計(jì)對(duì)于串口發(fā)送過來的是待寫入的數(shù)據(jù)時(shí),我們是在當(dāng)串口接收到了第四個(gè)待寫入的數(shù)據(jù)時(shí)(待寫入數(shù)據(jù)的最后一個(gè)),才向SDRAM
    發(fā)表于 05-08 22:38

    Gowin SDRAM控制器的參考設(shè)計(jì)

    本次發(fā)布三例 SDRAM 控制器參考設(shè)計(jì)及 IP Core Generator 支持調(diào)用SDRAM 控制器 IP。 1. 32-bit
    發(fā)表于 10-08 07:59

    使用Verilog實(shí)現(xiàn)基于FPGA的SDRAM控制器

    摘 要:介紹了SDRAM的特點(diǎn)和工作原理,提出了一種基于FPGA的SDRAM控制器的設(shè)計(jì)方法,使用該方法實(shí)現(xiàn)的控制器可非常方便地對(duì)SDRAM
    發(fā)表于 06-20 13:04 ?2476次閱讀

    SDRAM控制器簡(jiǎn)易化設(shè)計(jì)

    SDRAM存儲(chǔ)芯片擁有快速讀寫的性能,可以應(yīng)用以回波模擬系統(tǒng)作為數(shù)據(jù)高速緩存。SDRAM芯片是由SDRAM控制器
    發(fā)表于 10-24 15:08 ?0次下載
    <b class='flag-5'>SDRAM</b><b class='flag-5'>控制器</b>簡(jiǎn)易化設(shè)計(jì)

    EPM1240的SDRAM控制器的設(shè)計(jì)

    EPM1240的SDRAM控制器的設(shè)計(jì)
    發(fā)表于 10-31 08:24 ?21次下載
    EPM1240的<b class='flag-5'>SDRAM</b><b class='flag-5'>控制器</b>的設(shè)計(jì)

    SDRAM控制器的設(shè)計(jì)

    邏輯復(fù)雜,接口方式與普通的存儲(chǔ)差異很大。為了解決這個(gè)矛盾,需要設(shè)計(jì)專用的SDRAM控制器,使用戶像使用SRAM -樣方便的使用SDRAM。考慮到
    發(fā)表于 11-28 19:51 ?5次下載
    <b class='flag-5'>SDRAM</b><b class='flag-5'>控制器</b>的設(shè)計(jì)

    FPGA讀寫SDRAM的實(shí)例和SDRAM的相關(guān)文章及一些SDRAM控制器設(shè)計(jì)論文

    本文檔的主要內(nèi)容詳細(xì)介紹的是FPGA讀寫SDRAM的實(shí)例和SDRAM的相關(guān)文章及一些SDRAM控制器設(shè)計(jì)論文主要包括了:FPGA讀寫SDRAM
    發(fā)表于 12-25 08:00 ?58次下載
    FPGA讀寫<b class='flag-5'>SDRAM</b>的實(shí)例和<b class='flag-5'>SDRAM</b>的相關(guān)文章及一些<b class='flag-5'>SDRAM</b><b class='flag-5'>控制器</b>設(shè)計(jì)論文

    基于SDRAM控制器軟核的Verilog設(shè)計(jì)

    ,SDRAM控制邏輯復(fù)雜,使用很不方便。 為了解決這個(gè)矛盾,需要設(shè)計(jì)專用的SDRAM控制器,使系統(tǒng)用戶象使用SRAM一樣方便的使用SDRAM
    的頭像 發(fā)表于 06-30 09:16 ?3535次閱讀
    基于<b class='flag-5'>SDRAM</b><b class='flag-5'>控制器</b>軟核的Verilog設(shè)計(jì)

    利用ISE的SDRAM設(shè)計(jì)的FIFO實(shí)驗(yàn)

    利用ISE的SDRAM設(shè)計(jì)的FIFO實(shí)驗(yàn)(嵌入式開發(fā)轉(zhuǎn)后端開發(fā))-利用ISE的SDRAM設(shè)計(jì)的FIFO實(shí)驗(yàn),適合感興趣的學(xué)習(xí)者學(xué)習(xí),可以提高自己的能力,大家可以多交流哈
    發(fā)表于 08-04 12:14 ?18次下載
    利用ISE的<b class='flag-5'>SDRAM</b>設(shè)計(jì)的<b class='flag-5'>FIFO</b>實(shí)驗(yàn)

    Gowin SDRAM控制器用戶指南

    SDRAM 控制器用戶手冊(cè)主要內(nèi)容包括功能特點(diǎn)、整體框圖、工作原理、 信號(hào)定義、參數(shù)介紹、GUI 調(diào)用、接口時(shí)序等。主要用于幫助用戶快速了解 高云半導(dǎo)體 SDRAM
    發(fā)表于 09-15 15:17 ?0次下載
    Gowin <b class='flag-5'>SDRAM</b><b class='flag-5'>控制器</b>用戶指南

    異步FIFOVerilog代碼實(shí)現(xiàn)案例

    同步FIFO的意思是說FIFO的讀寫時(shí)鐘是同一個(gè)時(shí)鐘,不同于異步FIFO異步FIFO的讀寫時(shí)鐘
    發(fā)表于 11-01 09:58 ?2611次閱讀

    FIFO設(shè)計(jì)—異步FIFO

    異步FIFO主要由五部分組成:寫控制端、讀控制端、FIFO Memory和兩個(gè)時(shí)鐘同步端
    發(fā)表于 05-26 16:17 ?2275次閱讀
    <b class='flag-5'>FIFO</b>設(shè)計(jì)—<b class='flag-5'>異步</b><b class='flag-5'>FIFO</b>

    PIC32系列參考手冊(cè)DDR SDRAM控制器

    電子發(fā)燒友網(wǎng)站提供《PIC32系列參考手冊(cè)DDR SDRAM控制器.pdf》資料免費(fèi)下載
    發(fā)表于 09-25 11:39 ?1次下載
    PIC32系列參考手冊(cè)<b class='flag-5'>之</b>DDR <b class='flag-5'>SDRAM</b><b class='flag-5'>控制器</b>

    同步FIFO異步FIFO的區(qū)別 同步FIFO異步FIFO各在什么情況下應(yīng)用

    同步FIFO異步FIFO的區(qū)別 同步FIFO異步FIFO各在什么情況下應(yīng)用? 1. 同步
    的頭像 發(fā)表于 10-18 15:23 ?2762次閱讀