91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA設計調(diào)試流程

FPGA設計論壇 ? 來源:FPGA設計論壇 ? 2025-03-04 11:02 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

FPGA設計調(diào)試流程

FPGA開發(fā)是一個不斷迭代的過程,一般的FPGA設計流程一般包含下面幾個步驟:

硬件架構(gòu)和算法驗證:實現(xiàn)需要的功能需要哪幾個模塊,模塊和模塊之間如何進行通信和連接;硬件算法是否可行和穩(wěn)定(以圖像處理算法為例,一般可以采用MATLAB進行算法驗證);

RTL代碼編寫;

硬件調(diào)試與驗證:一般這個過程會耗費大量的時間,如果沒有一定的經(jīng)驗以及技巧,有可能會使得開發(fā)時間延長幾倍,甚至開發(fā)失?。?/p>

調(diào)試,即Debug,有一定開發(fā)經(jīng)驗的人一定會明確這是設計中最復雜最磨人的部分。對于一個龐大復雜的FPGA工程而言,出現(xiàn)問題的概率極大,這時如果沒有一個清晰的Debug思路,調(diào)試過程只能是像無頭蒼蠅一樣四處亂撞。在FPGA設計中一般的調(diào)試思路如下所示:
?
首先排查硬件問題:在出現(xiàn)問題時,首先懷疑并排除硬件問題。首先檢查開發(fā)板的供電和連接是否正常,是否有電子元件被燒毀,是否出現(xiàn)元件虛焊等問題。確認開發(fā)板以及供電沒有問題后,使用例程或者已有的程序或者工程對出現(xiàn)問題的核心部件進行測試。例如,在讀寫DDR時,如果DDR沒有反應,可以通過網(wǎng)絡查找例程,或者使用開發(fā)板官方提供的例程對DDR讀寫進行測試,確認DDR可以正常工作;在讀寫SD卡時,可以嘗試換一張SD卡操作,或者通過將SD卡切換到其他設備上,確保SD卡沒有損壞等。實際工程應用中,需要靈活選擇測試和排查方案,但是目的基本都是相同的。
?
其次排查全局信號:確認硬件連接沒有問題后,排查全局信號可能出現(xiàn)的問題。全局信號一般指接在內(nèi)部所有模塊的信號,例如i_sys_clk和i_sys_rst_n等。需要確保這些信號正常工作,之后的RTL排查才有意義。
?
最后排查RTL代碼:在確保硬件和全局信號沒有問題后,再開始排查RTL代碼。在RTL代碼排查中也有一定的順序可以參考,一般可以參考下面的順序:

檢查主從設備(模塊)之間的握手機制,或者說檢查主從設備之間是否正常連接。很多時候可以參考設備的官方Datasheet檢查主從模塊之間的初始化指令是否書寫正確。

檢查狀態(tài)跳轉(zhuǎn)是否正常:在初始化過程中,經(jīng)常使用狀態(tài)機進行RTL編程。

檢查讀寫數(shù)據(jù)是否正常:可以設計一些“假數(shù)據(jù)”,例如人為規(guī)定的一些有規(guī)律的數(shù)據(jù),檢查這些數(shù)據(jù)在從設備中的地址是否正常,數(shù)據(jù)是否正確。

檢查執(zhí)行操作的觸發(fā)信號:檢查信號的Trigger是否正常工作。

總之,RTL調(diào)試是最枯燥的部分,很多時候需要“抽絲剝繭”、“追本溯源”才能找到問題所在。但是筆者認為這恰恰是體現(xiàn)一個FPGA工程師硬實力的必要技能和心境。

Vivado ILA IP 的使用

ILA,全稱Integrated Logic Analyzer,是Xilinx FPGA芯片中設計的芯片內(nèi)部集成邏輯分析儀。它可以在一定程度上替代外部的傳統(tǒng)邏輯分析儀的作用。ILA通常和VIO(Vritual Input/Output)結(jié)合使用,VIO不僅可以實時監(jiān)控內(nèi)部的邏輯信號和端口信號,還可以充當模擬輸入驅(qū)動內(nèi)部端口。ILA監(jiān)控內(nèi)部信號輸出給PC端,而VIO接收PC端的實時指令從而給內(nèi)部端口提供輸入信號。
?
ILA調(diào)試有多種方法,可以直接在代碼中通過原語添加,也可以在原理圖中通過Debug添加,也可以在網(wǎng)絡列表Netlist中添加。

?

在這里先創(chuàng)建一個示例工程,使用一個呼吸燈模塊作為頂層代碼:

module Breath_LED (
    input sys_clk,
    input sys_rst_n,
    output reg led
);  
    parameter CNT_2US_MAX = 7'd100;
    parameter CNT_2MS_MAX = 10'd1000;
    parameter CNT_2S_MAX = 10'd1000;

    reg [6:0] cnt_2us;  // sys_clk = 50MHz, T = 20ns, cnt_2us: 0 ~ 99
    reg [9:0] cnt_2ms;
    reg [9:0] cnt_2s;  // cnt_2ms, cnt_2s: 0 ~ 999
    reg inc_dec_flag;   // 0: increase, 1: decrease

    // count to 2us
    always @(posedge sys_clk or negedge sys_rst_n) begin
        if (!sys_rst_n)
            cnt_2us <= 7'd0;
        else if (cnt_2us == (CNT_2US_MAX - 7'd1))
            cnt_2us <= 7'd0;
        else 
            cnt_2us <= cnt_2us + 7'd1;
    end

    // count to 2ms by cnt_2us
    always @(posedge sys_clk or negedge sys_rst_n) begin
        if (!sys_rst_n)
            cnt_2ms <= 10'd0;
        else if ((cnt_2us == (CNT_2US_MAX - 7'd1)) && 
            (cnt_2ms == (CNT_2MS_MAX - 10'd1)))
            cnt_2ms <= 10'd0;
        else if (cnt_2us == (CNT_2US_MAX - 7'd1))
            cnt_2ms <= cnt_2ms + 10'd1;
    end

    // count to 2s by cnt_2ms
    always @(posedge sys_clk or negedge sys_rst_n) begin
        if (!sys_rst_n)
            cnt_2s <= 10'd0;
        else if ((cnt_2us == (CNT_2US_MAX - 7'd1)) && 
            (cnt_2ms == (CNT_2MS_MAX - 10'd1)) && 
            (cnt_2s == (CNT_2S_MAX - 10'd1)))
            cnt_2s <= 10'd0;
        else if ((cnt_2us == (CNT_2US_MAX - 7'd1)) && 
            (cnt_2ms == (CNT_2MS_MAX - 10'd1)))
            cnt_2s <= cnt_2s + 10'd1;
    end

    // inc_dec_flag
    always @(posedge sys_clk or negedge sys_rst_n) begin
        if (!sys_rst_n)
            inc_dec_flag <= 1'b0;
        else if ((cnt_2us == (CNT_2US_MAX - 7'd1)) && 
            (cnt_2ms == (CNT_2MS_MAX - 10'd1)) && 
            (cnt_2s == (CNT_2S_MAX - 10'd1)))
            inc_dec_flag <= ~inc_dec_flag;
        else 
            inc_dec_flag <= inc_dec_flag;
    end

    // led PWM configuration
    always @(posedge sys_clk or negedge sys_rst_n) begin
        if (!sys_rst_n)
            led <= 1'b0;
        else if ((inc_dec_flag == 1'b0) && (cnt_2ms <= cnt_2s)) // increase
            led <= 1'b1;
        else if ((inc_dec_flag == 1'b1) && (cnt_2ms >= cnt_2s)) // decrease
            led <= 1'b1;
        else 
            led <= 1'b0;
    end

endmodule

IP核配置

在IP Catalog中搜索ILA即可找到ILA IP核,雙擊之后就會跳出配置界面。

f4fa2ee2-f720-11ef-9310-92fbcf53809c.png

設置部件名稱、探針數(shù)量(需要測量信號的數(shù)量)和采樣深度。clk信號一般是系統(tǒng)的時鐘信號,ILA IP會在每個clk上升沿(或下降沿、具體有待考量)采一次對應信號的數(shù)據(jù),直到采信號的次數(shù)達到采樣深度為止。

f50a1ffa-f720-11ef-9310-92fbcf53809c.png

在這里,假設代碼出現(xiàn)了問題,我們需要檢測sys_clk、led、sys_rst_n、cnt_2us、cnt_2ms四個信號。四個信號的寬度分別為1,1,7,10。

f5273158-f720-11ef-9310-92fbcf53809c.png

完成設置后,點擊OK,出現(xiàn)下面界面。如果綜合選項選擇Global,代碼會在每次綜合時都對ILA進行綜合;如果選擇OutofconextperIP(OOC模式),代碼只會在ILA設置發(fā)生改變時對ILA進行綜合。一般選擇后者即可,可以加快綜合速度。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22408

    瀏覽量

    636231
  • Vivado
    +關(guān)注

    關(guān)注

    19

    文章

    857

    瀏覽量

    71102
  • 硬件調(diào)試
    +關(guān)注

    關(guān)注

    1

    文章

    12

    瀏覽量

    10920
  • ILA
    ILA
    +關(guān)注

    關(guān)注

    0

    文章

    6

    瀏覽量

    3882

原文標題:使用ILA進行FPGA硬件調(diào)試

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設計論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    FPGA板下載調(diào)試流程

    今天主要介紹一下整個FPGA板下載運行調(diào)試流程。 1、首先,參考網(wǎng)址https://doc.nucleisys.com/hbirdv2/soc_peripherals/ips.html#gpio 第
    發(fā)表于 10-29 06:37

    FPGA板下載運行調(diào)試流程

    今天主要介紹一下整個FPGA板下載運行調(diào)試流程。 1、首先,參考網(wǎng)址https://doc.nucleisys.com/hbirdv2/soc_peripherals/ips.html#gpio 第
    發(fā)表于 10-29 06:57

    FPGA基本開發(fā)流程概述

    驗證無誤,則可以生產(chǎn)下載配置文件燒錄的實際器件中進行板級的調(diào)試工作。圖5.15 FPGA/CPLD開發(fā)流程當然了,對于沒有實際工程經(jīng)驗的初學者而言,這個流程圖可能不是那么容易理解。不過
    發(fā)表于 01-28 02:29

    FPGA基本開發(fā)設計流程

    、板級仿真以及芯片編程與調(diào)試等主要步驟。圖1-10 FPGA開發(fā)的一般流程1.電路功能設計在系統(tǒng)設計之前,首先要進行的是方案論證、系統(tǒng)設計和FPGA芯片選擇等準備工作。系統(tǒng)工程師根據(jù)任
    發(fā)表于 07-23 09:12

    FPGA的設計流程是怎樣的

    第二章 FPGA 開發(fā)流程FPGA 的設計流程就是利用 EDA 開發(fā)軟件和編程工具對 FPGA 芯片進行開發(fā)的過程。原理圖和HDL(Hard
    發(fā)表于 02-23 06:23

    FPGA調(diào)試工具-chipscope

    FPGA調(diào)試工具chipscope,學習與使用FPGA必用的工具。。
    發(fā)表于 03-23 09:45 ?86次下載

    加速FPGA系統(tǒng)實時調(diào)試技術(shù)

    隨著 FPGA 的設計速度、尺寸和復雜度明顯增長,使得整個設計流程中的實時驗證和調(diào)試成為當前FPGA 系統(tǒng)的關(guān)鍵部分。獲得FPGA 內(nèi)部信號
    發(fā)表于 06-10 15:42 ?28次下載
    加速<b class='flag-5'>FPGA</b>系統(tǒng)實時<b class='flag-5'>調(diào)試</b>技術(shù)

    FPGA設計流程指南

    FPGA設計的流程,步驟,選型,仿真,軟硬件設計,調(diào)試流程。
    發(fā)表于 05-11 14:33 ?29次下載

    FPGA進行測試和調(diào)試有哪些辦法?

    FPGA的設計速度、尺寸和復雜度明顯增加,使得整個設計流程中的驗證和調(diào)試成為當前FPGA系統(tǒng)的關(guān)鍵部分。獲得FPGA內(nèi)部信號有限、
    發(fā)表于 07-19 14:19 ?1.4w次閱讀
    對<b class='flag-5'>FPGA</b>進行測試和<b class='flag-5'>調(diào)試</b>有哪些辦法?

    關(guān)于FPGA它的開發(fā)流程是怎樣的

    FPGA的設計流程就是利用EDA開發(fā)軟件和編程工具對FPGA芯片進行開發(fā)的過程。FPGA的開發(fā)流程一般包括功能定義/器件選型、設計輸入、功能
    發(fā)表于 11-06 15:17 ?2914次閱讀

    FPGA的開發(fā)流程以及它的適用場景

    FPGA的設計流程就是利用EDA開發(fā)軟件和編程工具對FPGA芯片進行開發(fā)的過程。FPGA的開發(fā)流程包括功能定義/器件選型、設計輸入、功能仿真
    發(fā)表于 11-20 15:06 ?2360次閱讀

    FPGA設計與調(diào)試教程說明

    FPGA概述FPGA調(diào)試介紹調(diào)試挑戰(zhàn)設計流程概述■FPGA調(diào)
    發(fā)表于 09-22 17:43 ?12次下載
    <b class='flag-5'>FPGA</b>設計與<b class='flag-5'>調(diào)試</b>教程說明

    FPGA基礎(chǔ)知識----第二章 FPGA 開發(fā)流程

    第二章 FPGA 開發(fā)流程FPGA 的設計流程就是利用 EDA 開發(fā)軟件和編程工具對 FPGA 芯片進行開發(fā)的過程。原理圖和HDL(Hard
    發(fā)表于 12-29 19:40 ?9次下載
    <b class='flag-5'>FPGA</b>基礎(chǔ)知識----第二章 <b class='flag-5'>FPGA</b> 開發(fā)<b class='flag-5'>流程</b>

    FPGA入門之FPGA 開發(fā)流程

    硬件電路描述方法。其中,運用 HDL 設計方法具有更好的移植性、通用性以及利于模塊劃分的特點,在工作學習中被廣泛使用。典型 FPGA 的開發(fā)流程一般如下圖所示, 其包括功能定義/器件選型、設計輸入、功能仿真、綜合優(yōu)化、綜合后仿真、實現(xiàn)、布線后仿真、板級仿真以及芯片編程與
    的頭像 發(fā)表于 03-21 10:26 ?4612次閱讀

    FPGA設計流程

    FPGA的設計流程主要包括HDL代碼編寫、RTL綜合、布局布線、靜態(tài)時序分析、生成下載文件。下面將逐一介紹各部分。下面是FPGA設計的流程圖。
    的頭像 發(fā)表于 07-04 12:06 ?2235次閱讀
    <b class='flag-5'>FPGA</b>設計<b class='flag-5'>流程</b>