系統(tǒng)控制模塊負(fù)責(zé)實(shí)現(xiàn) NVMe over PCI 邏輯加速引擎的控制功能, 其結(jié)構(gòu)如圖 1 所示。 用戶通過系統(tǒng)控制模塊實(shí)現(xiàn)對(duì)初始化功能、 隊(duì)列管理功能、 DMA 功能等主要功能的控制, 同時(shí)邏輯加速引擎的工作狀態(tài)也通過此模塊反饋給用戶。 系統(tǒng)控制模塊包含了初始化控制單元、 隊(duì)列控制單元、 DMA 控制單元和性能監(jiān)測(cè)單元。 在各控制單元和監(jiān)測(cè)單元中包含了多個(gè)寄存器組, 用戶可通過訪問寄存器組的方式實(shí)現(xiàn)功能的控制和狀態(tài)的監(jiān)測(cè)。 為方便用戶訪問這些寄存器組, 系統(tǒng)控制模塊采用 AXI4-Lite 總線作為接口, AXI4-Lite 接口具有低帶寬、 低延時(shí)、 低復(fù)雜度的特點(diǎn), 采用該接口可以簡(jiǎn)化設(shè)計(jì)邏輯和功耗, 同時(shí)作為標(biāo)準(zhǔn)協(xié)議接口可以更方便的集成到用戶環(huán)境。

圖1 NVMe over PCI 控制模塊結(jié)構(gòu)圖
更多博文鏈接:https://blog.csdn.net/tiantianuser/article/details/148995285
審核編輯 黃宇
-
PCI
+關(guān)注
關(guān)注
5文章
689瀏覽量
134225 -
控制模塊
+關(guān)注
關(guān)注
2文章
146瀏覽量
19802 -
nvme
+關(guān)注
關(guān)注
0文章
298瀏覽量
23837
發(fā)布評(píng)論請(qǐng)先 登錄
NVMe高速傳輸之擺脫XDMA設(shè)計(jì)43:如何上板驗(yàn)證?
NVMe高速傳輸之擺脫XDMA設(shè)計(jì)24: UVM 驗(yàn)證包設(shè)計(jì)
NVMe高速傳輸之擺脫XDMA設(shè)計(jì)17:PCIe加速模塊設(shè)計(jì)
NVMe IP高速傳輸卻不依賴XDMA設(shè)計(jì)之九:隊(duì)列管理模塊(上)
NVMe IP高速傳輸卻不依賴XDMA設(shè)計(jì)之八:系統(tǒng)初始化
NVMe高速傳輸之擺脫XDMA設(shè)計(jì)之七:系統(tǒng)初始化
NVMe IP高速傳輸卻不依賴XDMA設(shè)計(jì)之六:性能監(jiān)測(cè)單元設(shè)計(jì)
NVMe IP高速傳輸卻不依賴XDMA設(shè)計(jì)之五:DMA 控制單元設(shè)計(jì)
NVMe IP高速傳輸卻不依賴XDMA設(shè)計(jì)之五:DMA 控制單元設(shè)計(jì)
NVMe IP高速傳輸擺脫XDMA設(shè)計(jì)之四:系統(tǒng)控制模塊設(shè)計(jì)
NVMe IP高速傳輸卻不依賴XDMA設(shè)計(jì)之三:系統(tǒng)架構(gòu)
NVMe IP高速傳輸卻不依賴便利的XDMA設(shè)計(jì)之三:系統(tǒng)架構(gòu)
NVMe IP高速傳輸卻不依賴XDMA設(shè)計(jì)之二:PCIe讀寫邏輯
NVMe IP高速傳輸卻不依賴XDMA設(shè)計(jì)之四:系統(tǒng)控制模塊
評(píng)論