91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

閂鎖效應的形成原理和測試流程

上海季豐電子 ? 來源:上海季豐電子 ? 2025-07-03 16:20 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

01Latch up概念

在CMOS電路中,存在寄生的PNP和NPN晶體管,它們相互影響在VDD與GND間產(chǎn)生一低阻通路,形成大電流,燒壞芯片,這就是閂鎖效應,簡稱latch-up。

02重要性

隨著IC特征尺寸越來越小,集成度越來越高,閂鎖效應發(fā)生的可能性越來越高,這個現(xiàn)象極為重要,因為它有可能導致整個芯片徹底報廢。所以,在質(zhì)量檢測(QUAL測試)中,latch-up是一個必須檢查的項目,而且它和靜電放電(ESD)防護也是密切相關的

03形成原理

晶體管之間存在PN結。當一個PNP晶體管的集電極連接到NPN晶體管的基極時,如果結反向偏置電壓超過一定閾值,就會發(fā)生Latch-up現(xiàn)象,如圖表1所示。

cefe4136-5343-11f0-b715-92fbcf53809c.jpg

▲圖表1

正常工作情況下,三極管是截止的,不會發(fā)生Latch up現(xiàn)象。受到外界來自電源,I/O,ESD靜電泄放的干擾時,當一個PNP晶體管被激活時,它通過連接的NPN晶體管的基極轉導電流,導致NPN晶體管也被激活,形成一個正反饋回路,電流在這個結構里面不斷放大,最終超過芯片承受范圍,使得芯片被燒壞。

cf13b8fe-5343-11f0-b715-92fbcf53809c.jpg

▲圖表2

圖中電路結構左半部分相當于一個P管放大電路,右半部分相當于一個N管放大電路,且它們的輸入輸出首尾相連,形成一個正反饋環(huán)路。當受到干擾時,PNP管打開,PNP管輸出端產(chǎn)生電流I1,I1流經(jīng)NPN管放大成I2又輸入到PNP管的基極,從而導致PNP管的輸出端電流I1繼續(xù)增加,I1增加又導致經(jīng)NPN管放大后的I2增加,從而形成正反饋環(huán)路,電流不斷增加。

電路中出現(xiàn)一個低電阻的路徑(圖表2紅色線條所示),導致異常電流流過,這會導致電路失去控制,可能導致器件的損壞或電路功能的失效。

04測試流程

Latch-up測試是集成電路可靠性測試的重要項目之一,主要用于檢測芯片在異常電壓或電流條件下是否會出現(xiàn)閂鎖效應(Latch-up)。

1測試標準

Latch up測試主要依據(jù)JESD78F標準進行測試,該標準中將Latch-up測試分為電流測試(I-test) 和電壓測試(V-test)。

2測試準備條件

(1)測試溫度(室溫25℃或特殊溫度);

(2)芯片引腳定義(POWER , GND , INPUT, OUTPUT ,I/O) ;

(3)供電引腳(POWER)及IO引腳(INPUT, OUTPUT ,I/O) 的最大工作電壓。

3測試內(nèi)容

cf1f16a4-5343-11f0-b715-92fbcf53809c.png

▲圖表3

上表為測試閂鎖效應的條件及分類:正向電流測試≥100 mA ;負電流測試≥ -100 mA ;電壓測試1.5VCCmax或者MSV, 其中MSV表示(Maximum Stress Voltage)最大允許工作電壓。

電流測試 I-test,用于測試非電源管腳;電壓測試 V-test 用于測試電源管腳。其中I-test又有正向注入/負向抽取兩種,正向注入電流會使得端口電壓升高,負向抽取電流會使得端口電壓降低。

V-test的測試流程

(1)對所有輸出和I/O懸空,所有輸入管腳置于高電平偏置,所有VDD分別加電為對應的Vmax電壓,測量各VDD到GND的漏電流I-pre。

(2)對待測管腳施加V-test源,觸發(fā)電壓取1.5×VCCmax或MSV,觸發(fā)時間一般取10ms。

(3)去除觸發(fā)源后將被測管腳復原,測量漏電流I-post,進行失效判斷。

(如果I-pre≤25mA, 失效標準為I-post> I-pre+ 10 mA;如果I-pre> 25 mA,失效標準為I-post> 1.4 × I-pre)

(4)如果沒有發(fā)生Latch-up,對所有輸出和I/O懸空,將所有輸入管腳都置于低電平偏置,所有VDD分別加電為對應的Vmax電壓,測量各VDD到GND的漏電流I-pre,重復實驗。

(5)重復以上步驟,直到每個電源Vsupply管腳(或管腳組合)都通過測試。

cf407510-5343-11f0-b715-92fbcf53809c.png

cf55d3a6-5343-11f0-b715-92fbcf53809c.png

▲圖表4

圖表4為V-test波形。

I-test的測試流程

(1) 對所有非待測的輸出和I/O懸空,所有輸入管腳置于高電平偏置,所有VDD分別置于對應的Vmax電壓

(2)測量各VDD到GND的漏電流I-pre。

(3)對待測管腳施加I-test源,正電流觸發(fā)限壓取該測試管腳的1.5 × VmaxOP,負電流觸發(fā)限壓取該測試管腳的-0.5×Vmax,觸發(fā)時間一般取10ms。

(4)去除觸發(fā)源后將被測管腳復原,測量漏電流I-post,進行失效判斷。

(如果I-pre≤25mA, 失效標準為I-post> I-pre+ 10 mA;如果I-pre> 25 mA,失效標準為I-post> 1.4 × I-pre)

(5)如果沒有發(fā)生Latch-up,對所有未接受測試的輸出和I/O懸空,將所有輸入管腳都置于低電平偏置,所有VDD分別加電為對應的Vmax電壓,測量各VDD到GND的漏電流I-pre,重復實驗。

(6)重復以上步驟,直到所有IO管腳都通過測試(除待測試管腳外的其他非輸入的IO管腳均懸空)。

cf712a0c-5343-11f0-b715-92fbcf53809c.png

cf7aa9c4-5343-11f0-b715-92fbcf53809c.png

▲圖表5

圖表5為I-test的正電流及負電流測試波形

特殊功能管腳

某些芯片會具有特殊的功能管腳,例如LDO管腳既可作為電源管腳也可作為輸出管腳,這些芯片的管腳能為其他芯片或器件提供偏置。而針對這類管腳,使用I-test還是V-test需要根據(jù)實際應用情況來確定。

北京季峰檢測技術有限公司ESD 實驗室始終秉持科學、嚴謹、專業(yè)的態(tài)度,致力于為廣大客戶提供一流的 HBM、MM、Latch-up 檢測認證服務。我們深知產(chǎn)品質(zhì)量和可靠性對于企業(yè)的重要性,因此不斷提升自身技術水平和服務能力,與您攜手共進,共同應對電子產(chǎn)品在靜電和閂鎖效應方面的挑戰(zhàn)。選擇北京季峰 ESD 實驗室,就是選擇放心,選擇品質(zhì),讓我們一起為打造更可靠、更耐用的電子產(chǎn)品而努力。

北京季峰檢測技術有限公司是上海季豐的控股子公司,位于北京市海淀區(qū)豐豪東路9號院2D樓。

主要服務能力:

(1)ESD測試:HBM、CDM、MM、Latchup;

(2)失效分析:開蓋、去層、研磨、2D/3D OM、2D X-Ray、手動探針臺、SAT、IV curve測試、WireBonding、Thermal、InGaAs、OBIRCH、SEM/EDS、DB FIB、Nanoprober、TEM等;

同時可承接RA、ATE LB、可靠性板子設計制作、ASSY快速封裝、材料分析、ATE回測及測試程序開發(fā)、車規(guī)可靠性實驗等業(yè)務,交由上海季豐完成。

北京季峰不僅為您提供一站式的實驗服務,還有上門取送件等快速、專業(yè)、優(yōu)質(zhì)的增值服務,歡迎前來咨詢委案。

季豐電子

季豐電子成立于2008年,是一家聚焦半導體領域,深耕集成電路檢測相關的軟硬件研發(fā)及技術服務的賦能型平臺科技公司。公司業(yè)務分為四大板塊,分別為基礎實驗室、軟硬件開發(fā)、測試封裝和儀器設備,可為芯片設計、晶圓制造、封裝測試、材料裝備等半導體產(chǎn)業(yè)鏈和新能源領域公司提供一站式的檢測分析解決方案。

季豐電子通過國家級專精特新“小巨人”、國家高新技術企業(yè)、上海市“科技小巨人”、上海市企業(yè)技術中心、研發(fā)機構、公共服務平臺等企業(yè)資質(zhì)認定,通過了ISO9001、 ISO/IEC17025、CMA、CNAS、IATF16949、ISO/IEC27001、ISO14001、ISO45001、ANSI/ESD S20.20等認證。公司員工超1000人,總部位于上海,在浙江、北京、深圳、成都等地設有子公司。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • ESD
    ESD
    +關注

    關注

    50

    文章

    2401

    瀏覽量

    179871
  • 晶體管
    +關注

    關注

    78

    文章

    10395

    瀏覽量

    147716
  • NPN
    NPN
    +關注

    關注

    11

    文章

    2688

    瀏覽量

    51917
  • 閂鎖效應
    +關注

    關注

    1

    文章

    36

    瀏覽量

    9681

原文標題:閂鎖效應—Latch up

文章出處:【微信號:zzz9970814,微信公眾號:上海季豐電子】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    淺談IGBT的閂鎖效應

    閂鎖(Lanch-up)效應,一般我們也可以稱之為擎住效應,是由于IGBT超安全工作區(qū)域而導致的電流不可控現(xiàn)象,當然,閂鎖效應更多的是決定于IGBT芯片本身的構造。實際工作中我們可能很少聽到一種失效率,閂鎖失效,今天我們就來聊一
    發(fā)表于 04-06 17:32 ?4010次閱讀
    淺談IGBT的<b class='flag-5'>閂鎖效應</b>

    閂鎖效應(Latch-up)原理及其抑制方法解析

    閂鎖效應:實際上是由于CMOS電路中基極和集電極相互連接的兩個BJT管子(下圖中,側面式NPN和垂直式PNP)的回路放大作用形成
    的頭像 發(fā)表于 12-01 14:10 ?2.6w次閱讀
    <b class='flag-5'>閂鎖效應</b>(Latch-up)原理及其抑制方法解析

    如何正確選用SCR架構TVS以避免閂鎖效應

    AMAZINGIC晶焱科技如何正確選用SCR架構TVS以避免閂鎖效應
    的頭像 發(fā)表于 08-12 18:31 ?3810次閱讀
    如何正確選用SCR架構TVS以避免<b class='flag-5'>閂鎖效應</b>

    閂鎖效應的工作原理

    LU是 Latch Up的簡寫,即閂鎖效應,也叫可控硅效應,表征芯片被觸發(fā)低阻抗通路后、電源VDD到GND之間能承受的最大電流。非車規(guī)芯片的規(guī)格書中通常都不會提供這個參數(shù),而車規(guī)芯片的規(guī)格書中通常都會明確標注出來這個參數(shù)。這也是一個極為重要卻極容易被電子工程師忽略的參數(shù)。
    的頭像 發(fā)表于 03-24 17:02 ?3070次閱讀
    <b class='flag-5'>閂鎖效應</b>的工作原理

    什么是閂鎖效應?

    的過熱而形成開路。這就是所謂的“閂鎖效應”。在閂鎖情況下,器件在電源與地之間形成短路,造成大電流、EOS(電過載)和器件損壞。MOS工藝含有許多內(nèi)在的雙極型晶體管。在CMOS工藝下,阱與襯底結合會導致寄生
    發(fā)表于 08-01 11:04

    max232芯片 閂鎖效應

    我買的一塊HC6800開發(fā)板,下載程序幾次后MAX232芯片發(fā)燙不能下載程序。查的好像是閂鎖效應.有辦法解決嗎
    發(fā)表于 04-01 21:32

    閂鎖效應 的一些理解

    本來正在運行的電路,因受干擾或內(nèi)部出錯而僵住于某個狀態(tài)(類似于電腦的死當),都可算是閂鎖效應。對于恒壓源供電的電路,飽和閂鎖是不允許的,若電源當恒流源,則截止性閂鎖將造成災難,可控硅及λ二極管
    發(fā)表于 09-12 12:05

    什么是閂鎖效應閂鎖效應的觸發(fā)方式有哪幾種?

    什么是閂鎖效應?閂鎖效應是如何產(chǎn)生的?閂鎖效應的觸發(fā)方式有哪幾種?
    發(fā)表于 06-17 08:10

    CMOS閂鎖效應

    閂鎖效應是指CMOS器件所固有的寄生雙極晶體管被觸發(fā)導通,在電源和地之間存在一個低阻通路,大電流,導致電路無法正常工作,
    發(fā)表于 09-26 17:04 ?84次下載

    IGBT中的閂鎖效應到底是什么

    閂鎖(Lanch-up)效應,一般我們也可以稱之為擎住效應,是由于IGBT超安全工作區(qū)域而導致的電流不可控現(xiàn)象,當然,閂鎖效應更多的是決定于IGBT芯片本身的構造。實際工作中我們可能很少聽到一種失效率,閂鎖失效,今天我們就來聊一
    的頭像 發(fā)表于 02-09 17:05 ?1.9w次閱讀
    IGBT中的<b class='flag-5'>閂鎖效應</b>到底是什么

    單片機發(fā)生閂鎖效應的因素,如何防止發(fā)生單片機閂鎖效應?

    單片機閂鎖效應指的是單片機內(nèi)部金屬配線發(fā)生熔斷的現(xiàn)象,那么導致單片機閂鎖效應的因素是什么?單片機開發(fā)工程師表示,已知的導致單片機發(fā)生閂鎖效應的因素有很多個?,F(xiàn)總結如下:
    的頭像 發(fā)表于 07-10 11:21 ?3325次閱讀

    芯片失效機理之閂鎖效應

    ?閂鎖效應(Latch-up)是?CMOS工藝中一種寄生效應,通常發(fā)生在CMOS電路中,當輸入電流過大時,內(nèi)部電流急劇增加,可能導致電路失效甚至燒毀芯片,造成芯片不可逆的損傷。
    的頭像 發(fā)表于 12-27 10:11 ?5576次閱讀
    芯片失效機理之<b class='flag-5'>閂鎖效應</b>

    CMOS集成電路中閂鎖效應的產(chǎn)生與防護

    閂鎖效應(Latch-up)是CMOS集成電路中一種危險的寄生效應,可能導致芯片瞬間失效甚至永久燒毀。它的本質(zhì)是由芯片內(nèi)部的寄生PNP和NPN雙極型晶體管(BJT)相互作用,形成類似可控硅(SCR)的結構,在特定條件下觸發(fā)低阻抗
    的頭像 發(fā)表于 10-21 17:30 ?2466次閱讀
    CMOS集成電路中<b class='flag-5'>閂鎖效應</b>的產(chǎn)生與防護

    基于JEDEC標準的閂鎖效應測試方法

    作為半導體器件的潛在致命隱患,Latch Up(閂鎖效應)一直是電子行業(yè)可靠性測試的重點。今天,SGS帶你深入揭秘這個“隱形殺手”,并詳解國際權威標準JEDEC JESD78F.02如何通過科學的測試方法,為芯片安全筑起堅固防線
    的頭像 發(fā)表于 10-22 16:58 ?1907次閱讀
    基于JEDEC標準的<b class='flag-5'>閂鎖效應</b><b class='flag-5'>測試</b>方法

    HDMI接口的ESD器件選擇(二):閂鎖效應的防范及解除

    深回掃器件在使用過程中,很容易面臨一個問題——閂鎖效應。閂鎖效應是回掃型ESD器件(如SCR、GGNMOS等)在靜電放電(ESD)保護過程中可能發(fā)生的一種非預期自維持導通現(xiàn)象。閂鎖效應嚴重時會導致電路的失效,甚至燒毀芯片。
    的頭像 發(fā)表于 01-20 11:42 ?425次閱讀