91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Efinity RISC-V IDE入門使用-5

XL FPGA技術(shù)交流 ? 2025-07-23 12:42 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一、Efinity工程

io_memoryClk是與存儲器接口共用的時鐘,需要連接正確。

UART

由于鈦金系列是有片上晶振的,所以有些客戶可能會選擇片上晶振作為SOC的系統(tǒng)時鐘或者選擇片上晶振作為PLL的參考時鐘,再由該P(yáng)LL的輸出時鐘作為SOC的系統(tǒng)時鐘,但是由于片上晶振頻率偏差比較大,所以UART的波特率是不準(zhǔn)確的,這也是為什么UART出問題的原因。

FLASH

flash管腳interface設(shè)置。

flash出問題也是一個很常見的問題,

之前遇到有客戶反饋riscv 燒寫到flash啟動不了,原因是 riscv 必須要控制flash,因?yàn)閎ootloader會讀取flash中的數(shù)據(jù)用于加載APP;

(2)flash的IO輸入輸出都要添加IO寄存器,之前遇到有客戶不能讀寫flash的情況。

Instance Name

Ext_flash_clk

Ext_flash_cs

Mode

output

output

I/O Standard

1.8V LVCMOS

1.8V LVCMOS

Connection Type

--

--

Register Option

register

register

Double Data

I/O Option

none

none

Enable Serialization

No

No

Clock Pin Name

soc_clk

soc_clk

Pull Option

-

-

Drive Strenght

4

4

Instance Name

Ext_falsh_dx

Base

Output

Mode

inout

Constant Output

none

I/O Standard

1.8V lvcmos

Register Option

register

Input

Double Dat

none

Connection Type

normal

Enable Serialization

No

Register Option

register

Drive Strength

4

Clock

Clk

Enable Slew Rate

No

Double data

None

Static Delay Setting

0

Pull Option

None

Output Enable

Enable Schmitt

No

Register Option

Register

Enable bus hold

No

Oputput Clock

Static Delay setting

0

Pin Name

Clk

Inverted

No

二、RISCV 工程

自從新版本的Efinity RISC-V IDE發(fā)布之后,這直沒有時間操作一下,它為RISC-V ' C '和' c++ '軟件開發(fā)提供了一個完整、無縫的環(huán)境;今天終于安裝了,但安裝自不必多說,一路點(diǎn)擊下去就可以了。來體驗(yàn)一把。

2.1 打開IDE自帶工程。
(1)首先打開軟件。

step1:選擇工程的工作空間。如果工作空間長時間不變可以勾選Use this as the default and do not ask agin。

與老版本的區(qū)別是,新版本可以將該選擇到任何地方。

wKgZO2iAaM6AIm67AAA8wCRMokg103.png

step2:生成sapphire的example。

step2: Import工程。選擇Import Projectes... 或者在Project Explorer中右擊,然后選擇Import... 或者File -> Import.

wKgZO2iAaM6AQ62JAACJ9INM2GA184.pngwKgZO2iAaNOAU3jbAABk4BX1kow155.png

step3:在打開的Import對話框中選擇Efinix Projects-> Efinix Makefile Project可以導(dǎo)入。

wKgZO2iAaNOABaneAABXU7mAWD8920.png

step4:選擇bsp位置,這里我選擇

D:FPGA_Prj9_T120F3241_RISCV_DEMOT120F324_devkitembedded_swefx_socbsp

如果是FreeRTOS的話,兩個都要輸入。

wKgZO2iAaNOAfKmxAABG_kdJ-oo773.png

setp5:選擇下一步,然后勾選相應(yīng)工程前面的方框,點(diǎn)擊finish即可以導(dǎo)入相應(yīng)的demo工程。

wKgZO2iAaNSAZwNzAABZHJHSNj0381.png

step6:右鍵選擇build Project.

step7:run或者debug。

從2022版本之后,只要把路徑轉(zhuǎn)換到soc之后,不需要再設(shè)置debug路徑

wKgZO2iAaNSAB5YlAAE5R-_iV_c088.png

這里以gpioDemo為例。

wKgZO2iAaNSATFgrAAEp7MCpW0Q602.png

進(jìn)入debug調(diào)試界面。

wKgZO2iAaNSARc3fAADvZVUjs7o116.png

查看串口打印信息,在Window->Show View ->Terminal-> open the termianl。選擇Serial Terminal設(shè)置相關(guān)的串口信息。

wKgZO2iAaNSAP-sjAAC0aXXk6o8947.pngwKgZO2iAaNSAJ6xAAAEHgylua_c372.png

2.2 Debug優(yōu)化設(shè)置

OpenOCD有三個環(huán)境變量,DEBUG,BENCH,DEBUG_OG.

wKgZO2iAaNWABD_mAADrSBOU_wg448.png

在IP生成時,可以通過Application Debug Mode設(shè)置Debug開關(guān)狀態(tài),在/embedded_sw/bsp/efinix/EfxSapphireSoc/include/soc.mk

wKgZO2iAaNWAdba6AAI5qrP8mNU969.png

下面是osc.mk關(guān)于DEBUG與DEBUG_OG的設(shè)置。

wKgZO2iAaNWANyLlAABebr6ydsI602.png

當(dāng)然也可以在Window -> Preferences進(jìn)行修改。

wKgZO2iAaNWAXiN1AAIvobx0HAc214.png

或者在工程的makefile中修改

wKgZO2iAaNWAItndAACKd41tqF0375.png

在調(diào)試完成后推薦的設(shè)置是

DEBUG = NO

DEBUG_OG = NO

BENCH = no/yes[-O3生成的文件會比-Os大,速度會快一點(diǎn),但是也是個位數(shù)百分比的]

2.3 debug問題補(bǔ)充

其實(shí)在Debug時經(jīng)常會報(bào)出以下問題:

Error: no device found

Error: unable to open ftdi device with vid 0403, pid 6014, description 'ELITES-232DL', serial '*' at bus location '*'

wKgZO2iAaNWAQCKZAAAftk-Lsas664.png

這個錯誤其實(shí)并不陌生,文檔也有一個相關(guān)的記錄.

目前易靈思的下載器使用的是FTDI的 FT232,FT2232和FT4232方案。下圖是FT2232和FT4232芯片的原理圖,F(xiàn)T2232有channel 0,1兩個通道,在下圖已經(jīng)標(biāo)出。FT4234有channel 0,1,2,3共4個通道;而ELITES-232DL使用的是FT232,它只有channel 0.所以在使用不同的下載噐方案時,尤其是在對RISCV進(jìn)行debug時就是使用不同的配置參數(shù);否則就會報(bào)上面的錯誤。

wKgZO2iAaNaABaKgAAE_pydHTFs399.pngwKgZO2iAaNaAL-Z-AAD3-lbscJU378.png

那么怎么區(qū)別下載器使用的是什么芯片方案及對應(yīng)的JTAG channel號呢?這個在打開programmer之后,就可以看到相應(yīng)的ID.位置如下圖所示。而channel號是由易靈思的驅(qū)動來指定的,下表中列出JTAG使用的channel號。

wKgZO2iAaNaAOsUVAACdMxE7IG8531.png
FTDI器件 ID JTAG channel
FT232 0403:6014 0
FT2232 0403:6010 1
FT4232 0403:6011 1

在上面的圖中我們還把USB Target用紅色框框了出來,因?yàn)椴煌南螺d器名字是不一樣的,也是要修改的。

知道了上面的信息之后,我們就可以很清楚的知道我們的下載器使用的器件情況。

到現(xiàn)在我們可以對上面的報(bào)錯進(jìn)行修改了,出現(xiàn)上面的報(bào)錯時應(yīng)該怎么樣修改呢?這里還要分兩種情況,一種是hard jtag,另一種是soft的JTAG。區(qū)別在于修改的文件不同。

對于hard jtag,我們需要把embedded_swsoc_xxbspefinixEfxSapphireSocopenocdftdi.cfg(或者ftdi_ti.cfg,其中ftdi.cfg用于trion系列,而ftdi_ti.cfg 用于鈦金系列)修改成下載器讀出來的名字,這里包括ftdi_device_descftdi_vid_pidftdi_channel三個參數(shù),只需要按照上面的說明配置即可。

wKgZO2iAaNaAKelnAAEjZ-mSpd4863.png

比如以YLS_DL下載器為例,

wKgZO2iAaNeASrQkAAlwTBLck-A482.png它使用的是FT2232的方案。修改結(jié)果如圖。

wKgZO2iAaNeARgx2AACw7Tipux4260.png

對于soft jtag,老版本的EFinity修改的是c232hm_ddhsl_0.cfg文件,而在2023.1版本的RISCV中已經(jīng)沒有c232hm_ddhsl_0.cfg文件了。代之的是一個external.cfg文件。里面的內(nèi)部與上面的是一樣的。

另外也遇到過修改了上面的問題還是存在問題的,經(jīng)過確認(rèn)客戶安裝的驅(qū)動是libusb-win32,可以用zadig的libusbk試試。

wKgZO2iAaNeAGc-uAABf2fd-SPs029.png

2.4、新建工程

File -> New -> Project...

wKgZO2iAaNeASkx1AAA4pq4Jf9U843.png

可以選擇Standalone也可以選擇FreeRTOS

wKgZO2iAaNeAOLTnAABZ0v0Rddo531.png

三、接口操作

APB3接口

請?jiān)诠娞栔兴阉?APB3接口應(yīng)用"

GPIO

請?jiān)诠珡奶栔兴阉?SOC GPIO操作”

四、邏輯文件與RISCV工程文件合并燒寫

在programmer中點(diǎn)擊Combine Multiple Image Files。打開Combine Multiple Image Files對話框,

wKgZO2iAaNeATFNSAAAkdBkQopo432.png

選擇Generic Image Combination.并選擇右側(cè)的“*”添加文件,邏輯文件是生成的hex文件,RISCV工程生成的是bin文件。

wKgZO2iAaNeAebBZAABTTedU2Ug852.png

輸入output file 文件名。指定地址,邏輯文件地址為0,

軟核的起始地址是大工程中指定的起始文件,最后點(diǎn)擊Aplly。

wKgZO2iAaNeAQTrpAABp2jsN-EI173.png

把合成的文件燒寫到flash。

最后:

我們會為各種應(yīng)用提供相應(yīng)的demo,歡迎關(guān)注我們的硬件平臺

wKgZO2iAaNiAGfIiAAka5tretWA045.png


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • IDE
    IDE
    +關(guān)注

    關(guān)注

    0

    文章

    365

    瀏覽量

    49048
  • RISC-V
    +關(guān)注

    關(guān)注

    48

    文章

    2883

    瀏覽量

    52921
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    新思科技VC Formal解決方案在RISC-V驗(yàn)證中的應(yīng)用

    ——地球上人均 6 顆。從“RISC-V 將無處不在”到“RISC-V,就現(xiàn)在”,RISC-V 已幾乎覆蓋所有應(yīng)用。當(dāng)前,RISC-V 已成功躋身世界主流處理器市場,不再局限于低功耗小
    的頭像 發(fā)表于 02-24 16:38 ?467次閱讀

    RISC-V不支持 Nx嗎?

    RISC-V architecture! · nrwl/nx · Discussion #27915 如果能夠支持 RISC-V,那就太好了。目前我無法在我的 VisionFive2 板上
    發(fā)表于 02-04 06:27

    為什么RISC-V是嵌入式應(yīng)用的最佳選擇

    最近RISC-V基金會在社交媒體上發(fā)文,文章說物聯(lián)網(wǎng)和嵌入式系統(tǒng)正在迅速發(fā)展,需要更高的計(jì)算性能、更低的功耗和人工智能。RISC-V是為未來而建的,包括超高效的MCU到高性能應(yīng)用處理器,RISC-V使開發(fā)人員能夠設(shè)計(jì)以下解決方案
    的頭像 發(fā)表于 11-07 10:09 ?1599次閱讀

    進(jìn)迭播客 |「RISC-V 圓桌白話錄」首期正式上線!

    進(jìn)迭播客「RISC-V圓桌白話錄」進(jìn)迭時空全新播客節(jié)目「RISC-V圓桌白話錄」首期正式上線!節(jié)目定位「RISC-V圓桌白話錄」是一檔聚焦RISC-V芯片世界的
    的頭像 發(fā)表于 10-16 17:42 ?1360次閱讀
    進(jìn)迭播客 |「<b class='flag-5'>RISC-V</b> 圓桌白話錄」首期正式上線!

    大灣區(qū)RISC-V生態(tài)全景展示:RISC-V生態(tài)發(fā)展論壇、開發(fā)者Workshop和生態(tài)應(yīng)用專區(qū)

    繼7月份上海的RISC-V中國峰會之后,中國RISC-V生態(tài)和產(chǎn)業(yè)發(fā)展最新動態(tài)將在10月份深圳的灣芯展上全景展示。 ? RISC-V,這個以開放、簡約、模塊化重塑處理器架構(gòu)格局的開源指令集(ISA
    的頭像 發(fā)表于 10-13 09:18 ?527次閱讀
    大灣區(qū)<b class='flag-5'>RISC-V</b>生態(tài)全景展示:<b class='flag-5'>RISC-V</b>生態(tài)發(fā)展論壇、開發(fā)者Workshop和生態(tài)應(yīng)用專區(qū)

    普華基礎(chǔ)軟件亮相2025 RISC-V中國峰會

    此前,7月16日至18日,第五屆RISC-V中國峰會在上海盛大召開。普華基礎(chǔ)軟件副總經(jīng)理兼戰(zhàn)略研究院院長張曉先受邀參會,發(fā)表《開源小滿助力RISC-V軟硬協(xié)同生態(tài)發(fā)展》主題演講,分享了開源小滿
    的頭像 發(fā)表于 07-28 16:51 ?1164次閱讀
    普華基礎(chǔ)軟件亮相2025 <b class='flag-5'>RISC-V</b>中國峰會

    RISC-V 手冊

    以下是關(guān)于RISC-V的詳細(xì)介紹,結(jié)合其核心技術(shù)特點(diǎn)與當(dāng)前發(fā)展現(xiàn)狀:核心概念RISC-V(第五代精簡指令集)是一種基于精簡指令集(RISC)的開源指令集架構(gòu)(ISA),由加州大學(xué)伯克利分校于2010
    發(fā)表于 07-28 16:27 ?11次下載

    2025新思科技RISC-V科技日活動圓滿結(jié)束

    新思科技深度參與2025 RISC-V中國峰會并于2025年7月16日舉辦同期活動“新思科技RISC-V科技日”技術(shù)論壇,聚焦“從芯片到系統(tǒng)重構(gòu)RISC-V創(chuàng)新”主題,議題覆蓋當(dāng)前最前沿的技術(shù)領(lǐng)域
    的頭像 發(fā)表于 07-25 17:31 ?1403次閱讀

    RISC-V 發(fā)展態(tài)勢與紅帽系統(tǒng)適配進(jìn)展

    2025 年 7 月 18 日,在第五屆(2025)RISC-V 中國峰會的軟件與生態(tài)系統(tǒng)分論壇上,紅帽軟件(北京)有限公司首席軟件工程師、RISC-V 國際基金會大使傅煒分享的主題是《紅帽在
    發(fā)表于 07-18 10:55 ?4059次閱讀
    <b class='flag-5'>RISC-V</b> 發(fā)展態(tài)勢與紅帽系統(tǒng)適配進(jìn)展

    RISC-V International CEO:RISC-V 應(yīng)用全面開花,2031 年滲透率將達(dá) 25.7%

    7 月 16 日~19 日,第五屆(2025)RISC-V 中國峰會在上海張江科學(xué)會堂拉開帷幕。峰會設(shè)置 1 場主論壇、8 大垂直領(lǐng)域分論壇、多場研習(xí)會及多項(xiàng)同期活動。在 7 月 17 日的主論壇上
    發(fā)表于 07-17 10:28 ?3693次閱讀
    <b class='flag-5'>RISC-V</b> International CEO:<b class='flag-5'>RISC-V</b> 應(yīng)用全面開花,2031 年滲透率將達(dá) 25.7%

    RISC-V和ARM有何區(qū)別?

    在微處理器架構(gòu)領(lǐng)域,ARM與RISC-V是兩個備受關(guān)注的體系。ZLG致遠(yuǎn)電子在推出ARM核心版后,又推出了基于RISC-V的MR6450核心版,這引發(fā)了人們對這兩種架構(gòu)差異的深入探討。ARM
    的頭像 發(fā)表于 06-24 11:38 ?2015次閱讀
    <b class='flag-5'>RISC-V</b>和ARM有何區(qū)別?

    奕斯偉計(jì)算亮相2025 RISC-V歐洲峰會

    此前,當(dāng)?shù)貢r間2025年5月12日至15日,作為RISC-V全球年度盛會之一,2025 RISC-V歐洲峰會在法國巴黎舉行。本次峰會匯聚了產(chǎn)業(yè)界、科研機(jī)構(gòu)、學(xué)術(shù)界以及建設(shè)生態(tài)系統(tǒng)的多方力量,共筑基于
    的頭像 發(fā)表于 05-17 16:50 ?1374次閱讀

    RISC-V賽道的“硬核”突圍之路

    RISC-V作為一種開源指令集架構(gòu)(ISA),近年來在全球范圍內(nèi)迅速崛起,有望重塑半導(dǎo)體產(chǎn)業(yè)格局。從芯片設(shè)計(jì)公司到軟件開發(fā)商,從學(xué)術(shù)研究機(jī)構(gòu)到行業(yè)巨頭,都在積極探索RISC-V的應(yīng)用和創(chuàng)新
    的頭像 發(fā)表于 04-24 15:34 ?551次閱讀
    <b class='flag-5'>RISC-V</b>賽道的“硬核”突圍之路

    FPGA與RISC-V淺談

    全球半導(dǎo)體產(chǎn)業(yè)競爭格局正在經(jīng)歷深刻變革,物聯(lián)網(wǎng)、邊緣計(jì)算等新興技術(shù)的蓬勃發(fā)展,讓RISC-V憑借其開源、精簡以及模塊化的靈活優(yōu)勢,日益成為業(yè)界焦點(diǎn),也為全球半導(dǎo)體產(chǎn)業(yè)注入新的活力與挑戰(zhàn)
    發(fā)表于 04-11 13:53 ?672次閱讀
    FPGA與<b class='flag-5'>RISC-V</b>淺談

    原來,它們用的都是國產(chǎn)RISC-V芯片

    RISC-V憑借指令集的靈活性與生態(tài)的開放性,正在重塑中國芯片創(chuàng)新的范式。作為國產(chǎn)化設(shè)備的推動者,ZLG致遠(yuǎn)電子的多款設(shè)備已采用國產(chǎn)RISC-V芯片,展現(xiàn)了其在推動芯片自主可控方面的積極實(shí)踐。前言
    的頭像 發(fā)表于 04-02 11:42 ?1281次閱讀
    原來,它們用的都是國產(chǎn)<b class='flag-5'>RISC-V</b>芯片