91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

國產(chǎn)!全志T113-i 雙核Cortex-A7@1.2GHz 工業(yè)開發(fā)板—RISC-V案例開發(fā)手冊(下)

Tronlong創(chuàng)龍科技 ? 來源:Tronlong創(chuàng)龍科技 ? 作者:Tronlong創(chuàng)龍科技 ? 2025-08-14 16:33 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

uart_echo案例


案例功能

實現(xiàn)RS485 UART1串口的回顯功能。RISC-V核心等待RS485 UART1串口輸入字符,再通過RS485 UART1串口終端回顯輸入的字符。

wKgZPGidneCARFwJAABArB73lrI907.png圖?23

案例測試

在U-Boot命令行執(zhí)行如下命令,關(guān)閉設(shè)備樹UART1和UART2配置。

備注:此修改方法重啟評估板后會失效。

Target# fdt set /soc/uart@2500400 status disabled

Target# fdt set /soc/uart@2500800 status disabled

Target# boot

wKgZO2idneqADUqxAAAKM5_5fYA549.png圖?24

將本案例bin目錄下的可執(zhí)行文件amp_rv0.bin拷貝至評估板系統(tǒng)的"/lib/firmware/"目錄下,執(zhí)行如下命令,啟動RISC-V核心并加載工程鏡像。

Target# echo amp_rv0.bin> /sys/class/remoteproc/remoteproc1/firmware //指定加載的工程鏡像

Target# echo start > /sys/class/remoteproc/remoteproc1/state //啟用RISC-V核心并加載工程鏡像

wKgZO2idnfGAKal5AABGpaIuAa8321.png圖?25

RISC-V核心啟動后將自動運行程序,在串口調(diào)試終端輸入字符后按回車,RS485 UART1串口終端將會對輸入字符進行回顯,并打印如下類似信息。

wKgZO2idnf-ATiDrAAAN4sjwgE4636.png圖?26

RS232 UART2調(diào)試串口終端將會打印如下類似信息。

wKgZO2idngeAIWhMAAAgJusQWss487.png圖?27

執(zhí)行如下命令,關(guān)閉RISC-V核心,程序?qū)⑼V惯\行。

Target# echo stop > /sys/class/remoteproc/remoteproc1/state

wKgZPGidng6AeVk-AAAQK46M3J0617.png圖?28

案例編譯

請將案例src文件夾拷貝至Ubuntu工作目錄下,執(zhí)行如下命令,更換sys_config.fex文件,添加RS485 UART1支持。

備注:由于實現(xiàn)RS485 UART1串口的回顯功能需要修改sys_config.fex文件,添加RS485 UART1支持。我司提供的sys_config.fex已添加RS485 UART1支持,詳情請查看“關(guān)鍵代碼”小節(jié)。

Host# cd /home/tronlong/T113/tina5.0_v1.0/rtos/

Host# cp board/t113_i_c906/evb1_auto/configs/sys_config.fex board/t113_i_c906/evb1_auto/configs/sys_config-back.fex

Host# cp /home/tronlong/Demo/risc-v-demos/uart_echo/src/sys_config.fex board/t113_i_c906/evb1_auto/configs/sys_config.fex

wKgZO2idnhWAZsHlAAD5XoTFSUs758.png圖?29

修改完成后,請根據(jù)工程編譯、程序固化步驟生成工程鏡像。

關(guān)鍵代碼

1.UART1初始化,創(chuàng)建線程,開始線程。

wKgZO2idnh2AGM7YAACRRJ-f71I969.png圖?30?main.c

2.設(shè)置串口波特率為115200,數(shù)據(jù)位為8位,1位停止位,無奇偶校驗,并關(guān)閉流控制。

wKgZO2idniSAdq7oAADk9a5Aogc632.png圖?31?main.c

3.串口任務(wù)。

wKgZO2idniyAChrUAABRkQNzW8k736.png圖?32?main.c

4.添加RS485 UART1支持。

wKgZPGidnjWALB2mAAD4jmfjJaA922.png圖?33?sys_config.fex

spi_rw案例

案例功能

主要演示T113-i(RISC-V)與Spartan-6(FPGA)處理器之間的SPI通信。案例源碼位于“4-軟件資料Demorisc-v-demosspi_rw”目錄下。

RISC-V實現(xiàn)SPI Master功能,具體如下:

配置SPI總線極性和相位、通信速率、數(shù)據(jù)字長度等。

選擇模式為單線模式。

發(fā)送數(shù)據(jù)至SPI總線,并從SPI總線讀取數(shù)據(jù)。

打印發(fā)送和接收速率。

校驗讀寫數(shù)據(jù),然后打印誤碼率。

FPGA端實現(xiàn)SPI Slave功能,具體如下:

FPGA將SPI Master發(fā)送的數(shù)據(jù)保存至BRAM。

SPI Master發(fā)起讀數(shù)據(jù)時,F(xiàn)PGA從BRAM讀取數(shù)據(jù)通過SPI總線傳輸給SPI Master。

當SPI總線為雙線模式,接收數(shù)據(jù)支持雙線模式,而發(fā)送數(shù)據(jù)不支持雙線模式。

wKgZO2idnj-AVOYrAADP5xQmTq0885.png圖?34?RISC-V程序流程圖

案例測試

由于評估底板拓展接口未預(yù)留SPI總線引腳,因此需參考如下方法進行飛線連接,并且應(yīng)盡可能使用短線連接。

wKgZO2idnkiASDslABC79_9dums700.png圖?35

1.請根據(jù)評估底板絲印將SPI1的測試點TP25(SPI1 MISO)、TP26(SPI1 MOSI)、TP27(SPI1 CLK)、TP28(SPI1 CS)通過飛線引出。

wKgZPGidnk-AFEnGAANS41afpi4928.png圖?36

wKgZO2idnlaAYKROAAA5LK33JUk238.png圖?37

2.將飛線引出的引腳與創(chuàng)龍科技TL-HSAD-LX采集卡的拓展接口(KJ2)按照下表對應(yīng)關(guān)系進行連接。

wKgZPGidnl2AU0Q7AAAOWUiTi0M215.png

3.將評估底板LVDS LCD接口的第26引腳(GND)連接至TL-HSAD-LX采集卡拓展接口(KJ13)的第1引腳,進行共地連接。

wKgZPGidnmqAakSOAAHSldbrAt4954.png圖?38

TL-HSAD-LX采集卡上電啟動,加載運行案例"bram_spibin"目錄下的程序可執(zhí)行文件,bram_spi程序支持SPI單線模式。

評估板上電啟動,在U-Boot命令行執(zhí)行如下命令,關(guān)閉UART1節(jié)點并刪除usb0_vbus節(jié)點GPIO配置。

備注:此修改方法重啟評估板后會失效。

Target# fdt set /soc/uart@2500400 status disabled

Target# fdt rm /usb0-vbus gpio

Target# boot

wKgZPGidnnGATnJ0AAAMzQm08bA070.png圖?39

將本案例bin目錄下的可執(zhí)行文件amp_rv0.bin拷貝至評估板系統(tǒng)的"/lib/firmware/"目錄下,執(zhí)行如下命令,啟動RISC-V核心并加載工程鏡像。

Target# echo amp_rv0.bin> /sys/class/remoteproc/remoteproc1/firmware //指定加載的工程鏡像

Target# echo start > /sys/class/remoteproc/remoteproc1/state //啟用RISC-V核心并加載工程鏡像

wKgZO2idnnmAA3TTAABdb5OAMgo226.png圖?40

RISC-V核心啟動后將自動運行RISC-V程序,RS232 UART2串口終端將會打印如下類似信息。

wKgZO2idnn-AE2Z_AADA8R-0Wqk587.png圖?41

在RS232 UART2串口終端,點擊回車鍵,執(zhí)行如下命令查詢程序命令參數(shù)。

Target# spi_rw -h

wKgZPGidnoiAWOThAAA0wKC37_U999.png圖?42

功能測試

在RS232 UART2串口終端,執(zhí)行如下命令運行程序,RISC-V通過SPI總線寫入2KByte隨機數(shù)據(jù)至FPGA BRAM,然后讀出數(shù)據(jù)、進行數(shù)據(jù)校驗,同時打印SPI總線讀寫速率和誤碼率,如下圖所示。

Target# spi_rw -s 5000000 -OH -m 1 -S 2048 -c 2

參數(shù)解析:

-s:設(shè)置通信時鐘頻率(Hz);

-O:時鐘極性反轉(zhuǎn)(CPOL=1);

-H:下降沿采集數(shù)據(jù)(CPHA=1);

-m:選擇模式傳輸模式(1表示單線模式。2表示雙線模式);

-S:設(shè)置傳輸數(shù)據(jù)大小,單位為Byte;

-c:循環(huán)傳輸數(shù)據(jù)包的次數(shù)。

wKgZPGidnpCAV4U5AAAz-SFq9h0342.png圖?43

本次測試指定SPI總線通信時鐘頻率為5MHz,則SPI單線模式理論通信速率為:(5000000/1024/1024/8)MB/s ≈0.596MB/s。從上圖可知,本次實測SPI單線模式寫速率為0.565MB/s,讀速率為0.565MB/s,誤碼率為0.0%。

備注:由于本案例硬件采用飛線方式進行連接,因此若設(shè)置SPI總線通信時鐘頻率超過10MHz,可能會出現(xiàn)誤碼現(xiàn)象。

案例編譯

將案例src源碼目錄拷貝至Ubuntu工作目錄下,進入源碼目錄。執(zhí)行如下命令,拷貝src源碼目錄下的spi_rw文件夾到LinuxSDK目錄"rtos/lichee/rtos-hal/hal/test/"下。

Target# cd /home/tronlong/T113/tina5.0_v1.0/rtos/

Target# cp -r /home/tronlong/Demo/risc-v-demos/spi_rw/src/spi_rw/ lichee/rtos-hal/hal/test/

wKgZPGidnpiAcgHRAAEHrcU11C4215.png圖?44

執(zhí)行如下命令,修改LinuxSDK目錄"rtos/lichee/rtos-hal/hal/test/"下的Makefile。

Target# vi lichee/rtos-hal/hal/test/Makefile

wKgZPGidnqCAYAN-AACbA-Ny8r0371.png圖?45

添加如下內(nèi)容:

obj-y += spi_rw/ //編譯完成后請將該內(nèi)容注釋,否則可能影響其他案例編譯

wKgZO2idnqeAR4CRAAHTlvv7XaE651.png圖?46

執(zhí)行如下命令,備份并更換位于案例src源碼目錄下的sys_config.fex文件,添加SPI1支持。

備注:我司提供的sys_config.fex已添加SPI1支持,詳情請查看“關(guān)鍵代碼”小節(jié)。

Host# cp board/t113_i_c906/evb1_auto/configs/sys_config.fex board/t113_i_c906/evb1_auto/configs/sys_config-back.fex

Host# cp /home/tronlong/Demo/risc-v-demos/spi_rw/src/sys_config.fex board/t113_i_c906/evb1_auto/configs/sys_config.fex

wKgZO2idnq6AeMC3AADrBAuQqGc344.png圖?47

修改完成后,請根據(jù)工程編譯、程序固化步驟生成工程鏡像。

RISC-V關(guān)鍵代碼

1.單線模式。

wKgZO2idnuyAI1kfAAD7UixvbYI339.png圖?48?spi_rw.c

2.配置SPI總線。

wKgZO2idnviAO93CAABf8OxaDuU599.png圖?49?spi_rw.c

3.SPI傳輸功能實現(xiàn)。

wKgZPGidnzeAPp0nAAC9pMu8X_g802.png圖?50?spi_rw.c

4.添加SPI1支持。

wKgZPGidnz-AfAQBAAB27RDsj2o216.png圖?51?sys_config.fex


審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 嵌入式開發(fā)
    +關(guān)注

    關(guān)注

    18

    文章

    1145

    瀏覽量

    50118
  • RISC-V
    +關(guān)注

    關(guān)注

    48

    文章

    2883

    瀏覽量

    52931
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    論實時性,RISC-V究竟比ARM強多少?

    快速捕捉和處理關(guān)鍵數(shù)據(jù),減少冗余開銷。 推出的T113-i異構(gòu)多核工業(yè)處理器,不僅集成了
    的頭像 發(fā)表于 12-22 15:07 ?330次閱讀
    論實時性,<b class='flag-5'>RISC-V</b>究竟比ARM強多少?

    國產(chǎn)!T113-i Cortex-A7@1.2GHz 工業(yè)開發(fā)板—雙屏異顯方案演示

    本文主要演示基于TLT113-EVM評估的雙屏異顯方案,適用開發(fā)環(huán)境如下。
    的頭像 發(fā)表于 09-10 17:02 ?1057次閱讀
    <b class='flag-5'>國產(chǎn)</b>!<b class='flag-5'>全</b><b class='flag-5'>志</b><b class='flag-5'>T113-i</b> <b class='flag-5'>雙</b><b class='flag-5'>核</b><b class='flag-5'>Cortex-A7@1.2GHz</b> <b class='flag-5'>工業(yè)</b><b class='flag-5'>開發(fā)板</b>—雙屏異顯方案演示

    國產(chǎn)!T113-i Cortex-A7@1.2GHz 工業(yè)開發(fā)板—Linux系統(tǒng)使用手冊(三)

    本文檔詳細介紹了T113開發(fā)板的Linux環(huán)境搭建與系統(tǒng)編譯流程。主要內(nèi)容包括:1)開發(fā)環(huán)境要求(Windows/VMware/Ubuntu版本);2)Linux SDK安裝步驟(依賴軟件安裝、源碼
    的頭像 發(fā)表于 09-04 14:56 ?663次閱讀
    <b class='flag-5'>國產(chǎn)</b>!<b class='flag-5'>全</b><b class='flag-5'>志</b><b class='flag-5'>T113-i</b> <b class='flag-5'>雙</b><b class='flag-5'>核</b><b class='flag-5'>Cortex-A7@1.2GHz</b> <b class='flag-5'>工業(yè)</b><b class='flag-5'>開發(fā)板</b>—Linux系統(tǒng)使用<b class='flag-5'>手冊</b>(三)

    國產(chǎn)!T113-i Cortex-A7@1.2GHz 工業(yè)開發(fā)板—Linux系統(tǒng)使用手冊(二)

    本文檔詳細介紹了T113開發(fā)板的Linux環(huán)境搭建與系統(tǒng)編譯流程。主要內(nèi)容包括:1)開發(fā)環(huán)境要求(Windows/VMware/Ubuntu版本);2)Linux SDK安裝步驟(依賴軟件安裝、源碼
    的頭像 發(fā)表于 09-02 16:36 ?712次閱讀
    <b class='flag-5'>國產(chǎn)</b>!<b class='flag-5'>全</b><b class='flag-5'>志</b><b class='flag-5'>T113-i</b> <b class='flag-5'>雙</b><b class='flag-5'>核</b><b class='flag-5'>Cortex-A7@1.2GHz</b> <b class='flag-5'>工業(yè)</b><b class='flag-5'>開發(fā)板</b>—Linux系統(tǒng)使用<b class='flag-5'>手冊</b>(二)

    國產(chǎn)!T113-i Cortex-A7@1.2GHz 工業(yè)開發(fā)板—視頻開發(fā)案例

    本文主要介紹基于創(chuàng)龍科技TLT113-EVM評估的視頻開發(fā)案例,適用開發(fā)環(huán)境如下。
    的頭像 發(fā)表于 08-26 14:35 ?1087次閱讀
    <b class='flag-5'>國產(chǎn)</b>!<b class='flag-5'>全</b><b class='flag-5'>志</b><b class='flag-5'>T113-i</b> <b class='flag-5'>雙</b><b class='flag-5'>核</b><b class='flag-5'>Cortex-A7@1.2GHz</b> <b class='flag-5'>工業(yè)</b><b class='flag-5'>開發(fā)板</b>—視頻<b class='flag-5'>開發(fā)</b>案例

    國產(chǎn)!T113-i Cortex-A7@1.2GHz 工業(yè)開發(fā)板—ARM + FPGA通信案例

    本文主要介紹基于科技T113與FPGA的間通信案例,適用開發(fā)環(huán)境如下。
    的頭像 發(fā)表于 08-19 11:16 ?1184次閱讀
    <b class='flag-5'>國產(chǎn)</b>!<b class='flag-5'>全</b><b class='flag-5'>志</b><b class='flag-5'>T113-i</b> <b class='flag-5'>雙</b><b class='flag-5'>核</b><b class='flag-5'>Cortex-A7@1.2GHz</b> <b class='flag-5'>工業(yè)</b><b class='flag-5'>開發(fā)板</b>—ARM + FPGA通信案例

    國產(chǎn)!T113-i Cortex-A7@1.2GHz 工業(yè)開發(fā)板—ARM + DSP、RISC-V間通信開發(fā)案例

    本文檔主要介紹T113-i處理器的ARM + DSP、RISC-V間通信開發(fā)案例,演示T113-i處理器ARM
    的頭像 發(fā)表于 08-18 14:03 ?951次閱讀
    <b class='flag-5'>國產(chǎn)</b>!<b class='flag-5'>全</b><b class='flag-5'>志</b><b class='flag-5'>T113-i</b> <b class='flag-5'>雙</b><b class='flag-5'>核</b><b class='flag-5'>Cortex-A7@1.2GHz</b> <b class='flag-5'>工業(yè)</b><b class='flag-5'>開發(fā)板</b>—ARM + DSP、<b class='flag-5'>RISC-V</b><b class='flag-5'>核</b>間通信<b class='flag-5'>開發(fā)</b>案例

    國產(chǎn)T113-i Cortex-A7@1.2GHz 工業(yè)開發(fā)板RISC-V案例開發(fā)手冊(上)

    本文檔主要介紹T113-i處理器的RISC-V案例開發(fā),演示RISC-V核心RTOS案例的編譯與加載方法。適用開發(fā)環(huán)境如下。
    的頭像 發(fā)表于 08-13 11:34 ?11w次閱讀
    <b class='flag-5'>國產(chǎn)</b>!<b class='flag-5'>全</b><b class='flag-5'>志</b><b class='flag-5'>T113-i</b> <b class='flag-5'>雙</b><b class='flag-5'>核</b><b class='flag-5'>Cortex-A7@1.2GHz</b> <b class='flag-5'>工業(yè)</b><b class='flag-5'>開發(fā)板</b>—<b class='flag-5'>RISC-V</b>案例<b class='flag-5'>開發(fā)</b><b class='flag-5'>手冊</b>(上)

    國產(chǎn)T113-i Cortex-A7@1.2GHz 工業(yè)開發(fā)板—DSP案例開發(fā)手冊

    本文檔主要介紹T113-i處理器的HiFi4 DSP核心開發(fā)案例,演示HiFi4 DSP核心RTOS案例的工程編譯、程序固化和工程調(diào)試的方法。適用開發(fā)環(huán)境如下。
    的頭像 發(fā)表于 08-12 11:37 ?819次閱讀
    <b class='flag-5'>國產(chǎn)</b>!<b class='flag-5'>全</b><b class='flag-5'>志</b><b class='flag-5'>T113-i</b> <b class='flag-5'>雙</b><b class='flag-5'>核</b><b class='flag-5'>Cortex-A7@1.2GHz</b> <b class='flag-5'>工業(yè)</b><b class='flag-5'>開發(fā)板</b>—DSP案例<b class='flag-5'>開發(fā)</b><b class='flag-5'>手冊</b>

    國產(chǎn)!T113-i Cortex-A7@1.2GHz 工業(yè)開發(fā)板—物聯(lián)網(wǎng)模塊開發(fā)案例(上)

    本文檔主要介紹基于TLT113-EVM評估的物聯(lián)網(wǎng)模塊開發(fā)案例。
    的頭像 發(fā)表于 08-07 14:47 ?945次閱讀
    <b class='flag-5'>國產(chǎn)</b>!<b class='flag-5'>全</b><b class='flag-5'>志</b><b class='flag-5'>T113-i</b> <b class='flag-5'>雙</b><b class='flag-5'>核</b><b class='flag-5'>Cortex-A7@1.2GHz</b> <b class='flag-5'>工業(yè)</b><b class='flag-5'>開發(fā)板</b>—物聯(lián)網(wǎng)模塊<b class='flag-5'>開發(fā)</b>案例(上)

    【創(chuàng)龍TLT113-MiniEVM開發(fā)板試用體驗】開箱評測

    T113-iCortex-A7@1.2GHz + 玄鐵C906
    發(fā)表于 08-05 19:59

    國產(chǎn)!T113-i Cortex-A7@1.2GHz 工業(yè)開發(fā)板—MQTT通信協(xié)議案例

    :Ubuntu18.04.4 64bit LinuxSDK:T113_Tina5.0-V1.0(Linux) U-Boot:U-Boot-2018.07 Kernel:Linux-5.4.61
    的頭像 發(fā)表于 07-31 14:34 ?778次閱讀
    <b class='flag-5'>國產(chǎn)</b>!<b class='flag-5'>全</b><b class='flag-5'>志</b><b class='flag-5'>T113-i</b> <b class='flag-5'>雙</b><b class='flag-5'>核</b><b class='flag-5'>Cortex-A7@1.2GHz</b> <b class='flag-5'>工業(yè)</b><b class='flag-5'>開發(fā)板</b>—MQTT通信協(xié)議案例

    國產(chǎn)!T113-i Cortex-A7@1.2GHz 工業(yè)開發(fā)板—LVGL應(yīng)用開發(fā)案例

    本文主要演示基于TLT113-EVM評估的LVGL官方案例以及應(yīng)用開發(fā)案例
    的頭像 發(fā)表于 07-29 10:06 ?1058次閱讀
    <b class='flag-5'>國產(chǎn)</b>!<b class='flag-5'>全</b><b class='flag-5'>志</b><b class='flag-5'>T113-i</b>  <b class='flag-5'>雙</b><b class='flag-5'>核</b><b class='flag-5'>Cortex-A7@1.2GHz</b> <b class='flag-5'>工業(yè)</b><b class='flag-5'>開發(fā)板</b>—LVGL應(yīng)用<b class='flag-5'>開發(fā)</b>案例

    國產(chǎn)開發(fā)板—米爾T113-i如何實現(xiàn)ARM+RISC-V+DSP協(xié)同計算?

    01T113-i芯片及OpenAMP簡介[/fly] T113-i芯片簡介 T113-i由兩顆ARM A7 、一顆C906(RISC-V
    發(fā)表于 03-21 16:50

    【正點原子】T113-i開發(fā)板資料震撼來襲!異開發(fā)、工控設(shè)計方案!

    、高可靠性、低成本和豐富的接口資源,適用于嵌入式系統(tǒng)開發(fā)! T113-i芯片框架 一、T113IS開發(fā)板介紹 1、高性價比主控
    發(fā)表于 03-13 15:37