91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

CMOS 2.0與Chiplet兩種創(chuàng)新技術的區(qū)別

奇普樂芯片技術 ? 來源:奇普樂芯片技術 ? 2025-09-09 15:42 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

摩爾定律正在減速。過去我們靠不斷縮小晶體管尺寸提升芯片性能,但如今物理極限越來越近。在這樣的背景下,兩種創(chuàng)新技術站上舞臺:CMOS 2.0和Chiplet(芯粒)。它們都在解決 “如何讓芯片更強” 的問題,但思路卻大相徑庭。

CMOS 2.0:把芯片做成“多層定制蛋糕”

要理解CMOS 2.0,得先說說它的“前輩”——傳統(tǒng)CMOS技術:

我們日常用的手機芯片、電腦CPU,本質都是基于CMOS(互補金屬氧化物半導體)打造的,就像用同一種配方烤出的單層蛋糕,所有運算、存儲、供電模塊都擠在同一層面,功能越多,“蛋糕”就越厚,數據在模塊間傳遞的路徑也越長,不僅耗電還容易卡頓。而比利時研究機構Imec在2024年提出的CMOS 2.0,徹底改變了這種“單層結構”。它的核心是“單片異構3D堆疊”,簡單說就是:

把原本擠在同一層的芯片功能,拆成垂直疊加的不同層級:最底層是高驅動邏輯層,專門負責像“高速運算”這樣的重活;中間層是高密度邏輯層,擅長同時處理多個任務;頂層還能疊上存儲器層,讓數據存取更方便。更關鍵的是,它在芯片背面偷偷加了一套“背面供電網絡(BSPDN)”,就像給蛋糕裝了隱形輸油管,不用再從正面繞路供電,大幅降低了功耗。

這些功能層之間不是簡單堆疊,而是靠納米級的高密度3D互連技術緊緊“粘”在一起,層間距離只有十億分之一米,數據傳遞速度比傳統(tǒng)芯片快10倍以上,功耗卻能降30%。

打個比方,傳統(tǒng)芯片是把巧克力、奶油、面粉全混在一起烤蛋糕,味道混雜還不好控制;CMOS 2.0則是分層制作——底層用高筋面粉做“支撐底座”(高驅動邏輯層),中層用低筋面粉做“蓬松夾層”(高密度邏輯層),頂層抹上奶油當“儲物格”(存儲器層),層間再涂一層超薄奶油(3D互連),既讓每一層的口感發(fā)揮到極致,又能快速傳遞味道,最終在同樣大小的蛋糕里,裝下更豐富的口感和營養(yǎng)。

Chiplet:用“樂高積木”拼出高性能芯片

如果說CMOS 2.0是在“精雕細琢一塊蛋糕”,那Chiplet就是“用積木拼出復雜玩具”。我們先想想傳統(tǒng)大芯片的困境:一塊能滿足AI計算、多任務處理的高端芯片,面積可能達到400平方毫米,用5nm工藝制造時,只要其中一個小區(qū)域有瑕疵,整個芯片就報廢了——這也是為什么高端芯片越來越貴,因為良率實在太低,5nm大芯片的良率甚至不到50%。

Chiplet的出現(xiàn),就是把這種“整塊廢”的風險降到最低。它的邏輯很簡單:

把原本完整的大芯片,拆成一個個獨立的“小模塊”(功能裸片),每個模塊只干一件事——有的專門負責計算,有的專注存儲,有的管外部接口。這些小模塊可以用不同工藝制造:比如計算模塊用最先進的5nm工藝保證性能,接口模塊用成本更低的12nm工藝就夠了;甚至可以由不同廠商生產,最后再通過2.5D中介層(類似積木的連接件)或者3D堆疊技術,把這些小模塊裝到同一個“外殼”里,再靠UCIe(通用芯?;ミB)這種“通用卡扣”,讓模塊間能快速傳遞數據。

那么,兩種技術差在哪呢?

CMOS 2.0追求的是“極致優(yōu)化”,而Chiplet追求的是“靈活實用”。它們之間的區(qū)別,可以從“一本書”和“活頁本”說起:

CMOS 2.0所有功能都在“同一塊芯片里”,那些垂直堆疊的功能層,就像在同一本書里做的立體夾頁,夾頁和正文的距離只有幾毫米(對應芯片里的納米級),靠“隱形裝訂線”(3D互連)緊緊連在一起,翻頁找內容(數據傳輸)不用打開另一本書,速度自然快。而Chiplet是把多個獨立芯片(功能裸片)拼在一起,就像多本書組成的活頁筆記本,每本書(裸片)是獨立分冊,靠活頁夾(封裝技術)裝在一起,冊與冊之間距離有幾厘米(對應芯片里的毫米級),找內容得靠“書簽索引”(UCIe接口),雖然靈活,但傳遞效率不如同一本書里的夾頁。

不是“二選一”,而是未來芯片的“左右腿”

很多人可能會覺得,CMOS 2.0和Chiplet是競爭關系,但實際上,它們更像是芯片行業(yè)的“左右腿”——一個解決“性能極限”問題,一個解決“成本可行性”問題,未來會一起推動芯片技術往前走。

CMOS 2.0的價值,在于打破了“平面縮放”的限制。當晶體管尺寸快要摸到1nm的物理極限,往垂直方向堆疊功能層,就像在同樣大小的土地上蓋高樓,能裝下更多功能。

而Chiplet的意義,在于降低了先進技術的門檻?,F(xiàn)在7nm工藝的成本比14nm高40%,3nm更是直接翻倍,很多廠商根本用不起。但有了Chiplet,廠商不用整顆芯片都用先進工藝,只要核心模塊用高端工藝,其他模塊用成熟工藝就行,開發(fā)成本能降30%。這也讓更多行業(yè)能用上高性能芯片,比如智能汽車、工業(yè)機器人,不用再為“整塊高端芯片”的高價發(fā)愁。

未來我們很可能看到這樣的場景:一塊高端AI芯片,核心的計算部分用CMOS 2.0技術做多層堆疊,追求極致的運算速度;而外圍的存儲、接口模塊,用Chiplet的方式組裝,控制成本。就像一棟地標性摩天大樓,核心承重結構用最堅固的立體技術(類似CMOS 2.0),保證大樓能蓋得高、站得穩(wěn);而非承重的墻體、管道,用預制模塊組裝(類似Chiplet),降低成本還方便維護。

其實不管是CMOS 2.0的“多層蛋糕”,還是Chiplet的“樂高積木”,最終的目標都是讓我們的電子設備更好用。半導體行業(yè)的創(chuàng)新從來不是“一條路走到黑”,而是在不同思路的碰撞中找到新方向,而這兩種技術,無疑會是未來幾年芯片領域值得關注的“破局者”。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • CMOS
    +關注

    關注

    58

    文章

    6217

    瀏覽量

    242801
  • 晶體管
    +關注

    關注

    78

    文章

    10394

    瀏覽量

    147695
  • chiplet
    +關注

    關注

    6

    文章

    495

    瀏覽量

    13601

原文標題:蛋糕遇上積木:一文讀懂 CMOS 2.0 與 Chiplet

文章出處:【微信號:奇普樂芯片技術,微信公眾號:奇普樂芯片技術】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    用PLC實現(xiàn)卷徑計算的兩種算法

    卷徑計算,是動態(tài)計算如鋼卷,紙卷等存料量的一方法,它是實現(xiàn)張力控制和自動充放料、以及甩尾控制的重要前提。卷徑計算目前主流的方法有兩種,一是根據機列速度(產線速度)和和被測卷的轉動角速度求得;另一
    的頭像 發(fā)表于 11-14 16:54 ?2062次閱讀
    用PLC實現(xiàn)卷徑計算的<b class='flag-5'>兩種</b>算法

    黑芝麻智能斬獲AITX熱點創(chuàng)新技術

    近日,在第三十二屆中國汽車工程學會年會暨展覽會(SAECCE 2025)與汽車創(chuàng)新技術展(AITX)舉辦期間,備受行業(yè)矚目的AITX熱點創(chuàng)新技術獎評選結果正式揭曉。黑芝麻智能自主研發(fā)的安全智能底座,憑借在智能汽車跨域融合領域的突破性技術
    的頭像 發(fā)表于 10-28 17:07 ?884次閱讀

    ADI GMSL技術兩種視頻數據傳輸模式的區(qū)別

    本文深入介紹GMSL技術,重點說明用于視頻數據傳輸的像素模式和隧道模式之間的差異。文章將闡明這兩種模式之間的主要區(qū)別,并探討成功實施需要注意的具體事項。
    的頭像 發(fā)表于 10-10 13:49 ?2312次閱讀
    ADI GMSL<b class='flag-5'>技術</b><b class='flag-5'>兩種</b>視頻數據傳輸模式的<b class='flag-5'>區(qū)別</b>

    廣汽夸克電驅2.0榮獲2025全球新能源汽車創(chuàng)新技術

    ”評選結果揭曉,廣汽集團自主研發(fā)的夸克電驅2.0憑借非晶-碳纖維電驅技術,以行業(yè)第一的高效率、高功率密度榮膺動力系統(tǒng)領域唯一“全球新能源汽車創(chuàng)新技術獎”,彰顯廣汽在新能源核心技術領域的
    的頭像 發(fā)表于 09-30 13:51 ?1298次閱讀

    2025是德科技創(chuàng)新技術峰會深圳站即將舉辦

    是德科技將于今年 10 月 23 日于深圳市南山區(qū)威尼斯英迪格酒店舉辦《2025是德科技創(chuàng)新技術峰會》。
    的頭像 發(fā)表于 09-17 11:27 ?1244次閱讀

    兩種TVS有啥不同?

    當我們查看TVS二極管的規(guī)格書,常會看到有以下兩種種引腳功能標識圖:對于初學者,看到感到疑惑,他們一樣嗎?他們有啥區(qū)別?為啥有的個尖頭往外,陽極連在一起,有的個尖頭往里,陰極連在一
    的頭像 發(fā)表于 09-15 20:27 ?792次閱讀
    這<b class='flag-5'>兩種</b>TVS有啥不同?

    兩種散熱路徑的工藝與應用解析

    背景:兩種常見的散熱設計思路 在大電流或高功率器件應用中,散熱和載流能力是PCB設計中必須解決的難題。常見的兩種思路分別是: 厚銅板方案:通過整體增加銅箔厚度(如3oz、6oz甚至更高),增強導熱
    的頭像 發(fā)表于 09-15 14:50 ?780次閱讀

    村田中國亮相2025開放計算創(chuàng)新技術大會:以創(chuàng)新技術驅動智能化發(fā)展

    2025年8月7日,中國北京——今日,全球居先的綜合電子元器件制造商村田中國(以下簡稱“村田”) 亮相2025開放計算創(chuàng)新技術大會(OCP China Day),圍繞大會“開放變革:筑基、擴展、進化
    的頭像 發(fā)表于 08-07 16:09 ?809次閱讀
    村田中國亮相2025開放計算<b class='flag-5'>創(chuàng)新技術</b>大會:以<b class='flag-5'>創(chuàng)新技術</b>驅動智能化發(fā)展

    歐菲光創(chuàng)新技術通過國家發(fā)明專利授權

    近日,歐菲光集團研發(fā)創(chuàng)新工作又傳來喜訊,旗下子公司江西歐菲光學有限公司和南昌歐菲光電技術有限公司自主研發(fā)的創(chuàng)新技術通過了國家知識產權局發(fā)明專利授權,標志著公司在光學光電領域的
    的頭像 發(fā)表于 07-07 18:08 ?1236次閱讀

    東芝推出創(chuàng)新技術提升碳化硅功率器件性能

    日本川崎——東芝電子元件及存儲裝置株式會社(簡稱“東芝”)研發(fā)了一項創(chuàng)新技術,該技術可在增強溝槽型碳化硅(SiC)MOSFET[2]的UIS耐用性[3]的同時,顯著降低其因導通電阻[1]而產生的損耗
    的頭像 發(fā)表于 06-20 14:18 ?1061次閱讀
    東芝推出<b class='flag-5'>兩</b>項<b class='flag-5'>創(chuàng)新技術</b>提升碳化硅功率器件性能

    2025年恩智浦創(chuàng)新技術峰會上海站圓滿落幕

    日前,2025年恩智浦創(chuàng)新技術峰會(上海站)成功舉辦!本次活動聚焦工業(yè)和物聯(lián)網、汽車電子大應用市場,全面展示了恩智浦及生態(tài)合作伙伴的前沿技術和方案,打造了一場精彩紛呈的技術盛宴,助力
    的頭像 發(fā)表于 05-27 14:40 ?1397次閱讀

    銣原子鐘與CPT原子鐘:兩種時間標準的區(qū)別

    在物理學的世界中,精密的時間測量是至關重要的。這就需要一個高度準確且穩(wěn)定的時間標準,這就是原子鐘。今天我們將探討兩種重要的原子鐘:銣原子鐘和CPT原子鐘,以及它們之間的主要區(qū)別。首先,我們來了解一下
    的頭像 發(fā)表于 05-22 15:49 ?727次閱讀
    銣原子鐘與CPT原子鐘:<b class='flag-5'>兩種</b>時間標準的<b class='flag-5'>區(qū)別</b>

    技術封鎖到自主創(chuàng)新Chiplet封裝的破局之路

    從產業(yè)格局角度分析Chiplet技術的戰(zhàn)略意義,華芯邦如何通過技術積累推動中國從“跟跑”到“領跑”。
    的頭像 發(fā)表于 05-06 14:42 ?924次閱讀

    簡單認識高壓CMOS技術

    文介紹了高壓CMOS技術與基礎CMOS技術區(qū)別與其應用場景。
    的頭像 發(fā)表于 04-22 09:35 ?1485次閱讀
    簡單認識高壓<b class='flag-5'>CMOS</b><b class='flag-5'>技術</b>

    Chiplet:芯片良率與可靠性的新保障!

    Chiplet技術,也被稱為小芯片或芯粒技術,是一創(chuàng)新的芯片設計理念。它將傳統(tǒng)的大型系統(tǒng)級芯片(SoC)分解成多個小型、功能化的芯片模塊(
    的頭像 發(fā)表于 03-12 12:47 ?2821次閱讀
    <b class='flag-5'>Chiplet</b>:芯片良率與可靠性的新保障!