91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

NVMe高速傳輸之擺脫XDMA設計26:驅動器設計

高速傳輸與存儲 ? 來源:高速傳輸與存儲 ? 作者:高速傳輸與存儲 ? 2025-09-15 10:41 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

驅動器負責 TLP 事務與接口信號的轉換, 驅動器的程序結構如圖 1 所示。 在本IP中使用的接口為 PCIE 集成塊的接口, 分別是 cfg_mgmt 接口、axis_rq 接口、axis_rc接口、 axis_cq 接口、 axis_cc 接口。

wKgZPGjGa76AVm4iAACtrwCTYA8277.png

圖 1 驅動器程序結構圖


cfg_mgmt 接口僅用來傳遞 RC 端發(fā)起的 PCIe Type0 配置事務, axis_rq 接口是 RC端發(fā)起 TLP 請求的接口, axis_rc 接口是 RC 端接收 TLP 請求響應的接口, axis_cq 接口是 PCIe 下游設備發(fā)送 TLP 請求的接口, axis_cc 接口是 PCIe 下游設備接收請求響應的接口。 對應接口的接收器在從接口接收到請求時, 首先提取 TLP 報文頭部信息到 TLP 事務類中, 當請求類型為寫請求時, 將數(shù)據(jù)存入 TLP 事務類中, 否則等待下一個接口事務。 驅動器在接收到下游設備的 TLP 包后, 根據(jù)包類型選擇接口驅動器,再將 TLP 事務類中的數(shù)據(jù)結構整合為對應接口的數(shù)據(jù)形式發(fā)送。

B站已給出相關性能的視頻,如想進一步了解,請搜索B站用戶:專注與守望
鏈接:https://space.bilibili.com/585132944/dynamic?spm_id_from=333.1365.list.card_title.click

審核編輯 黃宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 驅動器
    +關注

    關注

    54

    文章

    9092

    瀏覽量

    155840
  • PCIe
    +關注

    關注

    16

    文章

    1464

    瀏覽量

    88560
  • 高速傳輸
    +關注

    關注

    0

    文章

    43

    瀏覽量

    9297
  • nvme
    +關注

    關注

    0

    文章

    299

    瀏覽量

    23848
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    NVMe高速傳輸擺脫XDMA設計43:如何上板驗證?

    本文主要交流設計思路,在本博客已給出相關博文幾十篇,希望對初學者有用。注意這里只是拋磚引玉,切莫認為參考這就可以完成商用IP設計。若有NVME或RDMA 產品及項目需求,請看B站視頻后聯(lián)系。 在完成
    發(fā)表于 10-30 18:10

    NVMe高速傳輸擺脫XDMA設計30: NVMe 設備模型設計

    設備則需要開啟至少 8KB 的 BAR0 空間, BAR0 地址空間中存放 NVMe 設備寄存組, 其中包含了初始化過程中需要使用的控制功能寄存、 控制
    發(fā)表于 09-29 09:31

    NVMe高速傳輸擺脫XDMA設計26驅動器設計

    驅動器負責 TLP 事務與接口信號的轉換, 驅動器的程序結構如圖 1 所示。 在本IP中使用的接口為 PCIE 集成塊的接口, 分別是 cfg_mgmt 接口、axis_rq 接口、axis_rc
    發(fā)表于 09-14 15:18

    NVMe高速傳輸擺脫XDMA設計24: UVM 驗證包設計

    axi4_lite_agent 中包含 axi4_lite_drv、 axi4_lite_mon、 axi4_lite_sqr 三個組件,分別提供 axi4_lite 總線的主機驅動器( driver
    發(fā)表于 08-29 14:33

    NVMe高速傳輸擺脫XDMA設計23:UVM驗證平臺

    NVMe over PCIe采用 AXI4-Lite 接口、AXI4 接口和 PCIe3.0X4 接口,其中AXI4-Lite 和 AXI4 總線接口均可抽象為總線事務,而 PCIe 接口信號可被
    發(fā)表于 08-26 09:49

    NVMe高速傳輸擺脫XDMA設計20: PCIe應答模塊設計

    應答模塊的具體任務是接收來自PCIe鏈路上的設備的TLP請求,并響應請求。由于基于PCIe協(xié)議的NVMe數(shù)據(jù)傳輸只使用PCIe協(xié)議的存儲讀請求TLP和存儲寫請求TLP,應答模塊也分
    的頭像 發(fā)表于 08-13 10:43 ?935次閱讀
    <b class='flag-5'>NVMe</b><b class='flag-5'>高速</b><b class='flag-5'>傳輸</b><b class='flag-5'>之</b><b class='flag-5'>擺脫</b><b class='flag-5'>XDMA</b>設計20: PCIe應答模塊設計

    NVMe高速傳輸擺脫XDMA設計20: PCIe應答模塊設計

    應答模塊的具體任務是接收來自PCIe鏈路上的設備的TLP請求,并響應請求。由于基于PCIe協(xié)議的NVMe數(shù)據(jù)傳輸只使用PCIe協(xié)議的存儲讀請求TLP和存儲寫請求TLP,應答模塊也分
    發(fā)表于 08-12 16:04

    NVMe高速傳輸擺脫XDMA設計17:PCIe加速模塊設計

    PCIe加速模塊負責實現(xiàn)PCIe傳輸層任務的處理,同時與NVMe層進行任務交互。PCIe加速模塊按照請求發(fā)起方分為請求模塊和應答模塊。
    的頭像 發(fā)表于 08-09 14:38 ?4775次閱讀
    <b class='flag-5'>NVMe</b><b class='flag-5'>高速</b><b class='flag-5'>傳輸</b><b class='flag-5'>之</b><b class='flag-5'>擺脫</b><b class='flag-5'>XDMA</b>設計17:PCIe加速模塊設計

    NVMe高速傳輸擺脫XDMA設計17:PCIe加速模塊設計

    PCIe加速模塊負責實現(xiàn)PCIe傳輸層任務的處理,同時與NVMe層進行任務交互。如圖1所示,PCIe加速模塊按照請求發(fā)起方分為請求模塊和應答模塊。請求模塊負責將內部請求事務轉化為配置管理接口信號或
    發(fā)表于 08-07 18:57

    NVMe高速傳輸擺脫XDMA設計14: PCIe應答模塊設計

    應答模塊的具體任務是接收來自PCIe鏈路上的設備的TLP請求,并響應請求。由于基于PCIe協(xié)議的NVMe數(shù)據(jù)傳輸只使用PCIe協(xié)議的存儲讀請求TLP和存儲寫請求TLP,應答模塊也分
    的頭像 發(fā)表于 08-04 16:47 ?855次閱讀
    <b class='flag-5'>NVMe</b><b class='flag-5'>高速</b><b class='flag-5'>傳輸</b><b class='flag-5'>之</b><b class='flag-5'>擺脫</b><b class='flag-5'>XDMA</b>設計14: PCIe應答模塊設計

    NVMe高速傳輸擺脫XDMA設計14: PCIe應答模塊設計

    應答模塊的具體任務是接收來自PCIe鏈路上的設備的TLP請求,并響應請求。由于基于PCIe協(xié)議的NVMe數(shù)據(jù)傳輸只使用PCIe協(xié)議的存儲讀請求TLP和存儲寫請求TLP,應答模塊也分
    發(fā)表于 08-04 16:44

    NVMe高速傳輸擺脫XDMA設計18:UVM驗證平臺

    NVMe over PCIe采用 AXI4-Lite 接口、AXI4 接口和 PCIe3.0X4 接口,其中AXI4-Lite 和 AXI4 總線接口均可抽象為總線事務,而 PCIe 接口信號可被
    發(fā)表于 07-31 16:39

    NVMe IP高速傳輸卻不依賴XDMA設計八:系統(tǒng)初始化

    采用XDMA是許多人常用xilinx庫實現(xiàn)NVMe或其他傳輸的方法。但是,XDMA介紹較少,在高速存儲設計時,尤其是PCIe4.0模式下,較
    的頭像 發(fā)表于 07-26 15:14 ?883次閱讀
    <b class='flag-5'>NVMe</b> IP<b class='flag-5'>高速</b><b class='flag-5'>傳輸</b>卻不依賴<b class='flag-5'>XDMA</b>設計<b class='flag-5'>之</b>八:系統(tǒng)初始化

    NVMe高速傳輸擺脫XDMA設計十:NVMe初始化狀態(tài)機設計

    在完成PCIe配置初始化后,PCIe總線域的地址空間都分配完畢,可以執(zhí)行傳出存儲讀寫TLP,系統(tǒng)初始化進入NVMe配置初始化。NVMe配置初始化主要完成NVMe設備BAR空間的NVMe
    發(fā)表于 07-05 22:03

    NVMe IP over PCIe 4.0:擺脫XDMA,實現(xiàn)超高速!

    基于NVMe加速引擎,它直接放棄XDMA,改為深度結合PCIe,通過高速傳輸機制開發(fā)。同時利用UVM驗證平臺驗證,有效提升工作效率。
    的頭像 發(fā)表于 04-16 14:57 ?1007次閱讀
    <b class='flag-5'>NVMe</b> IP over PCIe 4.0:<b class='flag-5'>擺脫</b><b class='flag-5'>XDMA</b>,實現(xiàn)超<b class='flag-5'>高速</b>!