91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

新思科技Fusion技術(shù)助力三星7LPP EUV工藝降低功耗、縮小面積并提高性能

章鷹觀察 ? 來源:電子發(fā)燒友 ? 作者:廠商供稿 ? 2018-07-05 14:15 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

全球第一大芯片自動化設(shè)計解決方案提供商及全球第一大芯片接口IP供應商、信息安全和軟件質(zhì)量的全球領(lǐng)導者新思科技(Synopsys, Inc.,納斯達克股票市場代碼: SNPS )近日宣布,新思科技Design Platform Fusion 技術(shù)已通過三星認證,可應用于其7納米(nm)低功耗+(LPP-Low Power Plus)工藝的極紫外(EUV)光刻技術(shù)。新思科技Design Platform為基于EUV單次曝光布線和連排打孔提供完備的全流程7LPP支持,以確保最大程度地實現(xiàn)設(shè)計的可布線性和利用率,同時最大限度地降低電壓降(IR-drop)。新思科技的SiliconSmart? 庫表征工具對于研發(fā)在該認證工藝上建立參考流程所使用的基礎(chǔ)IP非常關(guān)鍵。三星已經(jīng)認證了新思科技 Design Platform工具和參考流程,該流程與Lynx Design System兼容,配備用于自動化和設(shè)計最佳實踐的腳本。該參考流程可通過三星Advanced Foundry Ecosystem (SAFE?) 計劃獲得。

三星電子代工市場營銷團隊副總裁Ryan Sanghyun Lee表示:“通過與新思科技的深入合作,我們7LPP工藝上的認證和參考流程將為我們共同的客戶在設(shè)計上實現(xiàn)最低功耗、最佳性能和最優(yōu)面積。使用經(jīng)過驗證并集成了Fusion技術(shù)的新思科技 Design Platform,我們的代工客戶可以放心地使用新思科技最先進的EUV工藝量產(chǎn)他們的設(shè)計。”

新思科技設(shè)計事業(yè)部營銷與商務(wù)開發(fā)副總裁Michael Jackson表示:“我們與三星的工具和參考流程合作重點在于使設(shè)計人員能夠使用三星最新的EUV 7LPP工藝在最高可信度下獲得最佳結(jié)果質(zhì)量。采用集成了Fusion技術(shù)的新思科技Design Platform,可擴展7LPP參考流程將使設(shè)計人員能夠輕松實現(xiàn)他們期望的設(shè)計和時間目標。”

基于ARMv8架構(gòu)的64位Arm Cortex-A53處理器被用于結(jié)果質(zhì)量(QoR)優(yōu)化和流程認證。新思科技Design Platform 7LPP參考流程的關(guān)鍵工具和功能包括:

IC Compiler II布局和布線:基于EUV單次曝光的布線具備優(yōu)化的7LPP設(shè)計規(guī)則支持,以及連排打孔以確保最大的設(shè)計可布線性和利用率,同時最大限度地減少電壓降。

Design Compiler Graphical RTL綜合:與布局布線結(jié)果的相關(guān)性,擁塞減少,優(yōu)化的7LPP設(shè)計規(guī)則支持以及向IC Compiler II提供物理指導 。

IC Validator物理signoff:高性能DRC signoff,LVS感知型短路查找器、signoff填充、模式匹配和獨特的采用Explorer技術(shù)的Dirty Data分析,以及帶有DRC自動修復的設(shè)計內(nèi)驗證和在IC Compiler II中的準確感知時序的金屬填充。

PrimeTime時序signoff:近閾值超低電壓變化建模,過孔變化建模和感知布局規(guī)則的工程變更指令(ECO)指導。

StarRC?寄生參數(shù)提?。篍UV基于單次曝光模式的布線支持,以及新的提取技術(shù),如基于覆蓋率的過孔電阻

RedHawk?Analysis Fusion:ANSYS? RedHawk?驅(qū)動的在IC Compiler II中的EM/IR分析和優(yōu)化,包括過孔插入和電網(wǎng)增幅。

DFTMAX?和TetraMAX? II測試:基于FinFET、單元感知和基于時序裕量的轉(zhuǎn)換測試以獲得更高的測試質(zhì)量。

Formality?形式驗證:基于UPF、帶狀態(tài)轉(zhuǎn)換驗證的等價性檢查。

目前可通過SAFE?計劃獲得與新思科技Lynx Design System兼容并經(jīng)認證的可擴展參考流程。Lynx Design System是一個全芯片設(shè)計環(huán)境,包含創(chuàng)新的自動化和報告功能,可幫助設(shè)計人員實施和監(jiān)控其設(shè)計。它包括一個生產(chǎn)化RTL-to-GDSII流程,可簡化和自動化許多關(guān)鍵的設(shè)計實現(xiàn)和驗證任務(wù),使工程師能夠?qū)W⒂趯崿F(xiàn)性能和設(shè)計目標。SAFE?計劃提供由三星認證支持并經(jīng)廣泛測試的工藝設(shè)計套件(PDK)和參考流程(與設(shè)計方法)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 三星電子
    +關(guān)注

    關(guān)注

    34

    文章

    15894

    瀏覽量

    183120
  • 新思科技
    +關(guān)注

    關(guān)注

    5

    文章

    957

    瀏覽量

    52900
  • 光刻技術(shù)
    +關(guān)注

    關(guān)注

    1

    文章

    151

    瀏覽量

    16529
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    如何確保CAT.1模組的高性能低功耗

    確保CAT.1模組實現(xiàn)高性能低功耗的完美平衡,是物聯(lián)網(wǎng)設(shè)備長期穩(wěn)定運行和降低運維成本的關(guān)鍵。基于我們采用的華為海思最新Hi2131芯片方案,我們通過以下四大核心技術(shù)維度實現(xiàn)了這一目標
    發(fā)表于 03-05 11:41

    PI7C9X2G系列PCIe Packet Switch:高性能低功耗解決方案

    PI7C9X2G系列PCIe Packet Switch:高性能低功耗解決方案 在電子設(shè)計領(lǐng)域,PCIe(Peripheral Component Interconnect Express)
    的頭像 發(fā)表于 03-04 16:35 ?63次閱讀

    低功耗、高性能的視頻驅(qū)動AD8141/AD8142:技術(shù)與應用解析

    /AD8142便是這樣一款出色的低功耗通道差分驅(qū)動芯片,接下來將為大家解析這款芯片的技術(shù)特點與應用場景。 文件下載: AD8141.pdf 芯片特性 高性能參數(shù) AD8141/AD8
    的頭像 發(fā)表于 01-12 14:35 ?337次閱讀

    CC1121高性能低功耗射頻收發(fā)器:技術(shù)剖析與應用展望

    CC1121高性能低功耗射頻收發(fā)器:技術(shù)剖析與應用展望 在當今的電子設(shè)備設(shè)計領(lǐng)域,低功耗、高性能的射頻收發(fā)器一直是工程師們追求的目標。TI公
    的頭像 發(fā)表于 01-05 17:55 ?1438次閱讀

    什么是低功耗設(shè)計,如何評估低功耗MCU性能

    每一個細節(jié)來考慮降低功率消耗,從而盡可能地延長電池使用時間。 因此,大部分芯片都會有低功耗模式。從MCU端來講,低功耗的MCU性能一般有以下幾個參數(shù)指標來衡量: ·MCU處于深度休
    發(fā)表于 12-12 07:43

    三星公布首批2納米芯片性能數(shù)據(jù)

    三星公布了即將推出的首代2nm芯片性能數(shù)據(jù);據(jù)悉,2nm工藝采用的是全柵極環(huán)繞(GAA)晶體管技術(shù),相比第二代3nm工藝
    的頭像 發(fā)表于 11-19 15:34 ?1232次閱讀

    PD快充MOS管高性能低內(nèi)阻SGT工藝場效應管HG5511D應用方案

    組成部分。 快充關(guān)鍵元器件的性能適配方向 在 USB PD 快充電源方案中,同步整流用 MOS 管需滿足多維度性能要求,以適配快充場景的實際需求,主要包括以下個方向: 低內(nèi)阻與低功耗
    發(fā)表于 11-03 09:28

    思科技與三星深化合作加速AI和Multi-Die設(shè)計

    的經(jīng)認證EDA流程優(yōu)化功耗、性能面積(PPA),并通過三星最新先進工藝技術(shù)支持的高質(zhì)量IP產(chǎn)品組合可有效
    的頭像 發(fā)表于 07-18 13:54 ?1016次閱讀

    高性能低功耗雙核Wi-Fi6+BLE5.3二合一

    處理器芯片nRF5340設(shè)計的緊湊型模塊——PTR5302。這款模塊具有高性能、低功耗、雙內(nèi)核的特點,將為物聯(lián)網(wǎng)應用帶來更加強大的無線連接能力和更高的性能表現(xiàn)。PTR5302采用了Nordic的超
    發(fā)表于 06-28 21:42

    回收三星S21指紋排線 適用于三星系列指紋模組

    深圳帝歐電子回收三星S21指紋排線,收購適用于三星S21指紋模組?;厥?b class='flag-5'>三星指紋排線,收購三星指紋排線,全國高價回收三星指紋排線,專業(yè)求購指紋
    發(fā)表于 05-19 10:05

    三星在4nm邏輯芯片上實現(xiàn)40%以上的測試良率

    較為激進的技術(shù)路線,以挽回局面。 4 月 18 日消息,據(jù)韓媒《ChosunBiz》當?shù)貢r間 16 日報道,三星電子在其 4nm 制程 HBM4 內(nèi)存邏輯芯片的初步測試生產(chǎn)中取得了40% 的良率,這高于
    發(fā)表于 04-18 10:52

    千億美元打水漂,傳三星取消1.4nm晶圓代工工藝

    次公開了?SF1.4(1.4nm?級別)工藝,原預計?2027?年實現(xiàn)量產(chǎn)。按照三星當時的說法,SF1.4?將納米片的數(shù)量從?3?個增加到?4?個,有望顯著改善芯片在性能功耗方面的表
    的頭像 發(fā)表于 03-23 11:17 ?2012次閱讀

    千億美元打水漂,傳三星取消1.4nm晶圓代工工藝?

    次公開了 SF1.4(1.4nm 級別)工藝,原預計 2027 年實現(xiàn)量產(chǎn)。按照三星當時的說法,SF1.4 將納米片的數(shù)量從 3 個增加到 4 個,有望顯著改善芯片在性能功耗方面的表
    的頭像 發(fā)表于 03-22 00:02 ?2634次閱讀

    三星電容的MLCC技術(shù)有哪些優(yōu)勢?

    )O?(PZT)或改良的復合陶瓷系統(tǒng)。這些材料在電場作用下能儲存大量電荷,從而實現(xiàn)高電容密度。 先進的粉末制備工藝三星通過先進的粉末制備工藝,生產(chǎn)出粒徑小且分布均勻的陶瓷粉體。這種粉體有助于
    的頭像 發(fā)表于 03-13 15:09 ?1201次閱讀
    <b class='flag-5'>三星</b>電容的MLCC<b class='flag-5'>技術(shù)</b>有哪些優(yōu)勢?

    三星已量產(chǎn)第四代4nm芯片

    節(jié)點(SF4X)采用了后端布線技術(shù)提高芯片性能,而且還能降低制造成本;該工藝專注于人工智能等高性能
    的頭像 發(fā)表于 03-12 16:07 ?1.3w次閱讀