91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

為什么要用上拉電阻

工程師 ? 來源:網(wǎng)絡(luò)整理 ? 作者:h1654155205.5246 ? 2018-08-22 17:35 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

上拉電阻

上拉就是將不確定的信號通過一個電阻鉗位在高電平,電阻同時(shí)起限流作用。下拉同理,也是將不確定的信號通過一個電阻鉗位在低電平。

上拉是對器件輸入電流,下拉是輸出電流;強(qiáng)弱只是上拉電阻的阻值不同,沒有什么嚴(yán)格區(qū)分;對于非集電極(或漏極)開路輸出型電路(如普通門電路)提供電流和電壓的能力是有限的,上拉電阻的功能主要是為集電極開路輸出型電路輸出電流通道。

為什么要用上拉電阻

一般作單鍵觸發(fā)使用時(shí),如果IC本身沒有內(nèi)接電阻,為了使單鍵維持在不被觸發(fā)的狀態(tài)或是觸發(fā)后回到原狀態(tài),必須在IC外部另接一電阻。

數(shù)字電路有三種狀態(tài):高電平、低電平、和高阻狀態(tài),有些應(yīng)用場合不希望出現(xiàn)高阻狀態(tài),可以通過上拉電阻或下拉電阻的方式使處于穩(wěn)定狀態(tài),具體視設(shè)計(jì)要求而定!

一般說的是IO端口,有的可以設(shè)置,有的不可以設(shè)置,有的是內(nèi)置,有的是需要外接,IO端口的輸出類似于一個三極管的C,當(dāng)C接通過一個電阻和電源連接在一起的時(shí)候,該電阻成為上拉電阻,也就是說,該端口正常時(shí)為高電平;C通過一個電阻和地連接在一起的時(shí)候,該電阻稱為下拉電阻。

上拉電阻是用來解決總線驅(qū)動能力不足時(shí)提供電流的問題的。一般說法是上拉增大電流,下拉電阻是用來吸收電流。

電路中為什么要用上拉電阻

一般作單鍵觸發(fā)使用時(shí),如果IC本身沒有內(nèi)接電阻,為了使單鍵維持在不被觸發(fā)的狀態(tài)或是觸發(fā)后回到原狀態(tài),必須在IC外部另接一電阻。

數(shù)字電路有三種狀態(tài):高電平、低電平、和高阻狀態(tài),有些應(yīng)用場合不希望出現(xiàn)高阻狀態(tài),可以通過上拉電阻或下拉電阻的方式使處于穩(wěn)定狀態(tài),具體視設(shè)計(jì)要求而定。

一般的I/O端口,有的可以設(shè)置,而有的不可以設(shè)置;有的是內(nèi)置,而有的是需要外接,I/O端口的輸出類似與一個三極管的C,當(dāng)C接通過一個電阻和電源連接在一起的時(shí)候,該電阻稱為上C拉電阻,也就是說,如果該端口正常時(shí)為高電平,C通過一個電阻和地連接在一起的時(shí)候,該電阻稱為下拉電阻,使該端口平時(shí)為低電平,作用類似于當(dāng)一個接有上拉電阻的端口設(shè)為輸如狀態(tài)時(shí),他的常態(tài)就為高電平,用于檢測低電平的輸入。

上拉電阻是用來解決總線驅(qū)動能力不足時(shí)提供電流的。一般說法是拉電流,下拉電阻是用來吸收電流的。長線傳輸中電阻不匹配容易引起反射波干擾,加上下拉電阻是電阻匹配,有效的抑制反射波干擾。電阻串聯(lián)才是實(shí)現(xiàn)阻抗匹配的好方法。通常線阻的數(shù)量級都在幾十ohm,如果加上下拉的話,功耗太大。

電阻串聯(lián)和拉電阻都是阻抗匹配的方法,只是使用范圍不同,依電路工作頻率而定,當(dāng)TTL電路驅(qū)動COMS電路時(shí),如果TTL電路輸出的高電平低于COMS電路的最低高電平(一般為3.5V),這時(shí)就需要在TTL的輸出端接_上拉電阻,以提高輸出高電平的值。但需要注意的是,這種方法并不建議采用,因?yàn)槠溆袃蓚€缺點(diǎn):

1、TTL輸出地電平時(shí),功耗大。

2、TTL輸出高電平時(shí),上拉電源可能會有電流灌到TTL電路的電源,影響系統(tǒng)穩(wěn)定性。

對于高速電路,過大的上拉電阻可能邊沿變平緩。做輸入時(shí),上拉電阻又不吸收電流。做輸出時(shí),驅(qū)動電流為電路輸出電流+上拉通道輸出電流。電阻的容性特征很小,可忽略。

下級電路的驅(qū)動需求。同樣以上拉電阻為例,當(dāng)輸出高電平時(shí),開關(guān)管斷開,。上拉電阻應(yīng)適當(dāng)選擇以能夠向下級電路提供足夠的電流。當(dāng)輸出高電平時(shí),開關(guān)管怎么回關(guān)斷呢?CMOS電路的輸出級基本_上是推拉輸出地電平時(shí),下面的MOSFET關(guān)斷,上面的導(dǎo)通。高電平時(shí)反過來。該條只適合OC電路。

上拉電阻應(yīng)用原則

1、當(dāng)TTL電路驅(qū)動COMS電路時(shí),如果TTL電路輸出的高電平低于COMS電路的最低高電平,這時(shí)就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值。

2、OC門電路“必須加上拉電阻,才能使用”。

3、為加大輸出引腳的驅(qū)動能力,有的單片機(jī)管腳上也常使用上拉電阻。

4、在COMS芯片上,為了防止靜電造成損壞,不用的管腳不能懸空,一般接上拉電阻產(chǎn)生降低輸入阻抗,提供泄荷通路。

5、芯片的管腳加上拉電阻來提高輸出電平,從而提高芯片輸入信號的噪聲容限增強(qiáng)抗干擾能力。

6、提高總線的抗電磁干擾能力。管腳懸空就比較容易接受外界的電磁干擾。

7、長線傳輸中電阻不匹配容易引起反射波干擾,加上下拉電阻是電阻匹配,有效的抑制反射波干擾。

8、在數(shù)字電路中不用的輸入腳都要接固定電平,通過1k電阻接高電平或接地。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 電路
    +關(guān)注

    關(guān)注

    173

    文章

    6076

    瀏覽量

    178418
  • 上拉電阻
    +關(guān)注

    關(guān)注

    5

    文章

    366

    瀏覽量

    31667
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    用這種方法來估測CH552的上電阻可以嗎?

    CH552的端口可以設(shè)置四種模式,1、浮空輸入,無上,2、 推挽輸入輸出,3 、開漏輸入輸出,無上,4、 類51模式,開漏輸入輸出,有上。我們要估測它的端口上
    發(fā)表于 03-01 14:48

    單片機(jī)低功耗的處理

    輸入引腳,如果睡眠的時(shí)候,外設(shè)輸出的是低電平,單片機(jī)最好是用浮空輸入,不要用上,因?yàn)樯?b class='flag-5'>拉的時(shí)候,相當(dāng)于內(nèi)部有個電阻一直在工作,會消耗電流。如果外部輸入的高電平,根據(jù)情況而定,我試過一
    發(fā)表于 01-21 08:25

    EMMC上電阻需要規(guī)律放置嗎?

    一般情況,上電阻都是放在EMMC側(cè)打孔連接,但是我的主控和EMMC不在同一層,上電阻有的放在MCU側(cè)有的放在EMMC側(cè),是否可以?
    發(fā)表于 12-10 15:49

    請問SPI為什么不需要加上電阻?

    SPI為什么不需要加上電阻?
    發(fā)表于 11-25 07:52

    請問CW32F003內(nèi)部上電阻是多少?

    最近在調(diào)試DS18B20,用寄生電源,所以需要上電阻,如果不接外部上電阻,芯片內(nèi)部的上電阻
    發(fā)表于 11-21 06:15

    USART RX引腳應(yīng)該上還是浮空?

    1. 浮空輸入(無上) 適用場景: 短距離通信:當(dāng)RX引腳與發(fā)送端(TX)距離較近(如板內(nèi)直連),且發(fā)送端為推挽輸出(強(qiáng)驅(qū)動能力)。 發(fā)送端已內(nèi)置上:若發(fā)送端的TX引腳已配置上電阻
    發(fā)表于 11-19 06:14

    請問STM32新出的芯片USB還需要上電阻嗎?

    我記得F103的USB需要上電阻,STM32新出的芯片USB還需要上電阻嗎?例如H5系列
    發(fā)表于 07-18 06:40

    CYW5557x 上的內(nèi)部上/下拉電阻值是多少?

    CYW5557x 上的內(nèi)部上/下拉電阻值是多少? 我想知道的值是帶引腳(GPIO_1 和 GPIO_12)的電阻值, 以及其他 GPIO 較弱的內(nèi)部上/下拉
    發(fā)表于 07-17 07:03

    用STM32F407的IO去驅(qū)動5V的外部上電阻,請問VDD_FT的電壓范圍是多少?

    目前想用STM32F407的IO去驅(qū)動5V的外部上電阻,看手冊5V容忍的VDD_FT且有保護(hù)二極管。 請問VDD_FT的電壓范圍是多少? 開漏輸出時(shí),PA8口的上電阻能否輸出5V?
    發(fā)表于 07-10 06:03

    CYBT-343026-01與主機(jī)MCU連接時(shí),I2S或UART接口是否需要上電阻

    CYBT-343026-01 與主機(jī) MCU 連接時(shí),I2S 或 UART 接口是否需要上電阻?
    發(fā)表于 07-02 08:05

    電路設(shè)計(jì)基礎(chǔ):上電阻、下拉電阻分析

    電阻、下拉電阻在電子元器件間中,并不存在上電阻和下拉電阻這兩種實(shí)體的
    的頭像 發(fā)表于 05-22 11:45 ?2547次閱讀
    電路設(shè)計(jì)基礎(chǔ):上<b class='flag-5'>拉</b><b class='flag-5'>電阻</b>、下拉<b class='flag-5'>電阻</b>分析

    CYUSB3065 (CX3) GPIO 所有輸出都是推挽還是開漏? 需要配置外部上/下拉電阻嗎?

    CYUSB3065 (CX3) GPIO 所有輸出都是推挽還是開漏? 需要配置外部上/下拉電阻嗎?
    發(fā)表于 05-12 07:42

    嵌入式硬件雜談:推挽、開漏、高阻態(tài)、上電阻

    對于嵌入式硬件這個龐大的知識體系而言,太多離散的知識點(diǎn)很容易疏漏,因此對于這些容易忘記甚至不明白的知識點(diǎn)做成一個梳理,供大家參考以及學(xué)習(xí),本文主要針對推挽、開漏、高阻態(tài)、上電阻這些知識點(diǎn)的學(xué)習(xí)
    的頭像 發(fā)表于 04-17 19:31 ?2152次閱讀
    嵌入式硬件雜談:推挽、開漏、高阻態(tài)、上<b class='flag-5'>拉</b><b class='flag-5'>電阻</b>

    一次性說清上電阻和下拉電阻

    在電子元件領(lǐng)域,上電阻與下拉電阻并非獨(dú)立的物理實(shí)體,而是依據(jù)電阻在不同電路場景中的功能定義。它們的本質(zhì)仍是普通電阻,但在電路設(shè)計(jì)中扮演著關(guān)
    的頭像 發(fā)表于 04-03 19:34 ?2040次閱讀
    一次性說清上<b class='flag-5'>拉</b><b class='flag-5'>電阻</b>和下拉<b class='flag-5'>電阻</b>

    STM32F413ZGT6的NRST需要接上電阻嗎?

    STM32F413ZGT6在使用的過程中經(jīng)常復(fù)位,現(xiàn)在NRST只是接了100nf的電容,是否要接上電阻。已知芯片內(nèi)部有弱上,典型值40K。接上可增加驅(qū)動能力。那什么情況要增加驅(qū)動
    發(fā)表于 03-12 08:27