91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何用FPGA的Block RAM性能實(shí)現(xiàn)HDTV視頻增強(qiáng)算法中灰度直方圖統(tǒng)計(jì)

電子設(shè)計(jì) ? 來(lái)源:郭婷 ? 作者:電子設(shè)計(jì) ? 2019-07-10 08:10 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

引言

隨著HDTV 的普及,以LCD-TV 為主的高清數(shù)字電視逐漸進(jìn)入蓬勃發(fā)展時(shí)期。與傳統(tǒng)CRT 電視不同的是,這些高清數(shù)字電視需要較復(fù)雜的視頻處理電路來(lái)驅(qū)動(dòng),比如:模數(shù)轉(zhuǎn)換(A/D Converter)、去隔行(De-interlacer)、視頻縮放(Scaler)和視頻圖像增強(qiáng)(Video Enhancement)等等。由于HDTV 的帶寬較高,720p 信號(hào)(1280×720?Hz)的像素速率達(dá)到74MHz,因此針對(duì)HDTV 的視頻處理算法需要更高性能的器件。采用大規(guī)模高工藝的ASIC 芯片是目前這個(gè)問(wèn)題的主要解決方案,Pixelworks、Genesis 等公司均推出了基于大規(guī)模ASIC 的解決方案。但是,隨著FPGA 工藝的不斷改善,其性價(jià)比與日俱增,尤其是Xilinx、Altera 等廠商紛紛采用90nm 工藝量產(chǎn)后,其價(jià)格不斷降低,Xilinx 最新推出的Spartan-3E系列FPGA 120 萬(wàn)門的售價(jià)只有 9 美元,已經(jīng)在小量產(chǎn)品的IC 設(shè)計(jì)中開始替代結(jié)構(gòu)化ASIC,在數(shù)字高清電視這類價(jià)格敏感型消費(fèi)類電子產(chǎn)品中也開始大量采用。

本文介紹了如何在FPGA 中利用Block RAM 的特殊結(jié)構(gòu)實(shí)現(xiàn)HDTV視頻增強(qiáng)算法中灰度直方圖統(tǒng)計(jì)。

灰度直方圖統(tǒng)計(jì)

灰度直方圖統(tǒng)計(jì)是圖像處理過(guò)程中很常用的一個(gè)步驟,簡(jiǎn)單來(lái)講,就是對(duì)一幅圖像各個(gè)灰度的像素進(jìn)行計(jì)數(shù),得到一張灰度分布表。例如,8 位量化的灰度圖像統(tǒng)計(jì)結(jié)果就是256個(gè)值,分別代表0-255 每個(gè)灰度像素的數(shù)量,如圖1 所示為L(zhǎng)ena 圖像的灰度直方圖統(tǒng)計(jì)結(jié)果。直方圖是分析一幅圖像亮度分布特性有力的工具,根據(jù)它的結(jié)果可以進(jìn)行諸如灰度拉伸、自動(dòng)對(duì)比度、動(dòng)態(tài)伽馬調(diào)整等操作。

圖1 Lena 圖像的灰度直方圖統(tǒng)計(jì)

FPGA算法統(tǒng)計(jì)

在計(jì)算機(jī)或者DSP 上實(shí)現(xiàn)直方圖統(tǒng)計(jì)時(shí),我們通常會(huì)使用數(shù)組結(jié)構(gòu),即在內(nèi)存中開辟一個(gè)整數(shù)數(shù)組來(lái)進(jìn)行計(jì)數(shù),但是在FPGA 中定義數(shù)組是非常消耗資源的,尤其是當(dāng)數(shù)組成員的位寬很大時(shí)。例如用觸發(fā)器來(lái)統(tǒng)計(jì)256 灰度的720p 圖像的直方圖,將消耗4000 個(gè)邏輯單元(每個(gè)邏輯單元是一個(gè)四輸入查找表),這幾乎消耗了一個(gè)Spartan-3E 25 萬(wàn)門器件(XC3S250E)80%的邏輯資源。

幸運(yùn)的是,F(xiàn)PGA 器件提供了一個(gè)很好的結(jié)構(gòu)可以處理這類問(wèn)題,這就是Block RAM。在Altera 和Xilinx 的各型號(hào)FPGA 器件上都集成了一種稱為Block RAM 的片上內(nèi)存,它們以若干Kbits 為一塊,不同型號(hào)集成不同數(shù)量的塊,例如在Spartan-3E 系列中以18Kbits 為一塊,在規(guī)模最小的型號(hào)XC3S100E 上集成了4 塊這樣的內(nèi)存,如圖2 所示:

如何用FPGA的Block RAM性能實(shí)現(xiàn)HDTV視頻增強(qiáng)算法中灰度直方圖統(tǒng)計(jì)

這種內(nèi)存很容易實(shí)現(xiàn)數(shù)組類型的結(jié)構(gòu),而且這種內(nèi)存被設(shè)計(jì)成雙端口方式,即可以用兩組獨(dú)立的地址數(shù)據(jù)總線來(lái)讀寫,因此可以用不到一塊的Block RAM 就實(shí)現(xiàn)256×24 這樣的高位寬計(jì)數(shù)器陣列來(lái)進(jìn)行HDTV 視頻圖像的直方圖統(tǒng)計(jì),如圖3 所示:

如何用FPGA的Block RAM性能實(shí)現(xiàn)HDTV視頻增強(qiáng)算法中灰度直方圖統(tǒng)計(jì)

以Block RAM 的結(jié)構(gòu)為核心,按照以下幾點(diǎn)來(lái)設(shè)計(jì)直方圖統(tǒng)計(jì)算法:

1. Block RAM 使用雙端口方式,端口A 用來(lái)將內(nèi)存單元計(jì)數(shù)值讀出,端口B 將計(jì)數(shù)值加一后寫回該內(nèi)存單元。

2. 內(nèi)存的地址在像素有效時(shí)由像素灰度值選擇,在行同步期間不計(jì)數(shù),在場(chǎng)同步期間使用一個(gè)遞增計(jì)數(shù)器在前256 個(gè)時(shí)鐘將統(tǒng)計(jì)結(jié)果輸出,在之后的256 個(gè)時(shí)鐘將RAM 塊清零。

3. 雙端口讀寫時(shí)鐘相位相差180 度,以避免雙端口讀寫沖突。

4. 數(shù)據(jù)的讀出、加一和寫入采用了流水線結(jié)構(gòu)以提高性能,所以在地址控制上要進(jìn)行適當(dāng)暫存以保證數(shù)據(jù)同步。 圖4 為256 級(jí)灰度720p 視頻圖像直方圖統(tǒng)計(jì)的算法實(shí)現(xiàn)功能框圖:

如何用FPGA的Block RAM性能實(shí)現(xiàn)HDTV視頻增強(qiáng)算法中灰度直方圖統(tǒng)計(jì)

結(jié)語(yǔ)

該算法借助FPGA 片上的高性能Block RAM(讀寫速度可以到200 兆以上),可以實(shí)現(xiàn)SMPTE 定義的從720p 到1080p 的各種HDTV 視頻圖像的實(shí)時(shí)直方圖統(tǒng)計(jì),僅占用FPGA不到一百個(gè)邏輯單元和一塊Block RAM,是一種性價(jià)比較高的FPGA 實(shí)現(xiàn)直方圖統(tǒng)計(jì)的算法,而且該算法具有很好的通用性,可以應(yīng)用到各種需要大量高位寬計(jì)數(shù)器的高速FPGA設(shè)計(jì)中。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22406

    瀏覽量

    636104
  • ARM
    ARM
    +關(guān)注

    關(guān)注

    135

    文章

    9552

    瀏覽量

    391794
  • 數(shù)字電視
    +關(guān)注

    關(guān)注

    3

    文章

    326

    瀏覽量

    46953
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    基于直方圖算法進(jìn)行FPGA架構(gòu)設(shè)計(jì)

    引言 直方圖統(tǒng)計(jì)在圖像增強(qiáng)和目標(biāo)檢測(cè)領(lǐng)域有重要應(yīng)用,比如直方圖均衡,梯度直方圖。直方圖的不同種類
    的頭像 發(fā)表于 12-10 16:37 ?3675次閱讀

    嵌入式操作教程:在LCD上顯示灰度圖像的直方圖統(tǒng)計(jì)結(jié)果

    學(xué)習(xí)直方圖統(tǒng)計(jì)的原理,掌握?qǐng)D像的讀取方法,并實(shí)現(xiàn)在LCD上顯示灰度圖像的直方圖統(tǒng)計(jì)結(jié)果。
    的頭像 發(fā)表于 11-30 16:10 ?2503次閱讀
    嵌入式操作教程:在LCD上顯示<b class='flag-5'>灰度</b>圖像的<b class='flag-5'>直方圖</b><b class='flag-5'>統(tǒng)計(jì)</b>結(jié)果

    一文帶你了解FPGA直方圖操作

    后面慢慢介紹,先重點(diǎn)介紹直方圖均衡。公眾號(hào):OpenFPGA 直方圖統(tǒng)計(jì)FPGA實(shí)現(xiàn) 從數(shù)學(xué)上
    發(fā)表于 01-10 15:07

    圖像自適應(yīng)分段線性拉伸算法FPGA設(shè)計(jì)

    FPGA實(shí)現(xiàn)2.1 設(shè)計(jì)思路根據(jù)以上算法分析,FPGA設(shè)計(jì)思路如下:在每幀圖像幀正程,用雙端口RAM進(jìn)行
    發(fā)表于 04-27 14:37

    基于FPGAHDTV視頻圖像灰度直方圖統(tǒng)計(jì)算法設(shè)計(jì)

    本文介紹了如何在FPGA 利用Block RAM 的特殊結(jié)構(gòu)實(shí)現(xiàn)HDTV
    發(fā)表于 05-14 12:37

    FPGA圖像處理 直方圖統(tǒng)計(jì)灰度拉伸 然后VGA顯示的問(wèn)題

    本人目前用FPGA做一個(gè)圖像處理并VGA顯示的東西,中間用到直方圖統(tǒng)計(jì)灰度拉伸,使圖像對(duì)比度提高?,F(xiàn)在遇到一個(gè)問(wèn)題,取統(tǒng)計(jì)的5%和95%的
    發(fā)表于 06-28 09:35

    基于FPGA的圖像直方圖均衡處理

    灰度值為模擬量的情況下討論直方圖均衡的算法原理。1)基本思想把原始圖的直方圖變換為均勻分布的形式,增加像素灰度值的動(dòng)態(tài)范圍以
    發(fā)表于 07-14 17:26

    【干貨】基于FPGA的圖像處理(圖像增強(qiáng))之直方圖均衡

    什么呢?是增強(qiáng)圖像的對(duì)比度。先來(lái)看下在Matlab實(shí)現(xiàn)直方圖均衡的效果吧。圖片比較隨意,直接對(duì)電腦桌面截了一張圖,大家應(yīng)該能有一個(gè)直觀的感受,知道
    發(fā)表于 12-08 09:40

    如何實(shí)現(xiàn)HDTV視頻增強(qiáng)算法灰度直方圖統(tǒng)計(jì)?

    本文介紹了如何在FPGA利用Block RAM的特殊結(jié)構(gòu)實(shí)現(xiàn)HDTV
    發(fā)表于 04-30 07:34

    基于FPGA視頻圖像灰度信號(hào)直方圖均衡算法實(shí)現(xiàn)設(shè)計(jì)

    FPGA實(shí)現(xiàn)可以很好地解決實(shí)時(shí)處理的難題,而且目前的FPGA資源容量已經(jīng)很豐富,片內(nèi)的SRAM/PLL/邏輯資源已經(jīng)足以應(yīng)對(duì)一般圖像處理算法的需要,同時(shí)隨著價(jià)格的不斷下降,客觀上使得
    發(fā)表于 07-20 18:06 ?3134次閱讀
    基于<b class='flag-5'>FPGA</b>的<b class='flag-5'>視頻</b>圖像<b class='flag-5'>灰度</b>信號(hào)<b class='flag-5'>直方圖</b>均衡<b class='flag-5'>算法</b><b class='flag-5'>實(shí)現(xiàn)</b>設(shè)計(jì)

    MATLAB如何實(shí)現(xiàn)圖像增強(qiáng)灰度變換直方圖均衡匹配

    在MATLAB數(shù)字圖像處理領(lǐng)域,如何實(shí)現(xiàn)空間域圖像增強(qiáng)灰度變換,以及圖像直方圖的均衡和匹配(配準(zhǔn))?本文通過(guò)大量的圖片增強(qiáng)案例,從圖像的顯
    發(fā)表于 01-13 21:56 ?1.1w次閱讀
    MATLAB如何<b class='flag-5'>實(shí)現(xiàn)</b>圖像<b class='flag-5'>增強(qiáng)</b><b class='flag-5'>灰度</b>變換<b class='flag-5'>直方圖</b>均衡匹配

    基于直方圖算法FPGA設(shè)計(jì)架構(gòu)

    直方圖統(tǒng)計(jì)在圖像增強(qiáng)和目標(biāo)檢測(cè)領(lǐng)域有重要應(yīng)用,比如直方圖均衡,梯度直方圖。直方圖的不同種類和
    發(fā)表于 04-20 10:47 ?1562次閱讀
    基于<b class='flag-5'>直方圖</b><b class='flag-5'>算法</b>的<b class='flag-5'>FPGA</b>設(shè)計(jì)架構(gòu)

    如何使用FPGA實(shí)現(xiàn)實(shí)時(shí)圖像增強(qiáng)算法

    FPGA,通過(guò)并行處理結(jié)構(gòu)及流水線技術(shù),可實(shí)時(shí)處理每秒50幀780×582×12bits的可見光圖像。在處理視頻的過(guò)程,由前一幀圖像的直方圖信息,來(lái)
    發(fā)表于 02-03 15:21 ?10次下載
    如何使用<b class='flag-5'>FPGA</b><b class='flag-5'>實(shí)現(xiàn)</b>實(shí)時(shí)圖像<b class='flag-5'>增強(qiáng)</b><b class='flag-5'>算法</b>

    剖析FPGA灰度直方圖線性拉伸

    ,保留了直方圖基本的輪廓,同時(shí)將直方圖范圍拉伸至0~255。 算法也比較容易理解,f(x,y)為輸入圖像,得到輸出圖像g(x,y) 其中A和B可以分別定義為圖像的最小灰度值與最大
    的頭像 發(fā)表于 07-02 10:37 ?4045次閱讀
    剖析<b class='flag-5'>FPGA</b><b class='flag-5'>灰度</b><b class='flag-5'>直方圖</b>線性拉伸

    基于FPGA實(shí)現(xiàn)圖像直方圖設(shè)計(jì)

    直方圖統(tǒng)計(jì)的原理 直方圖統(tǒng)計(jì)從數(shù)學(xué)上來(lái)說(shuō),是對(duì)圖像的像素點(diǎn)進(jìn)行統(tǒng)計(jì)。圖像
    的頭像 發(fā)表于 12-24 10:24 ?1390次閱讀
    基于<b class='flag-5'>FPGA</b><b class='flag-5'>實(shí)現(xiàn)</b>圖像<b class='flag-5'>直方圖</b>設(shè)計(jì)