91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

采用FPGA器件實(shí)現(xiàn)低時(shí)域數(shù)據(jù)異步轉(zhuǎn)換

電子設(shè)計(jì) ? 來源:郭婷 ? 作者:電子設(shè)計(jì) ? 2019-05-20 08:00 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

隨著EDA技術(shù)的發(fā)展,由于其在電子系統(tǒng)設(shè)計(jì)領(lǐng)域中的明顯優(yōu)勢(shì),FPGA已經(jīng)在許多方面得到了廣泛應(yīng)用,特別是在無線通信領(lǐng)域,F(xiàn)PGA以其極強(qiáng)的實(shí)時(shí)性,指令軟件編程的極大靈活性贏得了巨大的市場(chǎng)。本文采用FPGA來設(shè)計(jì)一款廣泛應(yīng)用于計(jì)算機(jī)、Modem、數(shù)據(jù)終端以及許多其他數(shù)字設(shè)備之間的數(shù)據(jù)傳輸?shù)膶S卯惒讲⑿?a href="http://m.makelele.cn/v/tag/13179/" target="_blank">通信接口芯片,實(shí)現(xiàn)了某一時(shí)鐘域(如66 MHz)的8位并行數(shù)據(jù)到另一低時(shí)鐘域(如40 MHz)16位并行數(shù)據(jù)的異步轉(zhuǎn)換,并且客戶可以根據(jù)自己的要求進(jìn)行數(shù)據(jù)定義。完成數(shù)據(jù)在不同時(shí)鐘域間的正確傳遞的同時(shí)防止亞穩(wěn)態(tài)的出現(xiàn),保持系統(tǒng)的穩(wěn)定,是電路設(shè)計(jì)的關(guān)鍵。

1 時(shí)鐘域轉(zhuǎn)換中亞穩(wěn)態(tài)的產(chǎn)生

觸發(fā)器是數(shù)字電路設(shè)計(jì)中的一個(gè)重要元件,而觸發(fā)器工作過程中存在數(shù)據(jù)建立與保持時(shí)間的約束,如果這種約束得不到滿足,觸發(fā)器就會(huì)進(jìn)入某個(gè)不確定狀態(tài)——亞穩(wěn)態(tài)。亞穩(wěn)態(tài)的存在可能導(dǎo)致連鎖反應(yīng),以致引起整個(gè)系統(tǒng)功能混亂。在單時(shí)鐘域電路設(shè)計(jì)中由于不存在時(shí)鐘之間的延遲和錯(cuò)位,所以建立條件和保持條件的時(shí)間約束容易滿足。而在多時(shí)鐘域里由于各個(gè)模塊的異步性,則必須考慮亞穩(wěn)態(tài)的發(fā)生,如圖1所示。

采用FPGA器件實(shí)現(xiàn)低時(shí)域數(shù)據(jù)異步轉(zhuǎn)換

2 多時(shí)鐘域數(shù)據(jù)傳遞方案

多時(shí)鐘域傳遞的信號(hào)有兩種,其一為控制信號(hào),其二為數(shù)據(jù)流信號(hào)。針對(duì)這兩種不同的信號(hào),分別采取不同方案遏制系統(tǒng)墮入亞穩(wěn)態(tài)。對(duì)控制信號(hào)采用同步器裝置,即在2個(gè)不同的時(shí)鐘域之間插入同步器;而對(duì)于不同獨(dú)立時(shí)鐘域之間的數(shù)據(jù)流傳遞,為了避免異步時(shí)鐘域產(chǎn)生錯(cuò)誤的采樣電平,采用FIFO存儲(chǔ)器作為其轉(zhuǎn)換接口,在輸入端口使用寫時(shí)鐘寫數(shù)據(jù),在輸出端口使用讀時(shí)鐘讀數(shù)據(jù),這樣就完成了異步時(shí)鐘域之間的數(shù)據(jù)交換。

芯片的總體邏輯框圖如圖2所示,圖中輸入輸出信號(hào)定義如表1所示。

從邏輯結(jié)構(gòu)上將芯片劃分為3塊:寫時(shí)鐘域I/OBUFFER、讀時(shí)鐘域I/O BUFFER及FIFO存儲(chǔ)器。I/O BUFFER的主要作用是對(duì)外部信號(hào)進(jìn)行預(yù)處理,消除外部信號(hào)的毛刺,保證信號(hào)可靠并使外部的信號(hào)與時(shí)鐘信號(hào)同步,消除不穩(wěn)定的因素。根據(jù)信號(hào)的數(shù)目,BUFFER由相應(yīng)數(shù)目的多個(gè)D觸發(fā)器構(gòu)成。

采用FPGA器件實(shí)現(xiàn)低時(shí)域數(shù)據(jù)異步轉(zhuǎn)換

FIFO存儲(chǔ)器結(jié)構(gòu)框圖如圖3所示,他由雙端口存儲(chǔ)器(Dual Port RAM)、寫控制單元(Writc Control)和讀控制單元(Read Control)構(gòu)成。其中DUAL PORT RAM是由ISE6.0的一個(gè)編輯軟件CORE GENERATER自動(dòng)生成,使用者只需設(shè)定RAM的端口數(shù)、內(nèi)存大小和瀆寫控制便可以生成一個(gè)適合程序的子模塊。由于讀寫時(shí)鐘屬于不同的時(shí)鐘域,滿幀信號(hào)Frame從寫控制單元向讀控制單元傳遞時(shí)必須采取同步器(Synchronizer)同步。

采用FPGA器件實(shí)現(xiàn)低時(shí)域數(shù)據(jù)異步轉(zhuǎn)換

2.1 寫控制單元設(shè)計(jì)

寫控制單元主要的功能是根據(jù)寫數(shù)據(jù)有效信號(hào)wdataen判斷輸入數(shù)據(jù)是否正確,在檢測(cè)到寫入數(shù)據(jù)幀的開始標(biāo)志位wsof后開始計(jì)數(shù)控制寫指針waddr的移動(dòng),將正確的數(shù)據(jù)寫入DUAL PORT RAM中,并在一幀數(shù)據(jù)寫滿后向讀控制單元發(fā)出寫數(shù)據(jù)滿幀信號(hào)wframe。為防止亞穩(wěn)態(tài)的出現(xiàn),設(shè)計(jì)中采取了兩個(gè)措施:一是采用鎖存器將幀頭信號(hào)wsof拉長(zhǎng),確保其被穩(wěn)定的采集;二是采用Gray編碼計(jì)數(shù)器替代普通二進(jìn)制編碼計(jì)數(shù)器來控制寫指針waddr的移動(dòng),因?yàn)镚ray碼相鄰兩個(gè)編碼之間有且只有1位發(fā)生變化從而抑制了競(jìng)爭(zhēng)冒險(xiǎn)的出現(xiàn)。

2.2 同步器設(shè)計(jì)

寫控制單元發(fā)出的寫數(shù)據(jù)滿幀信號(hào)wframe屬于控制信號(hào),他從寫時(shí)域進(jìn)入讀時(shí)域必須采用同步器實(shí)現(xiàn)信號(hào)同步,將寫時(shí)域的滿幀信號(hào)wframe變換為讀時(shí)域的滿幀信號(hào)rframe。由于信號(hào)是從高時(shí)鐘域(66 MHz)流向低時(shí)鐘域(40 MHz),因此采用如圖4所示的同步器。

采用FPGA器件實(shí)現(xiàn)低時(shí)域數(shù)據(jù)異步轉(zhuǎn)換

同步器時(shí)序圖如圖5所示,可見在寫時(shí)域的滿幀信號(hào)wframe經(jīng)過3個(gè)clka周期延后跨越到讀時(shí)鐘域。

采用FPGA器件實(shí)現(xiàn)低時(shí)域數(shù)據(jù)異步轉(zhuǎn)換

2.3 讀控制單元設(shè)計(jì)

數(shù)據(jù)從寫時(shí)域傳遞到讀時(shí)域,時(shí)鐘發(fā)生了變化,而且讀控制單元的行為受到寫控制單元及Dual Port RAM中數(shù)據(jù)的存儲(chǔ)情況的雙重制約,因此他的設(shè)計(jì)是整個(gè)芯片設(shè)計(jì)成功的關(guān)鍵。

由于當(dāng)Dual Port RAM中寫入一幀完整的正確數(shù)據(jù)后才能輸出,所以讀控制首先必須判斷Dual Port RAM一幀是否寫滿。榆測(cè)到滿幀信號(hào)rframe后,在等待輸出數(shù)據(jù)幀頭信號(hào)rfp到來后控制讀指針waddr移動(dòng)讀出數(shù)據(jù),并置位rvalid表征輸出數(shù)據(jù)的可靠性。

部分程序沒計(jì)如下:

采用FPGA器件實(shí)現(xiàn)低時(shí)域數(shù)據(jù)異步轉(zhuǎn)換

采用FPGA器件實(shí)現(xiàn)低時(shí)域數(shù)據(jù)異步轉(zhuǎn)換

3 多時(shí)鐘域數(shù)據(jù)傳遞的FPGA實(shí)現(xiàn)

設(shè)計(jì)方案完成后選用Xilinx Spartan.II FPGA實(shí)現(xiàn)電路,并在XilinxISE6.0集成環(huán)境下用Modelsim5.7進(jìn)行了電路仿真。

圖6為寫使能信號(hào)dataen恒為有效值“1”的仿真結(jié)果截圖。

采用FPGA器件實(shí)現(xiàn)低時(shí)域數(shù)據(jù)異步轉(zhuǎn)換

可見,在寫使能信號(hào)dataen恒為有效值“1”的情況下,在寫時(shí)鐘clka控制下當(dāng)寫數(shù)據(jù)幀頭信號(hào)sof有效時(shí),寫控制器開始寫入數(shù)據(jù),接收到連續(xù)8個(gè)數(shù)據(jù)后,寫控制器發(fā)出一個(gè)幀滿信號(hào)wframe。wframe信號(hào)經(jīng)過異步轉(zhuǎn)換后轉(zhuǎn)換成clkb時(shí)鐘域的信號(hào)。在讀控制器的控制下,當(dāng)clkb時(shí)鐘處于上升沿,并且檢測(cè)到讀出數(shù)據(jù)幀頭fp時(shí),開始從outdata向外發(fā)送數(shù)據(jù),并將valid置為有效。

圖7為當(dāng)寫使能信號(hào)dataen變化時(shí)的仿真結(jié)果截圖。

可見,將dataen置低后,系統(tǒng)不再接受寫入數(shù)據(jù),所以也不再輸出數(shù)據(jù),valid被置為低電平,輸出數(shù)據(jù)無效。寫控制的使能端控制達(dá)到要求。

采用FPGA器件實(shí)現(xiàn)低時(shí)域數(shù)據(jù)異步轉(zhuǎn)換

4 結(jié) 語

針對(duì)異步并行通信接口芯片設(shè)計(jì)中涉及的多時(shí)鐘域的數(shù)據(jù)傳遞問題,本文采用FIFO存儲(chǔ)器來完成不同時(shí)鐘域之間數(shù)據(jù)流傳遞、同步器來完成控制信號(hào)傳遞的方案。仿真驗(yàn)證結(jié)果表明,數(shù)據(jù)傳遞準(zhǔn)確、穩(wěn)定、可靠,沒有出現(xiàn)競(jìng)爭(zhēng)冒險(xiǎn)和亞穩(wěn)態(tài),完全達(dá)到了設(shè)計(jì)要求。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1661

    文章

    22442

    瀏覽量

    637451
  • 存儲(chǔ)器
    +關(guān)注

    關(guān)注

    39

    文章

    7744

    瀏覽量

    171896
  • 觸發(fā)器
    +關(guān)注

    關(guān)注

    14

    文章

    2064

    瀏覽量

    63456
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    基于FPGA異步FIFO的實(shí)現(xiàn)

    大家好,又到了每日學(xué)習(xí)的時(shí)間了,今天我們來聊一聊基于FPGA異步FIFO的實(shí)現(xiàn)。 一、FIFO簡(jiǎn)介 FIFO是英文First In First Out 的縮寫,是一種先進(jìn)先出的數(shù)據(jù)
    的頭像 發(fā)表于 06-21 11:15 ?7300次閱讀
    基于<b class='flag-5'>FPGA</b>的<b class='flag-5'>異步</b>FIFO的<b class='flag-5'>實(shí)現(xiàn)</b>

    基于FPGA器件實(shí)現(xiàn)異步FIFO讀寫系統(tǒng)的設(shè)計(jì)

    異步 FIFO 讀寫分別采用相互異步的不同時(shí)鐘。在現(xiàn)代集成電路芯片中,隨著設(shè)計(jì)規(guī)模的不斷擴(kuò)大,一個(gè)系統(tǒng)中往往含有數(shù)個(gè)時(shí)鐘,多時(shí)鐘域帶來的一個(gè)問題就是,如何設(shè)計(jì)異步時(shí)鐘之間的接口電路。
    發(fā)表于 07-16 17:41 ?1621次閱讀
    基于<b class='flag-5'>FPGA</b><b class='flag-5'>器件</b><b class='flag-5'>實(shí)現(xiàn)</b><b class='flag-5'>異步</b>FIFO讀寫系統(tǒng)的設(shè)計(jì)

    多時(shí)鐘域數(shù)據(jù)傳遞的Spartan-II FPGA實(shí)現(xiàn)

    FPGA來設(shè)計(jì)一款廣泛應(yīng)用于計(jì)算機(jī)、Modem、數(shù)據(jù)終端以及許多其他數(shù)字設(shè)備之間的數(shù)據(jù)傳輸?shù)膶S?b class='flag-5'>異步并行通信接口芯片,實(shí)現(xiàn)了某一時(shí)鐘域(如6
    發(fā)表于 09-07 09:16

    FPGA參賽作品】生理電信號(hào)同步多通道數(shù)據(jù)采集系統(tǒng)的設(shè)...

    【背景】針對(duì)當(dāng)前生理電信號(hào)采集設(shè)備多為異步數(shù)據(jù)采集設(shè)備,高速模擬復(fù)用開關(guān)無法實(shí)現(xiàn)理想開、關(guān)狀態(tài),各信號(hào)通道串?dāng)_較大,開關(guān)的開啟、關(guān)閉無法實(shí)現(xiàn)時(shí)域同步;依據(jù)數(shù)字信號(hào)處理理論:
    發(fā)表于 06-14 00:11

    采用FPGA的數(shù)字視頻接口轉(zhuǎn)換設(shè)備設(shè)計(jì)

    引言  本文從實(shí)際應(yīng)用的角度出發(fā),采用FPGA作為主控芯片,設(shè)計(jì)了一款數(shù)字視頻接口轉(zhuǎn)換設(shè)備,該設(shè)備針對(duì)于MT9M111這款數(shù)字圖像傳感器產(chǎn)生的ITU-R BT.656格式數(shù)據(jù)進(jìn)行采集、
    發(fā)表于 04-17 07:00

    采用FPGA的數(shù)字視頻接口轉(zhuǎn)換設(shè)備

    作者:武漢大學(xué)物理科學(xué)與技術(shù)學(xué)院 趙東方 李雄 于心亮 程方敏引言本文從實(shí)際應(yīng)用的角度出發(fā),采用FPGA作為主控芯片,設(shè)計(jì)了一款數(shù)字視頻接口轉(zhuǎn)換設(shè)備,該設(shè)備針對(duì)于MT9M111這款數(shù)字圖像傳感器產(chǎn)生
    發(fā)表于 04-23 07:00

    采用FT245BM和FPGA實(shí)現(xiàn)USB接口設(shè)計(jì)

    USB數(shù)據(jù)與并行I/O口數(shù)據(jù)的交換緩沖區(qū)。FIFO實(shí)現(xiàn)與外界(微控制器、FPGA或其它器件)的接口,主要通過8根
    發(fā)表于 04-26 07:00

    采用FPGA實(shí)現(xiàn)數(shù)字視頻轉(zhuǎn)換接口設(shè)計(jì)

    引言   本文從實(shí)際應(yīng)用的角度出發(fā),采用FPGA作為主控芯片,設(shè)計(jì)了一款數(shù)字視頻接口轉(zhuǎn)換設(shè)備。 該設(shè)備針對(duì)于MT9M111這款數(shù)字圖像傳感器產(chǎn)生的ITU-R BT.656格式數(shù)據(jù)進(jìn)行采
    發(fā)表于 05-05 09:29

    采用FPGA的數(shù)字視頻接口轉(zhuǎn)換設(shè)備設(shè)計(jì)

    引言本文從實(shí)際應(yīng)用的角度出發(fā),采用FPGA作為主控芯片,設(shè)計(jì)了一款數(shù)字視頻接口轉(zhuǎn)換設(shè)備,該設(shè)備針對(duì)于MT9M111這款數(shù)字圖像傳感器產(chǎn)生的ITU-R BT.656格式數(shù)據(jù)進(jìn)行采集、色彩
    發(fā)表于 05-29 05:00

    等效時(shí)間采樣技術(shù)的原理作用及采用FPGA器件實(shí)現(xiàn)系統(tǒng)的設(shè)計(jì)

    的頻率,但是由于系統(tǒng)的ADC 器件時(shí)鐘速率并不能達(dá)到要求的高頻速率或者存儲(chǔ)處理速度等不能滿足要求因此我們可以采用低速ADC 器件通過等效時(shí)間采樣來對(duì)寬帶模擬信號(hào)進(jìn)行數(shù)據(jù)采集從而使系統(tǒng)易
    發(fā)表于 10-21 16:43

    請(qǐng)問怎么采用FPGA和集成器件實(shí)現(xiàn)IJF編碼?

    IJF編碼是什么原理?如何實(shí)現(xiàn)IJF編碼?采用FPGA和集成器件實(shí)現(xiàn)IJF編碼
    發(fā)表于 04-13 06:56

    如何實(shí)現(xiàn)時(shí)域數(shù)據(jù)異步轉(zhuǎn)換

    時(shí)鐘域轉(zhuǎn)換中亞穩(wěn)態(tài)是怎樣產(chǎn)生的?多時(shí)鐘域數(shù)據(jù)傳遞的FPGA實(shí)現(xiàn)
    發(fā)表于 04-30 06:06

    同步異步通信轉(zhuǎn)換的CPLD_FPGA設(shè)計(jì)

    同步異步通信轉(zhuǎn)換的CPLD_FPGA設(shè)計(jì),有需要的下來看看
    發(fā)表于 12-16 22:13 ?8次下載

    采用FPGA器件和模數(shù)轉(zhuǎn)換實(shí)現(xiàn)A/D數(shù)據(jù)采集卡的設(shè)計(jì)

    可編程邏輯器件(又稱FPGA)EPM7128SQC100-7和AD公司的高速模數(shù)轉(zhuǎn)換器(A/D)AD9054BST-135來實(shí)現(xiàn)。
    的頭像 發(fā)表于 03-04 08:10 ?4663次閱讀
    <b class='flag-5'>采用</b><b class='flag-5'>FPGA</b><b class='flag-5'>器件</b>和模數(shù)<b class='flag-5'>轉(zhuǎn)換</b>器<b class='flag-5'>實(shí)現(xiàn)</b>A/D<b class='flag-5'>數(shù)據(jù)</b>采集卡的設(shè)計(jì)

    采用StratixⅡ FPGA器件提高加法樹性能并實(shí)現(xiàn)設(shè)計(jì)

    圖2列出了和傳統(tǒng)的4輸入LUT結(jié)構(gòu)的FPGA相比較,采用ALM的StratixⅡFPGA器件例化3輸入加法器的優(yōu)勢(shì)。從圖2中可以清楚地看出,對(duì)于同樣3個(gè)2 b
    發(fā)表于 03-03 10:45 ?1787次閱讀
    <b class='flag-5'>采用</b>StratixⅡ <b class='flag-5'>FPGA</b><b class='flag-5'>器件</b>提高加法樹性能并<b class='flag-5'>實(shí)現(xiàn)</b>設(shè)計(jì)