SNx5DPHY440SS MIPI? CSI - 2/DSI DPHY重定時(shí)器:設(shè)計(jì)與應(yīng)用解析
在當(dāng)今的電子設(shè)備中,高速數(shù)據(jù)傳輸和低功耗設(shè)計(jì)是至關(guān)重要的。SNx5DPHY440SS MIPI? CSI - 2/DSI DPHY重定時(shí)器作為一款關(guān)鍵的硬件組件,為數(shù)據(jù)傳輸提供了高效、穩(wěn)定的解決方案。下面將從特性、應(yīng)用、規(guī)格等多個(gè)方面對(duì)其進(jìn)行詳細(xì)解析。
文件下載:sn75dphy440ss.pdf
特性亮點(diǎn)
標(biāo)準(zhǔn)兼容性與速率支持
SNx5DPHY440SS符合MIPI? DPHY 1.1規(guī)范,能夠?qū)崿F(xiàn)低成本電纜解決方案。在1.5Gbps速率下最多支持4條通道,CSI - 2/DSI時(shí)鐘速率范圍為100MHz至750MHz,這使得它在不同的數(shù)據(jù)傳輸場(chǎng)景中都能發(fā)揮出色的性能。
低功耗設(shè)計(jì)
該器件在關(guān)斷狀態(tài)下的功耗低于1mW,還支持MIPI? DSI雙向LP模式、ULPS和LP功耗狀態(tài),大大降低了整體功耗,適用于對(duì)功耗敏感的移動(dòng)設(shè)備。
可調(diào)節(jié)參數(shù)
它具有可調(diào)輸出電壓擺幅、可選TX預(yù)加重電平、可調(diào)RX EQ以補(bǔ)償ISI損耗以及可配置邊沿速率控制等特性。這些可調(diào)節(jié)的參數(shù)使得工程師可以根據(jù)具體的應(yīng)用場(chǎng)景進(jìn)行靈活配置,優(yōu)化信號(hào)傳輸質(zhì)量。
保護(hù)與溫度范圍
具備ESD HBM 3kV保護(hù),確保了器件在復(fù)雜環(huán)境下的可靠性。同時(shí),SN65DPHY440SS適用于 - 40°C至85°C的工業(yè)溫度范圍,SN75DPHY440SS適用于0°C至70°C的商用溫度范圍,由1.8V單電源供電,具有廣泛的適用性。
應(yīng)用場(chǎng)景
SNx5DPHY440SS的應(yīng)用場(chǎng)景十分廣泛,常見于筆記本電腦、掀合式電腦、平板電腦和攝像頭等設(shè)備中。在這些設(shè)備中,它能夠有效地補(bǔ)償PCB、連接器和電纜相關(guān)頻率損耗和開關(guān)相關(guān)損耗,提供最佳的DP電氣性能。
規(guī)格參數(shù)
絕對(duì)最大額定值
了解器件的絕對(duì)最大額定值對(duì)于確保其安全運(yùn)行至關(guān)重要。例如,其DPHY Lane I/O差分電壓范圍為 - 0.3V至1.4V,最大結(jié)溫為105°C,存儲(chǔ)溫度范圍為 - 65°C至150°C。超出這些額定值可能會(huì)導(dǎo)致器件永久性損壞。
ESD評(píng)級(jí)
該器件的人體模型(HBM)ESD評(píng)級(jí)為±3000V,帶電設(shè)備模型(CDM)ESD評(píng)級(jí)為±1000V,這表明它具有較好的靜電防護(hù)能力。
推薦工作條件
推薦的VCC電源電壓為1.62V至1.98V,SN65DPHY440SS的工作溫度范圍為 - 40°C至85°C,SN75DPHY440SS為0°C至70°C。在這些條件下運(yùn)行,器件能夠發(fā)揮最佳性能。
電氣特性
包括不同工作模式下的功耗、輸入輸出電壓、電流、電阻等參數(shù)。例如,在正常運(yùn)行4條數(shù)據(jù)通道加時(shí)鐘時(shí),功耗為150mW;在LP11模式下,功耗為14mW。這些參數(shù)為工程師進(jìn)行電路設(shè)計(jì)和功耗評(píng)估提供了重要依據(jù)。
詳細(xì)描述
功能概述
DPHY440是一款1至4通道時(shí)鐘MIPI? DPHY重定時(shí)器,用于重新生成DPHY信令。它的輸入端口具有可配置的均衡器,輸出引腳會(huì)自動(dòng)補(bǔ)償時(shí)鐘和數(shù)據(jù)間的不一致偏移。輸出電壓擺幅和邊沿速率可通過相應(yīng)引腳進(jìn)行調(diào)節(jié),并且針對(duì)移動(dòng)應(yīng)用進(jìn)行了優(yōu)化,在檢測(cè)到ULPS和LP狀態(tài)時(shí)可切換到低功耗模式。
功能特性
HS接收均衡
支持0dB、2.5dB和5dB三個(gè)級(jí)別的接收均衡,可根據(jù)EQ/SCL引腳狀態(tài)在750MHz時(shí)進(jìn)行設(shè)置,以補(bǔ)償通道中的ISI損耗。
HS TX邊沿速率控制
支持控制高速發(fā)射器的上升和下降時(shí)間,根據(jù)ERC/SDA引腳狀態(tài)進(jìn)行設(shè)置,有助于改善EMI性能。同時(shí),也支持LP接口的邊沿速率控制。
TX電壓擺幅和預(yù)加重控制
提供0dB和2.5dB兩個(gè)級(jí)別的預(yù)加重設(shè)置,可根據(jù)VSADJ_CFG0和PRE_CFG1引腳狀態(tài)進(jìn)行調(diào)節(jié),以補(bǔ)償通道損耗。
動(dòng)態(tài)去斜
實(shí)現(xiàn)動(dòng)態(tài)去斜功能,能夠連續(xù)對(duì)HS數(shù)據(jù)進(jìn)行去斜處理,并在輸出端提供重新定時(shí)的版本,確保數(shù)據(jù)的準(zhǔn)確傳輸。
功能模式
關(guān)機(jī)模式
通過將RSTN引腳置低,可使器件進(jìn)入低功耗關(guān)機(jī)狀態(tài),此時(shí)忽略輸入引腳的活動(dòng)。退出該模式后,器件進(jìn)入LP模式。
LP模式
在該模式下,器件在DA和DB引腳之間傳遞LP信號(hào),HS接收器和發(fā)射器的內(nèi)部終端禁用。
ULPS模式
從LP模式進(jìn)入,僅保持LP信令所需的邏輯活動(dòng),關(guān)閉HS操作所需的邏輯,進(jìn)一步降低功耗。
HS模式
當(dāng)檢測(cè)到LP信號(hào)序列時(shí)進(jìn)入,此時(shí)HS接收器和發(fā)射器的內(nèi)部終端啟用,動(dòng)態(tài)去斜功能開啟。
應(yīng)用與實(shí)現(xiàn)
應(yīng)用信息
在DSI應(yīng)用中,支持最多4條DSI DPHY通道和1條時(shí)鐘通道,其中通道0用于GPU和DSI面板之間的反向通道通信,且必須連接到GPU和面板的通道0。在CSI - 2應(yīng)用中,支持4條CSI - 2 DPHY通道加時(shí)鐘,無通道順序要求,所有可能的組合均支持。
典型應(yīng)用
CSI - 2實(shí)現(xiàn)
以一個(gè)典型的CSI - 2應(yīng)用為例,系統(tǒng)中從相機(jī)到DPHY440的跡線長(zhǎng)度與從DPHY440到APU的跡線長(zhǎng)度不同,因此需要對(duì)接收器和發(fā)射器側(cè)設(shè)置不同的預(yù)加重和均衡參數(shù)。在這個(gè)例子中,數(shù)據(jù)速率為1Gbps,器件靠近APU,輸出跡線短,可將ERC引腳配置為250ps的上升/下降時(shí)間,PRE引腳配置為0dB,VSADJ配置為200mV,EQ設(shè)置為0dB或2.5dB。
復(fù)位實(shí)現(xiàn)
DPHY440的RSTN輸入用于控制器件復(fù)位和進(jìn)入低功耗模式。在VCC電源穩(wěn)定后,將RSTN引腳從低電平轉(zhuǎn)換為高電平可實(shí)現(xiàn)復(fù)位??梢酝ㄟ^系統(tǒng)提供的控制信號(hào)或外接電容來實(shí)現(xiàn)這一功能。
電源供應(yīng)建議
建議在每個(gè)電源引腳使用0.1μF的電容,以確保電源的穩(wěn)定性。
布局指南
在PCB布局時(shí),DAxP/N和DB*P/N對(duì)應(yīng)采用100Ω差分阻抗(±15%)或50Ω單端阻抗(±15%)進(jìn)行布線,遠(yuǎn)離其他高速信號(hào),保持長(zhǎng)度匹配,減少差分走線的彎曲,避免在平面分割上布線等。這些布局要求有助于減少信號(hào)干擾,提高信號(hào)傳輸質(zhì)量。
總結(jié)
SNx5DPHY440SS MIPI? CSI - 2/DSI DPHY重定時(shí)器以其豐富的特性、廣泛的應(yīng)用場(chǎng)景和詳細(xì)的規(guī)格參數(shù),為電子工程師在高速數(shù)據(jù)傳輸設(shè)計(jì)中提供了一個(gè)可靠的選擇。在實(shí)際應(yīng)用中,工程師需要根據(jù)具體的設(shè)計(jì)需求,合理配置器件的參數(shù),并遵循布局和電源供應(yīng)建議,以確保系統(tǒng)的性能和穩(wěn)定性。你在使用這款器件的過程中遇到過哪些問題呢?歡迎在評(píng)論區(qū)分享交流。
發(fā)布評(píng)論請(qǐng)先 登錄
關(guān)于MIPI DPHY和MIPI CPHY接口比較及FPGA實(shí)現(xiàn)方案
基于Xilinx FPGA實(shí)現(xiàn)MIPI DPHY接口案例分析
MIPI2.5G DPHY CSI2DSI demo移植 -v1
SN65DPHY440SS 4組數(shù)據(jù)輸入輸出的內(nèi)部結(jié)構(gòu)是否一樣?
請(qǐng)問SN65DPHY440SS最大能支持多長(zhǎng)的FPC?
關(guān)于SN65DPHY440SS這顆芯片的使用
RK3566/RK3568平臺(tái)上的Camera使用指南
請(qǐng)問RK3568 MIPI RX DPHY接收MIPI協(xié)議的是否同時(shí)支持CSI與DSI兩種協(xié)議?
SN75DPHY440SS MIPI? CSI-2/DSI DPHY 重定時(shí)器
SN65DPHY440SS SN65DPHY440SS CSI-2/DSI DPHY 重定時(shí)器
SNx5DPHY440SS CSI-2/DSI DPHY 重計(jì)時(shí)器數(shù)據(jù)表
基于高云Arora-V 60K FPGA實(shí)現(xiàn)的MIPI CPHY轉(zhuǎn)MIPI DPHY透?jìng)髂K
SNx5DPHY440SS MIPI? CSI - 2/DSI DPHY重定時(shí)器:設(shè)計(jì)與應(yīng)用解析
評(píng)論