探索DS90C383/DS90CF384:高性能LVDS解決方案
在電子設計領域,數(shù)據(jù)傳輸?shù)母咝院头€(wěn)定性一直是工程師們關注的重點。今天,我們將深入探討DS90C383和DS90CF384這對組合,它們在平板顯示數(shù)據(jù)傳輸方面展現(xiàn)出了卓越的性能。
文件下載:ds90cf384.pdf
一、產品概述
DS90C383是一款+3.3V可編程LVDS發(fā)射器,而DS90CF384則是對應的+3.3V LVDS接收器,它們專為24位平板顯示(FPD)Link - 65 MHz應用而設計。DS90C383能將28位的LVCMOS/LVTTL數(shù)據(jù)轉換為四個LVDS(低電壓差分信號)數(shù)據(jù)流,同時通過第五個LVDS鏈路并行傳輸一個鎖相的發(fā)送時鐘。每一個發(fā)送時鐘周期,28位的輸入數(shù)據(jù)都會被采樣并傳輸。DS90CF384則負責將LVDS數(shù)據(jù)流轉換回28位的LVCMOS/LVTTL數(shù)據(jù)。
在65 MHz的發(fā)送時鐘頻率下,每個LVDS數(shù)據(jù)通道能以455 Mbps的速率傳輸24位的RGB數(shù)據(jù)和3位的LCD定時與控制數(shù)據(jù)(FPLINE、FPFRAME、DRDY),使用65 MHz時鐘時,數(shù)據(jù)吞吐量可達227 Mbytes/sec。這種高速的數(shù)據(jù)傳輸能力使得它們在高分辨率顯示應用中表現(xiàn)出色。
二、產品特性亮點
1. 時鐘支持與可編程性
支持20至65 MHz的移位時鐘,并且DS90C383發(fā)射器的選通脈沖是可編程的,可以選擇上升沿或下降沿選通,這為與各種圖形控制器的接口提供了便利。想象一下,在不同的應用場景中,我們可以根據(jù)實際需求靈活調整選通方式,以實現(xiàn)最佳的數(shù)據(jù)傳輸效果,這是不是非常實用呢?
2. 電源與功耗優(yōu)勢
采用單3.3V電源供電,芯片組(發(fā)射器 + 接收器)的典型功耗小于250 mW,還有功耗極低的掉電模式(總功耗小于0.5 mW)。這不僅降低了系統(tǒng)的功耗,還減少了散熱設計的難度,對于一些對功耗敏感的應用,如便攜式設備,是一個非常重要的特性。
3. 高帶寬與兼容性
支持VGA、SVGA、XGA及更高的尋址能力,帶寬高達227 Megabytes/sec,吞吐量可達1.8 Gbps。同時,窄總線設計減少了電纜尺寸和成本,290 mV擺幅的LVDS設備有助于降低電磁干擾(EMI)。此外,它們還與TIA/EIA - 644 LVDS標準兼容,并且具有大于7 kV的靜電放電(ESD)額定值,工作溫度范圍為 - 40?C至 + 85?C,這使得它們在各種環(huán)境下都能穩(wěn)定工作。
4. 封裝優(yōu)勢
提供56引腳的TSSOP封裝和64球、0.8mm細間距球柵陣列(FBGA)封裝。FBGA封裝相比TSSOP封裝,PCB占用面積減少了44%,這對于空間有限的設計來說是一個很大的優(yōu)勢。
三、電氣特性分析
1. 電源電流
在不同的工作頻率和模式下,發(fā)射器和接收器的電源電流有所不同。例如,在32.5 MHz、RL = 100Ω、CL = 5 pF的條件下,發(fā)射器的電源電流典型值為31至45 mA;在65 MHz時,典型值為42至55 mA。接收器在不同條件下的電源電流也有相應的范圍,這些數(shù)據(jù)為我們在設計電源供應電路時提供了重要的參考。
2. 開關特性
包括LVDS信號的高低電平轉換時間、時鐘輸入輸出的延遲、通道間的偏斜等。例如,LVDS低到高和高到低的轉換時間典型值為0.75至1.5 ns,這些特性對于保證數(shù)據(jù)傳輸?shù)臏蚀_性和穩(wěn)定性至關重要。我們在設計電路時,需要充分考慮這些開關特性,以避免信號失真和數(shù)據(jù)錯誤。
四、應用信息與升級注意事項
1. 向后兼容性
DS90C383和DS90CF384與現(xiàn)有的5V FPD Link發(fā)射器/接收器對(如DS90CR583、DS90CR584、DS90CF583和DS90CF584)向后兼容。但從5V系統(tǒng)升級到3.3V系統(tǒng)時,需要注意以下幾點:
- 電源更改:將5V電源供應改為3.3V,并為發(fā)射器和接收器的VCC、LVDS VCC和PLL VCC提供該電源。這可能會使系統(tǒng)中去除一個5V電源,并且可以從現(xiàn)有的3V電源獲取電力。
- 選通引腳配置:DS90C383發(fā)射器有一個上升/下降沿選通選擇引腳(原5V產品中為VCC連接)。當該引腳連接到VCC時,設備配置為上升沿選通;當從5V下降沿發(fā)射器轉換到3.3V發(fā)射器時,若要保證下降沿選通,需要將該引腳連接到地或不連接。
- 輸入電平:DS90C383發(fā)射器的輸入和控制輸入接受3.3V TTL/CMOS電平,不支持5V電平。
2. 引腳描述
文檔詳細給出了DS90C383和DS90CF384在不同封裝下的引腳描述,包括引腳的功能、輸入輸出類型等。這對于我們進行電路設計和PCB布局非常重要,我們需要根據(jù)這些引腳信息正確連接各個器件,以確保系統(tǒng)的正常運行。
五、總結
DS90C383和DS90CF384以其高速的數(shù)據(jù)傳輸能力、低功耗、高兼容性和靈活的可編程性,成為平板顯示數(shù)據(jù)傳輸領域的優(yōu)秀解決方案。無論是在高分辨率顯示器、工業(yè)控制顯示還是其他相關應用中,它們都能為工程師們提供可靠的支持。在實際設計中,我們需要充分了解它們的特性和電氣參數(shù),結合具體的應用需求進行合理的設計和優(yōu)化。你在使用類似的LVDS器件時,遇到過哪些挑戰(zhàn)呢?歡迎在評論區(qū)分享你的經(jīng)驗。
-
lvds
+關注
關注
2文章
1237瀏覽量
69812
發(fā)布評論請先 登錄
請問DS90CF384A能否進行18位LVDS數(shù)據(jù)格式傳輸?
DS90C383/DS90CF384,pdf datashe
DS90CF384 +3.3V LVDS 接收器 24 位平板顯示 (FPD) 鏈接 - 65 MHz
DS90CF384A/DS90CF364A數(shù)據(jù)表
DS90C383/DS90CF384可編程LVDS發(fā)射器24位平板顯示器(FPD)數(shù)據(jù)表
探索DS90C383/DS90CF384:高性能LVDS解決方案
評論