91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

RISC-V原廠的共同難題:如何讓工程師在2周內(nèi)上手你的芯片?

邊Jie ? 來源:邊Jie ? 作者:邊Jie ? 2026-02-02 09:11 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

RISC-V原廠的共同難題:如何讓工程師在2周內(nèi)上手你的芯片?

一、RISC-V的"最后一公里"困境

數(shù)據(jù):RISC-V芯片爆發(fā)式增長,但開發(fā)者學(xué)習(xí)周期仍然很長

2025年,國產(chǎn)RISC-V芯片迎來了前所未有的增長:

  • 出貨量 :突破 2億顆 ,較2024年增長150%
  • 市場份額 :在國內(nèi)MCU市場,RISC-V架構(gòu)的份額從12%提升至20%
  • 廠商數(shù)量 :超過50家廠商推出了RISC-V芯片

但數(shù)據(jù)背后的隱憂

我們對500名使用過RISC-V芯片的工程師進(jìn)行了調(diào)研,問題是:"你從熟悉ARM Cortex-M到熟練使用RISC-V芯片,花了多長時(shí)間?"

調(diào)研結(jié)果:

學(xué)習(xí)周期占比影響因素
2-3天15%使用圖形化配置工具
1-2周25%有ARM經(jīng)驗(yàn),使用SDK示例
2-4周40%手動配置寄存器,翻閱大量手冊
1個(gè)月以上20%缺乏文檔,學(xué)習(xí)曲線陡峭

結(jié)論80%的工程師需要1-4周才能熟練使用RISC-V芯片 ,遠(yuǎn)高于ARM Cortex-M的2-3天。

RISC-V原廠的商業(yè)代價(jià)

學(xué)習(xí)周期過長,直接導(dǎo)致了以下商業(yè)問題:

1. 項(xiàng)目機(jī)會流失

工業(yè)自動化客戶的案例:

  • 評估項(xiàng)目 :RISC-V芯片(600MHz,對標(biāo)STM32H7)vs STM32H7
  • RISC-V芯片優(yōu)勢 :價(jià)格便宜20%,性能相當(dāng)
  • 評估結(jié)果 :RISC-V芯片配置CANopen協(xié)議耗時(shí) 2周 ,STM32H7用CubeMX配置僅需2小時(shí)
  • 客戶決策 :選擇STM32H7
  • 訂單損失 :10萬顆/年,相當(dāng)于1000萬元年?duì)I收

2. 客戶信任度降低

新能源車企工程師的反饋:

"評估某RISC-V芯片時(shí),光配置時(shí)鐘樹就花了2天,最后還是沒配對。連基礎(chǔ)外設(shè)都這么難配,不敢用在核心產(chǎn)品上。"

信任度數(shù)據(jù)

我們對100名評估過RISC-V芯片的工程師進(jìn)行了信任度調(diào)研:

信任度問題占比影響
擔(dān)心開發(fā)周期過長65%評估階段流失
擔(dān)心量產(chǎn)問題難解決55%驗(yàn)證階段流失
擔(dān)心技術(shù)支持跟不上45%量產(chǎn)階段流失
擔(dān)心生態(tài)不完善40%長期合作猶豫

3. 生態(tài)建設(shè)緩慢

某RISC-V原廠的社區(qū)數(shù)據(jù):

指標(biāo)數(shù)據(jù)問題
開發(fā)者社區(qū)規(guī)模500人過小
每月新發(fā)帖50條活躍度低
每月新例程5個(gè)過少
社區(qū)分享率8%過低

根本原因

沒有足夠多的開發(fā)者使用,就沒有社區(qū)案例和教程,形成"開發(fā)者少→案例少→更少開發(fā)者"的惡性循環(huán)。


二、學(xué)習(xí)周期過長的根本原因

原因一:架構(gòu)碎片化,SDK不統(tǒng)一

RISC-V的開放性帶來了架構(gòu)的碎片化:

維度ARM Cortex-MRISC-V
指令集統(tǒng)一可擴(kuò)展(RV32I/M/A/F/C/D等組合)
中斷控制器NVIC(統(tǒng)一)PLIC、CLINT、自定義(各家不同)
時(shí)鐘系統(tǒng)統(tǒng)一架構(gòu)各家完全不同
外設(shè)IP半標(biāo)準(zhǔn)化完全自定義
調(diào)試接口SWD/JTAG(統(tǒng)一)JTAG(各家實(shí)現(xiàn)不同)

SDK碎片化

廠商SDK特點(diǎn)
兆易創(chuàng)新GD32VF SDK基于STM32 HAL庫修改
沁恒微電子CH32V SDK標(biāo)準(zhǔn)外設(shè)庫,風(fēng)格獨(dú)特
先楫半導(dǎo)體HPM SDK自研SDK,多核支持
進(jìn)迭時(shí)空K1 SDK基于GCC裸機(jī)開發(fā)
芯來科技Nuclei SDK開源,但僅支持芯來內(nèi)核

影響

換一款RISC-V芯片,就像學(xué)一門新架構(gòu),配置UART都要重新查手冊。

原因二:缺乏圖形化配置工具

ARM Cortex-M生態(tài)有完善的圖形化配置工具:

工具支持的芯片功能
STM32CubeMXSTM32全系列圖形化配置、代碼生成
MCUXpresso Config ToolsNXP LPC/i.MX RT系列圖形化配置、代碼生成
MPLAB Code ConfiguratorMicrochip PIC32系列圖形化配置、代碼生成

RISC-V生態(tài)的工具鏈現(xiàn)狀

數(shù)據(jù)

  • 80%的RISC-V原廠未提供圖形化配置工具
  • 15%提供基礎(chǔ)配置工具但功能簡陋
  • 僅5%具備接近CubeMX的配置能力

影響

沒有圖形化工具,配置時(shí)鐘樹、UART、SPI等外設(shè)需要翻閱100+頁手冊,耗時(shí)2-4小時(shí)。

原因三:文檔不友好,缺少應(yīng)用層文檔

ARM Cortex-M生態(tài)的文檔相對完善:

  • 數(shù)據(jù)手冊 :寄存器定義、電氣特性
  • 參考手冊 :外設(shè)詳細(xì)說明
  • 應(yīng)用筆記 :實(shí)戰(zhàn)案例、最佳實(shí)踐
  • 編程手冊 :API參考、代碼示例

RISC-V生態(tài)的文檔現(xiàn)狀

文檔類型ARM Cortex-MRISC-V
數(shù)據(jù)手冊? 完善? 基本完善
參考手冊? 完善?? 部分缺失
應(yīng)用筆記? 豐富? 嚴(yán)重缺乏
編程手冊? 完善?? 簡陋

影響

開發(fā)者只能依靠寄存器手冊和少量例程代碼,缺少應(yīng)用層指導(dǎo),學(xué)習(xí)曲線陡峭。


三、圖形化配置:RISC-V的"降維打擊"武器

STM32的成功證明:圖形化配置工具降低學(xué)習(xí)門檻

STM32的成功,不僅僅是因?yàn)橛布?yōu)秀,更是因?yàn)?CubeMX構(gòu)建的"工具鏈護(hù)城河" 。

CubeMX帶來的變化

指標(biāo)CubeMX之前CubeMX之后提升
學(xué)習(xí)周期2-4周2-3天縮短80-85%
配置時(shí)間1-2天5-10分鐘快95-99%
開發(fā)效率基準(zhǔn)提升3-5倍提升300-500%
開發(fā)者門檻高(需精通寄存器)中(圖形化操作)降低70%

RISC-V原廠需要復(fù)制CubeMX的成功模式。

McuStudio的RISC-V解決方案

McuStudio針對RISC-V的特性,開發(fā)了三大核心能力:

架構(gòu)無關(guān)的配置抽象

McuStudio通過抽象層設(shè)計(jì),將不同RISC-V廠商的外設(shè)配置統(tǒng)一為圖形化界面,支持所有外設(shè)配置

統(tǒng)一的配置體驗(yàn)

  • 無論選擇哪款RISC-V芯片,配置UART的方式都是一樣的
  • 時(shí)鐘樹配置界面統(tǒng)一,自動適配不同廠商的時(shí)鐘架構(gòu)
  • 引腳分配可視化,自動檢測引腳沖突

多工具鏈支持

McuStudio支持生成多種平臺工程,滿足不同開發(fā)者的偏好:

支持的平臺

平臺適用場景RISC-V支持
Keil MDK (需RISC-V插件)傳統(tǒng)嵌入式開發(fā)? 支持
IAR EWARM (支持RV32/64)高性能、低功耗項(xiàng)目? 支持
GCC (Makefile/CMake)開源項(xiàng)目、跨平臺? 完全支持
VSCode+EIDE現(xiàn)代開發(fā)體驗(yàn)? 完全支持
PlatformIO社區(qū)流行? 支持

工程生成流程

配置芯片 → 選擇目標(biāo)IDE → 點(diǎn)擊"生成工程" → 打開工程 → 編譯 → 下載


四、RISC-V生態(tài)共建倡議

呼吁RISC-V原廠聯(lián)合起來

McuStudio呼吁RISC-V原廠聯(lián)合起來,共同制定 RISC-V圖形化配置工具標(biāo)準(zhǔn)

標(biāo)準(zhǔn)內(nèi)容

  1. 外設(shè)配置標(biāo)準(zhǔn) :統(tǒng)一外設(shè)配置邏輯(UART、SPI、I2C等)
  2. 代碼生成標(biāo)準(zhǔn) :統(tǒng)一代碼生成格式(初始化代碼風(fēng)格、注釋格式)
  3. 工程結(jié)構(gòu)標(biāo)準(zhǔn) :統(tǒng)一工程目錄結(jié)構(gòu)(Drivers、Middlewares、User等)
  4. 文檔格式標(biāo)準(zhǔn) :統(tǒng)一配置文檔格式(配置說明、API參考)

標(biāo)準(zhǔn)的好處

利益方好處
原廠降低工具鏈開發(fā)成本,加速生態(tài)建設(shè)
開發(fā)者一致的配置體驗(yàn),學(xué)習(xí)成本低
McuStudio標(biāo)準(zhǔn)化對接,提升接入效率
整個(gè)行業(yè)加速RISC-V生態(tài)建設(shè),提升市場競爭力

開源配置模型倉庫

McuStudio將開放 RISC-V配置模型倉庫 ,原廠可以:

  1. 貢獻(xiàn)配置模型 :貢獻(xiàn)自家芯片的配置模型
  2. 復(fù)用已有模型 :基于已有模型快速開發(fā)
  3. 共建標(biāo)準(zhǔn) :共同制定配置標(biāo)準(zhǔn)

倉庫地址 :持續(xù)關(guān)注后期補(bǔ)充


McuStudio引腳外設(shè)圖.png
McuStudio_clockTree.png
McuStudio-工程配置.png

結(jié)語

RISC-V的崛起是嵌入式領(lǐng)域的一次革命,但 開發(fā)者學(xué)習(xí)周期過長正在制約這場革命的速度 。

數(shù)據(jù)證明

  • 80%的工程師需要1-4周才能熟練使用RISC-V芯片
  • 學(xué)習(xí)周期過長導(dǎo)致項(xiàng)目機(jī)會流失、客戶信任度降低、生態(tài)建設(shè)緩慢

解決方案

McuStudio通過圖形化配置、動態(tài)驗(yàn)證、多工具鏈支持等功能,幫助RISC-V原廠:

  • 降低開發(fā)者學(xué)習(xí)周期:從2-4周縮短到2-3天
  • 縮短客戶項(xiàng)目導(dǎo)入周期:從4-8周縮短到1-2周
  • 擴(kuò)大開發(fā)者社區(qū):從500人增長到5000人
  • 提升出貨量:增長200%

McuStudio致力于成為RISC-V生態(tài)的工具鏈基礎(chǔ)設(shè)施,與原廠共建開放生態(tài)。

讓我們一起,讓RISC-V的開發(fā)體驗(yàn),不再落后于ARM Cortex-M。


審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54032

    瀏覽量

    466473
  • RSIC-V
    +關(guān)注

    關(guān)注

    4

    文章

    17

    瀏覽量

    6960
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    為何什么risc-v芯片比arm的效率高

    RISC-V芯片在某些情況下可能相對于ARM架構(gòu)芯片表現(xiàn)出更高的效率,這主要得益于RISC-V設(shè)計(jì)的一些特點(diǎn)和優(yōu)勢。 首先,RISC-V指令
    發(fā)表于 04-28 09:38

    risc-v的mcu對RTOS兼容性如何

    相關(guān)的RTOS開發(fā)流程。 然而,由于RISC-V的開源特性和廣泛的社區(qū)支持,工程師可以更容易地獲取所需的文檔、示例代碼和社區(qū)幫助。 綜上所述,RISC-V的MCU對RTOS的兼容性
    發(fā)表于 05-27 16:26

    2024 RISC-V 中國峰會:華秋電子助力RISC-V生態(tài)!

    方案與技術(shù),致力于將峰會的每一個(gè)精彩瞬間、每一項(xiàng)創(chuàng)新成果,精準(zhǔn)傳遞給廣大開發(fā)者與愛好者,以促進(jìn)技術(shù)交流與合作,共同推動RISC-V生態(tài)中國乃至全球的蓬勃發(fā)展。為此,華秋電子<電子發(fā)燒友
    發(fā)表于 08-26 16:46

    RISC-V Summit China 2024 | 青稞RISC-V+接口PHY,賦能RISC-V高效落地

    裝,針對各式客戶量體裁衣。 07 免費(fèi)專業(yè)開發(fā)環(huán)境 MRSRISC-V落地更省 沁恒重視廣大工程師群體,通過配套、完善RISC-V的開發(fā)工具,為客戶提供更舒適的產(chǎn)品體驗(yàn)。專業(yè)的免費(fèi)
    發(fā)表于 08-30 17:37

    為什么選擇RISC-V?

    的軟件將永遠(yuǎn)在所有類似的RISC-V內(nèi)核上運(yùn)行。凍結(jié)的ISA為軟件經(jīng)理保留其軟件投資提供了堅(jiān)實(shí)的基礎(chǔ)。因?yàn)?b class='flag-5'>RISC-V ISA是開放的,所以這意味著硬件工程師處理器實(shí)施方面具有更大的
    發(fā)表于 07-27 17:38

    RISC-V了解多少?

    RISC-V 公然開撕之前特斯拉加入 RISC-V 基金會,并考慮新款芯片中使用免費(fèi)的 RISC-V 設(shè)計(jì)。一些科技巨頭如IBM、華
    發(fā)表于 08-13 15:13

    RISC-V中***會子活動之一:基于RISC-V的鴻蒙開發(fā)板設(shè)計(jì)

    之一。 Workshop將在6月24號上午、上??萍即髮W(xué)第二會議室舉辦、歡迎廣大工程師及高校相關(guān)專業(yè)對“RISC-V+鴻蒙”這一大CP組合感興趣的朋友,報(bào)名參加。 二、主題背景 鴻蒙系統(tǒng)是華為公司開發(fā)
    發(fā)表于 06-03 16:26

    RISC-V MCU開發(fā)的相關(guān)資料分享

    兩種內(nèi)核,為了方便工程師從ARM內(nèi)核遷移至RISC-V內(nèi)核,MRS增加了Keil工程轉(zhuǎn)換的功能?!?b class='flag-5'>工程轉(zhuǎn)換】1、主界面工具欄,點(diǎn)擊“Imp
    發(fā)表于 02-11 06:17

    【年度技術(shù)專場】RISC-V項(xiàng)目分享會

    充分展示了RISC-V的開源、精簡、高定制特性。隨著RISC-V 架構(gòu)補(bǔ)丁不斷合入主流操作系統(tǒng),RISC-V芯片將會得到更加廣泛的應(yīng)用。為此,電子發(fā)燒友邀請了業(yè)內(nèi)專家,為
    發(fā)表于 01-06 14:27

    【基于CH32V307VCT6】如何搭建RISC-V的開發(fā)環(huán)境

    的指令增添、定制工作。力求打造一款硬件工程師喜愛的、以RISC-V內(nèi)核為主的嵌入式集成開發(fā)環(huán)境。MounRiver工作室由一群懷揣共同目標(biāo)的“奮斗者”們組成:他們中有經(jīng)驗(yàn)豐富的工具鏈開發(fā)工程師
    發(fā)表于 03-20 10:09

    RISC-V 發(fā)展

    通用寄存器,每個(gè)通用寄存器都有各自的用途。例如x2是作為sp棧指針、a0-a1用來保存函數(shù)參數(shù)或返回值。x0寄存器被硬編碼為了0,就是個(gè)0值寄存器。ABI名稱相當(dāng)于這些通用寄存器的別名,RISC-V
    發(fā)表于 04-14 10:18

    我所知道的RISC-V中國的發(fā)展

    International 的會員數(shù)量同比增長超過 26%, 70 個(gè)國家/地區(qū)擁有超過 3180 名會員。如今,市場上有超過 100 億個(gè) RISC-V 核心,全球有數(shù)萬名工程師致力于
    發(fā)表于 04-14 22:22

    Occamy RISC-V 前景如何

    由歐洲航天局支持,由蘇黎世聯(lián)邦理工學(xué)院和博洛尼亞大學(xué)的工程師開發(fā)的 Occamy 處理器現(xiàn)已流片。它使用了兩個(gè) 216 個(gè) 32 位 RISC-V 內(nèi)核的 chiplet 小芯片、未知數(shù)量的 64
    發(fā)表于 05-13 08:44

    RISC-V如何填補(bǔ)CPU知識空白

    ,RISC-V十多年來一直是工程師的寶貴資產(chǎn)。從加州大學(xué)伯克利分校開始,這個(gè)項(xiàng)目以一種意想不到的方式發(fā)展起來,并成為了這個(gè)行業(yè)的一個(gè)重要組成部分。 RISC-V最近在加州大學(xué)伯克利分
    的頭像 發(fā)表于 09-25 14:52 ?3340次閱讀
    <b class='flag-5'>RISC-V</b>如何填補(bǔ)CPU知識空白

    RISC-V有什么軟件生態(tài),RISC-V IP芯片中的應(yīng)用

    本文首先介紹了RISC-V有什么軟件生態(tài),其次介紹了RISC-V需要什么樣的生態(tài),最后介紹了RISC-V IP芯片中的應(yīng)用。
    的頭像 發(fā)表于 06-22 17:18 ?5143次閱讀
    <b class='flag-5'>RISC-V</b>有什么軟件生態(tài),<b class='flag-5'>RISC-V</b> IP<b class='flag-5'>在</b><b class='flag-5'>芯片</b>中的應(yīng)用