TLV320AIC1x系列編解碼器:高性能與低功耗的完美融合
在電子設(shè)備不斷追求小型化、低功耗和高性能的今天,音頻編解碼器的性能對產(chǎn)品的整體表現(xiàn)起著至關(guān)重要的作用。TI的TLV320AIC1x系列編解碼器,以其卓越的性能和豐富的功能,成為眾多音頻應用的理想選擇。
文件下載:tlv320aic12k.pdf
1. 產(chǎn)品概述
TLV320AIC1x是一款真正的低成本、低功耗、高度集成的單聲道語音編解碼器,具有16位模數(shù)(A/D)和數(shù)模(D/A)轉(zhuǎn)換通道。它采用過采樣Sigma - Delta技術(shù),實現(xiàn)了高分辨率的信號轉(zhuǎn)換,同時支持可編程采樣率,能滿足不同應用場景的需求。
1.1 主要特性
高精度轉(zhuǎn)換
- 單聲道16位過采樣Sigma - Delta A/D和D/A轉(zhuǎn)換器,提供高分辨率的音頻處理能力,能有效還原音頻信號的細節(jié)。
- 片上FIR濾波器為ADC和DAC分別提供了84dB和92dB的信噪比(SNR),保證了音頻質(zhì)量。
靈活的時鐘與采樣率
- 支持最高100MHz的主時鐘,可將DSP輸出時鐘用作主時鐘,方便與多種數(shù)字信號處理器集成。
- 可編程采樣率最高可達26Ksps(使用片上IIR/FIR濾波器)或104Ksps(旁路IIR/FIR濾波器),以滿足不同的音頻處理需求。
智能串口與多設(shè)備連接
- 采用Smart Time Division Multiplexed(SMARTDM?)串口,實現(xiàn)與DSP的無縫4線接口,支持自動級聯(lián)檢測(ACD),可自動生成主/從設(shè)備地址。
- 允許最多16個設(shè)備連接到單個串口,方便構(gòu)建多聲道音頻系統(tǒng)。
豐富的模擬功能
- 集成了MIC前置放大器、聽筒放大器、耳機放大器、抗混疊濾波器(AAF)、輸入/輸出可編程增益放大器(PGA)等關(guān)鍵功能,滿足多種音頻輸入輸出需求。
- AIC12K還集成了8Ω揚聲器驅(qū)動器,可直接驅(qū)動小型揚聲器。
高效的電源管理
- 支持硬件/軟件掉電模式,功耗低至30μW,有效延長電池續(xù)航時間。
- 可分別對ADC和DAC進行軟件控制掉電,根據(jù)實際需求靈活管理功耗。
1.2 應用領(lǐng)域
該系列編解碼器適用于多種音頻應用場景,如數(shù)字靜態(tài)相機、無線附件、免提車載套件、VOIP、電纜調(diào)制解調(diào)器等。其低功耗特性使其特別適合便攜式設(shè)備,而低群延遲特性則使其適用于單聲道或多聲道主動控制應用。
2. 技術(shù)細節(jié)剖析
2.1 內(nèi)部架構(gòu)
模擬前端
- 內(nèi)置的模擬低通濾波器是一個兩極濾波器,在1MHz處具有20dB的衰減,有效抑制高頻噪聲。
- 支持單端和差分模擬輸入輸出,可根據(jù)實際需求靈活配置。
ADC與DAC
- ADC采用128倍過采樣的Sigma - Delta調(diào)制器,提供高分辨率、低噪聲的性能。由于采用了過采樣技術(shù),模擬輸入只需單極R - C濾波器。
- DAC采用128/256/512倍過采樣的Sigma - Delta調(diào)制器,過采樣率可編程,默認值為128。在不同的采樣率下,可通過配置M值來滿足相應的要求。
濾波與重采樣
- 抽取濾波器和插值濾波器可選擇FIR或IIR濾波器,通過控制寄存器1的D5位進行選擇。FIR濾波器提供線性相位輸出,具有 (17 / f_{s}) 的群延遲;IIR濾波器產(chǎn)生非線性相位輸出,群延遲可忽略不計。
- 抽取濾波器將數(shù)字數(shù)據(jù)速率降低到采樣率,插值濾波器根據(jù)DAC的過采樣率對數(shù)字數(shù)據(jù)進行重采樣。
測試與調(diào)試功能
- 提供模擬和數(shù)字環(huán)回功能,可用于測試ADC/DAC通道和進行系統(tǒng)級測試。模擬環(huán)回將DAC低通濾波器的輸出路由到模擬輸入,數(shù)字環(huán)回將ADC輸出路由到DAC輸入。
- 側(cè)音數(shù)字環(huán)回可衰減ADC輸出并與DAC輸入混合,側(cè)音電平可通過控制寄存器5C的DSTG位進行設(shè)置。
2.2 接口與通信
主機端口
主機端口采用2線串行接口(SCL,SDA),可選擇I2C或S2C協(xié)議進行編程。S2C是只寫模式,I2C是讀寫模式,可通過控制寄存器2的D1和D0位進行選擇。如果不需要主機接口,可將SCL和SDA引腳編程為通用I/O引腳。
SMARTDM串口
SMARTDM串口使用DOUT、DIN、SCLK和FS四條線進行數(shù)據(jù)傳輸,支持三種串行接口配置:獨立主模式、獨立從模式和主從級聯(lián)模式。數(shù)據(jù)通信可在標準操作或Turbo操作下進行,每種操作又分為編程模式和連續(xù)數(shù)據(jù)傳輸模式。
- 在編程模式下,F(xiàn)S信號啟動輸入/輸出數(shù)據(jù)流,每個FS周期包含數(shù)據(jù)幀和控制幀,分別用于傳輸音頻數(shù)據(jù)和配置寄存器。
- 在連續(xù)數(shù)據(jù)傳輸模式下,控制幀被消除,F(xiàn)S周期只包含數(shù)據(jù)幀,可實現(xiàn)更高效的數(shù)據(jù)傳輸。
2.3 電源管理
軟件掉電
通過控制寄存器3的D7和D6位可開啟或關(guān)閉軟件掉電模式,該模式在下一個幀同步FS時生效。在軟件掉電模式下,數(shù)字接口電路仍處于活動狀態(tài),而內(nèi)部ADC和DAC通道以及差分輸出OUTPx和OUTMx被禁用。
硬件掉電
當PWRDN信號拉低時,設(shè)備進入硬件掉電模式。此時,內(nèi)部時鐘控制電路和差分輸出被禁用,所有其他數(shù)字I/O也被禁用,DIN無法接受任何數(shù)據(jù)輸入。設(shè)備只能通過將PWRDN信號拉高來返回正常操作。
3. 設(shè)計與使用注意事項
3.1 布局與接地
為了充分發(fā)揮TLV320AIC1x的性能,在電路板設(shè)計和布局時需要注意以下幾點:
- 分離數(shù)字和模擬部分,避免快速切換的數(shù)字信號耦合到模擬信號中。使用單獨的模擬接地平面,并將模擬和數(shù)字接地平面在靠近芯片的位置短接。
- 為電源引腳提供足夠的去耦電容,建議使用0.1μF陶瓷電容和10μF鉭電容。
- 對于MCLK信號,建議使用數(shù)字接地進行屏蔽,以減少高頻噪聲的影響。
- 在使用差分輸入進行ADC通道時,應將差分信號靠近布線,以確保相同的噪聲耦合,并通過高CMRR特性進行抑制。
3.2 時鐘與采樣率配置
在配置時鐘和采樣率時,需要根據(jù)實際需求選擇合適的M、N和P值,并確保滿足相應的條件。例如,在細采樣模式下,需要滿足 (10 MHz leq(MCLK ÷P) ≤25 MHz) 的條件。
3.3 寄存器編程
TLV320AIC1x包含六個控制寄存器,通過DIN在控制幀期間進行編程。新的配置在一個幀同步FS延遲后生效,軟件復位在6個MCLK后生效。在編程時,需要注意不同寄存器位的功能和取值范圍。
4. 總結(jié)
TLV320AIC1x系列編解碼器以其高性能、低功耗、豐富的功能和靈活的配置選項,為音頻應用提供了一個強大的解決方案。無論是在便攜式設(shè)備還是工業(yè)控制領(lǐng)域,都能憑借其出色的性能和穩(wěn)定性,滿足用戶對音頻處理的需求。在實際設(shè)計中,工程師需要根據(jù)具體的應用場景,合理配置寄存器和時鐘,同時注意電路板的布局和接地,以充分發(fā)揮該系列編解碼器的優(yōu)勢。你在使用過程中遇到過哪些挑戰(zhàn)呢?歡迎在評論區(qū)分享你的經(jīng)驗和想法。
-
低功耗
+關(guān)注
關(guān)注
12文章
3438瀏覽量
106687 -
音頻編解碼器
+關(guān)注
關(guān)注
4文章
203瀏覽量
56754
發(fā)布評論請先 登錄
TLV320AIC1x系列編解碼器:高性能與低功耗的完美融合
評論