本文要點(diǎn)
集成電路與 PCB 中均存在可能由開關(guān)數(shù)字信號(hào)激發(fā)的寄生效應(yīng)。
所有高速數(shù)字集成電路都會(huì)產(chǎn)生一定的同步開關(guān)噪聲,噪聲的強(qiáng)度由集成電路結(jié)構(gòu)和 PCB 布局中的寄生參數(shù)決定。
若要區(qū)分同步開關(guān)噪聲與其他信號(hào)完整性問題,需要使用封裝電感、I/O 線路和負(fù)載電容進(jìn)行一些簡(jiǎn)單的計(jì)算。
觀察眼圖中的比特流或示波器上開關(guān)數(shù)字信號(hào)的波形,您可能會(huì)發(fā)現(xiàn)多種信號(hào)完整性問題同時(shí)顯現(xiàn),這是因?yàn)檫@些問題并非孤立存在。外部電路噪聲、功率波動(dòng)引起的抖動(dòng)、背景熱噪聲、過沖、反射以及同步開關(guān)噪聲都可能疊加在信號(hào)上。同步開關(guān)噪聲(亦稱“地彈”)尤為值得關(guān)注,因?yàn)樗1徽`判為其他信號(hào)完整性問題,即串?dāng)_和反射引起的過沖。
現(xiàn)代 CMOS 集成電路的結(jié)構(gòu)為同步開關(guān)噪聲的產(chǎn)生創(chuàng)造了條件
若要探究此類噪聲的真正成因,我們需要分析集成電路中多個(gè)緩沖器同步開關(guān)時(shí)的工作機(jī)理(因此稱為“同步開關(guān)噪聲”)。集成電路和 PCB 的結(jié)構(gòu)會(huì)產(chǎn)生寄生效應(yīng),從而在集成電路切換狀態(tài)的瞬間激發(fā)強(qiáng)烈噪聲。從電路角度剖析 PCB 與集成電路,有助于我們了解切換過程中的潛在問題以及使用電容的原因。
同步開關(guān)噪聲的產(chǎn)生機(jī)理
若要探究同步開關(guān)噪聲的成因,我們需要分析CMOS 緩沖器的結(jié)構(gòu)、同一封裝內(nèi)各緩沖器之間的連接方式以及多個(gè)集成電路之間的連接方式。所有 CMOS 緩沖器均連接至同一個(gè)接地網(wǎng)絡(luò),并在系統(tǒng)主時(shí)鐘的驅(qū)動(dòng)下切換狀態(tài)。當(dāng)多個(gè)緩沖器連接至同一接地網(wǎng)絡(luò)并同步開關(guān)時(shí),會(huì)產(chǎn)生強(qiáng)烈的振蕩,并疊加至目標(biāo)信號(hào)電平上。
由于所有緩沖器同步開關(guān),其產(chǎn)生的噪聲會(huì)疊加至電路內(nèi)的其他緩沖器上。在測(cè)量 I/O 線路相對(duì)于接地網(wǎng)絡(luò)的輸出信號(hào)時(shí),由此產(chǎn)生的振蕩在時(shí)域中清晰可見。通常情況下,我們可以使用示波器和高衰減比的電感式近場(chǎng)探頭進(jìn)行測(cè)量。
同步開關(guān)噪聲特性
關(guān)于同步開關(guān)噪聲,需掌握以下要點(diǎn):
所有同步開關(guān)噪聲均與 I/O 傳輸線中的電容和電感、接收器的輸入電容以及互連兩端的封裝電感密切相關(guān)。
當(dāng)更多緩沖器同步開關(guān)時(shí),產(chǎn)生的振蕩幅度更大(電壓峰-峰值更高)。
雖然無(wú)法完全消除此類噪聲,但只要選用合適的旁路電容,即可將振蕩幅度抑制在足夠小的范圍,避免干擾接收端器件。
最理想的情況是,使振蕩達(dá)到臨界阻尼或過阻尼,但這需要在 I/O 引腳上添加一個(gè)較大的串聯(lián)電阻。
要了解此類噪聲的成因,以及同步開關(guān)噪聲產(chǎn)生的物理機(jī)制,我們可以分析單個(gè)緩沖電路。
單個(gè)緩沖電路中的同步開關(guān)噪聲
單個(gè)緩沖電路中的開關(guān)噪聲與I/O 傳輸線的電感和電容、接收器的負(fù)載電容、引腳封裝電感以及信號(hào)路徑中導(dǎo)體的直流電阻密切相關(guān)。下圖展示了從關(guān)斷狀態(tài)切換到導(dǎo)通狀態(tài)過程中的電流返回路徑。正如我們所見,電壓回路與電流路徑均流經(jīng)一個(gè)串聯(lián) LC 電路。

從關(guān)斷狀態(tài)切換到導(dǎo)通狀態(tài)過程中的電流返回路徑
由于上述串聯(lián) LC 電路的電阻趨近于零,其瞬態(tài)響應(yīng)預(yù)期表現(xiàn)為欠阻尼振蕩。這是所有阻尼極小的串聯(lián) LC 電路的典型行為。當(dāng)高速數(shù)字集成電路中的多個(gè)緩沖器同步開關(guān)時(shí),這些寄生效應(yīng)便會(huì)引發(fā)前文所說(shuō)的振鈴現(xiàn)象。我們通常在集成電路的電源引腳與接地引腳之間添加一個(gè)旁路電容,通過旁路電容的放電來(lái)補(bǔ)償接地參考電平的上移。
經(jīng)驗(yàn)豐富的設(shè)計(jì)人員可能認(rèn)為“這看起來(lái)很像串?dāng)_”,這種判斷并無(wú)不當(dāng)。不過,也可能是連接兩個(gè)器件的短走線發(fā)生了共振。
地彈、串?dāng)_與諧振
從示波器波形來(lái)看,這三種信號(hào)完整性效應(yīng)的表現(xiàn)可能非常相似,而且還可能同時(shí)發(fā)生,從而形成時(shí)域中所見的復(fù)雜行為。若要區(qū)分這些效應(yīng),需要利用互連線中的電容和電感參數(shù)進(jìn)行一些基礎(chǔ)計(jì)算。
專業(yè)的 PCB 設(shè)計(jì)工具通常集成 3D 場(chǎng)求解器,可用于從 PCB 布局中提取串?dāng)_耦合參數(shù)?;谶@些參數(shù),不僅能確定任何電壓峰值的預(yù)期大小與瞬態(tài)振蕩頻率,還可直接獲得串?dāng)_引起的時(shí)域響應(yīng)。這有助您判斷互連線中的噪聲究竟是同步開關(guān)噪聲、串?dāng)_、諧振,還是這些效應(yīng)的疊加。
-
集成電路
+關(guān)注
關(guān)注
5452文章
12567瀏覽量
374475 -
pcb
+關(guān)注
關(guān)注
4404文章
23876瀏覽量
424155 -
同步開關(guān)噪聲
+關(guān)注
關(guān)注
0文章
4瀏覽量
8814
發(fā)布評(píng)論請(qǐng)先 登錄
基于dsp的指紋識(shí)別模塊設(shè)計(jì)與實(shí)現(xiàn)_-_維普資訊
高手告訴你,F(xiàn)PGA同步開關(guān)噪聲就得這么分析!
如何應(yīng)對(duì)FPGA同步開關(guān)的SSN噪聲的挑戰(zhàn)
FPGA上同步開關(guān)噪聲的分析
同步開關(guān)輸出噪聲建模方法及仿真研究
LTC1435A:高效低噪聲同步降壓開關(guān)穩(wěn)壓器數(shù)據(jù)表
LTC1435:高效低噪聲同步降壓開關(guān)穩(wěn)壓器數(shù)據(jù)表
電源完整性之同步開關(guān)噪聲SSN
技術(shù)資訊 I 如何減少接地噪聲
技術(shù)資訊 | 開關(guān)穩(wěn)壓電路中的寄生噪聲
技術(shù)資訊 I 面向電路的噪聲耦合抑制技術(shù)
同步開關(guān)噪聲產(chǎn)生的原因和影響
技術(shù)資訊 | CMOS 噪聲容限值
技術(shù)資訊 I 如何識(shí)別同步開關(guān)噪聲
評(píng)論