91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

解析ADN2804:622 Mbps時鐘和數(shù)據(jù)恢復(fù)IC的卓越性能與應(yīng)用指南

h1654155282.3538 ? 2026-03-23 11:20 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

解析ADN2804:622 Mbps時鐘和數(shù)據(jù)恢復(fù)IC的卓越性能與應(yīng)用指南

在高速數(shù)據(jù)通信領(lǐng)域,時鐘和數(shù)據(jù)恢復(fù)(CDR)IC扮演著關(guān)鍵角色。今天,我們將深入探討一款性能出色的CDR IC——ADN2804,它集成了限幅放大器,專為622 Mbps NRZ數(shù)據(jù)處理而設(shè)計(jì),能滿足SONET等多種應(yīng)用需求。

文件下載:ADN2804.pdf

一、ADN2804的關(guān)鍵特性

1. 卓越的抖動性能

ADN2804在抖動方面表現(xiàn)卓越,超過了SONET對抖動傳輸、生成和容限的要求。其量化器靈敏度典型值為3.3 mV,可有效應(yīng)對信號中的抖動干擾,確保數(shù)據(jù)的準(zhǔn)確恢復(fù)。

2. 靈活的參數(shù)調(diào)整

  • 可調(diào)切片電平:切片電平可在±95 mV范圍內(nèi)調(diào)整,能有效減輕放大自發(fā)輻射(ASE)噪聲或占空比失真的影響。
  • 獨(dú)立的切片電平調(diào)整和LOS檢測:切片電平調(diào)整和信號丟失(LOS)檢測相互獨(dú)立,互不干擾,提高了系統(tǒng)的穩(wěn)定性和可靠性。

3. 便捷的時鐘恢復(fù)

采用專利時鐘恢復(fù)架構(gòu),無需外部參考時鐘即可自動鎖定622 Mbps數(shù)據(jù),簡化了設(shè)計(jì)流程。

4. 低功耗與小封裝

  • 單電源3.3 V供電,典型功耗僅423 mW,符合現(xiàn)代電子設(shè)備對低功耗的要求。
  • 采用5 mm × 5 mm、32引腳的LFCSP無鉛封裝,節(jié)省了電路板空間。

二、工作原理剖析

ADN2804是一個延遲和鎖相環(huán)電路,用于從NRZ編碼數(shù)據(jù)流中恢復(fù)時鐘和重定時數(shù)據(jù)。它通過兩個獨(dú)立的反饋回路跟蹤輸入數(shù)據(jù)信號的相位,一個高速延遲鎖定回路使用壓控移相器跟蹤輸入抖動的高頻分量,另一個由VCO組成的相位控制回路跟蹤低頻分量。初始VCO頻率由第三個回路設(shè)置,該回路將VCO頻率與輸入數(shù)據(jù)頻率進(jìn)行比較并設(shè)置粗調(diào)電壓,而抖動跟蹤鎖相環(huán)則通過微調(diào)控制VCO。這種設(shè)計(jì)使得ADN2804能夠同時提供寬帶抖動適應(yīng)和窄帶抖動濾波功能,有效減少了抖動峰值,非常適合信號再生器應(yīng)用。

三、功能模塊詳解

1. 頻率采集

ADN2804從數(shù)據(jù)中采集頻率,鎖檢測電路會比較VCO頻率和輸入數(shù)據(jù)頻率。當(dāng)頻率差異超過1000 ppm時,LOL(鎖丟失)信號被置位,啟動頻率采集周期;當(dāng)VCO頻率與數(shù)據(jù)頻率相差在250 ppm以內(nèi)時,LOL信號復(fù)位。頻率環(huán)路需要在CF1和CF2引腳之間連接一個單外部電容,推薦使用0.47 μF ± 20%、X7R陶瓷芯片電容,其絕緣電阻應(yīng)大于300 MΩ。

2. 限幅放大器

限幅放大器具有差分輸入(PIN/NIN),內(nèi)部通過50 Ω電阻端接到片上電壓基準(zhǔn)VREF典型值為2.5 V)。輸入通常采用交流耦合,也可直流耦合,但需保證輸入共模電壓高于2.5 V。輸入失調(diào)經(jīng)過工廠微調(diào),典型靈敏度優(yōu)于3.3 mV,且漂移極小。

3. 切片調(diào)整

通過向SLICEP和SLICEN輸入施加高達(dá)±0.95 V的差分電壓輸入,可將量化器切片電平偏移±100 mV,以減輕ASE噪聲或占空比失真的影響。若無需調(diào)整切片電平,可將SLICEP和SLICEN連接到VEE。切片調(diào)整增益約為0.11 V/V。

4. 信號丟失(LOS)檢測

接收器前端的LOS檢測電路可檢測輸入信號電平是否低于用戶可調(diào)閾值,該閾值通過從引腳9(THRADJ)到VEE連接的單個外部電阻設(shè)置。若輸入電平低于編程的LOS閾值,LOS輸出引腳22將被置為邏輯1。LOS檢測器設(shè)計(jì)響應(yīng)時間約為500 ns,但在交流耦合應(yīng)用中,其響應(yīng)時間受RC時間常數(shù)影響。LOS引腳默認(rèn)高電平有效,可通過設(shè)置CTRLC[2]為1將其配置為低電平有效。此外,LOS檢測器具有約6 dB的電氣遲滯,可防止LOS引腳出現(xiàn)抖動。

5. 鎖檢測操作

鎖檢測有三種模式:

  • 正常模式:ADN2804作為CDR,無需參考時鐘即可鎖定622 Mbps數(shù)據(jù)速率。當(dāng)VCO頻率與輸入數(shù)據(jù)頻率相差在250 ppm以內(nèi)時,LOL信號復(fù)位,DPLL開始工作以實(shí)現(xiàn)鎖相;若輸入頻率誤差超過1000 ppm,LOL信號重新置位,進(jìn)入新的頻率采集周期。
  • REFCLK模式:使用參考時鐘輔助鎖定VCO。通過設(shè)置CTRLA[0]為1啟用該模式,并設(shè)置CTRLA[7, 6]和CTRLA[5:2]來設(shè)置參考頻率范圍和數(shù)據(jù)速率與參考頻率的分頻比。當(dāng)VCO頻率與期望頻率相差在250 ppm以內(nèi)時,LOL信號復(fù)位;若頻率誤差超過1000 ppm,重新進(jìn)行頻率采集。
  • 靜態(tài)LOL模式:該模式可指示是否曾經(jīng)發(fā)生過鎖丟失情況。I2C寄存器位MISC[4]為靜態(tài)LOL位,發(fā)生鎖丟失時該位被置為邏輯高,即使重新鎖定,該位仍保持高電平,直到手動復(fù)位。通過將I2C寄存器位CTRLB[7]置為1,LOL引腳將成為靜態(tài)LOL指示器。

6. 靜音模式

ADN2804的SQUELCH引腳有兩種模式:

  • 數(shù)據(jù)輸出和時鐘輸出靜音模式:當(dāng)CTRLC[1]為0(默認(rèn)模式)時,SQUELCH輸入引腳27為高電平時,數(shù)據(jù)輸出(DATAOUTN和DATAOUTP)和時鐘輸出(CLKOUTN和CLKOUTP)都被置為零狀態(tài),以抑制下游處理。
  • 數(shù)據(jù)輸出或時鐘輸出靜音模式:當(dāng)CTRLC[1]為1時,SQUELCH輸入為高電平時,DATAOUTN和DATAOUTP引腳被靜音;SQUELCH輸入為低電平時,CLKOUTN和CLKOUTP引腳被靜音,適用于不需要恢復(fù)時鐘的中繼器應(yīng)用。

7. I2C接口

ADN2804支持2線、I2C兼容的串行總線,可驅(qū)動多個外設(shè)。它有兩個可能的7位從地址,用于讀寫操作。主設(shè)備通過I2C總線控制ADN2804時,需遵循特定的協(xié)議,包括起始條件、地址傳輸、應(yīng)答位等。通過I2C接口還可實(shí)現(xiàn)LOS配置(設(shè)置LOS引腳為高電平或低電平有效)和系統(tǒng)復(fù)位(啟動新的頻率采集)等功能。

四、參考時鐘(可選)

ADN2804進(jìn)行時鐘和數(shù)據(jù)恢復(fù)時無需參考時鐘,但提供了對可選參考時鐘的支持。參考時鐘可差分或單端驅(qū)動,若不使用參考時鐘,REFCLKP應(yīng)連接到VCC,REFCLKN可浮空或連接到VEE。參考時鐘有兩種使用模式:

1. 鎖定到參考模式

通過將I2C寄存器位CTRLA[0]置為1啟用該模式,ADN2804將根據(jù)參考時鐘鎖定到特定頻率,滿足公式[Data Rate / 2^{CTRLA(5: 2)} = REFCLK / 2^{CTRLA[7,6]}]。用戶需根據(jù)數(shù)據(jù)速率提供合適的參考時鐘,默認(rèn)期望參考時鐘為19.44 MHz,還可選擇38.88 MHz、77.76 MHz和155.52 MHz,通過編程CTRLA[7, 6]進(jìn)行選擇,CTRLA[5:2]通常設(shè)置為[0101]。在此模式下,若ADN2804失去鎖定,它將重新鎖定到參考時鐘并繼續(xù)輸出穩(wěn)定時鐘。

2. 測量數(shù)據(jù)頻率模式

通過將I2C寄存器位CTRLA[1]置為1啟用該模式,ADN2804將比較輸入數(shù)據(jù)頻率和參考時鐘頻率,并以0.01%(100 ppm)的精度返回兩者的頻率比。參考時鐘頻率范圍為10 MHz至160 MHz,使用前需根據(jù)參考時鐘頻率設(shè)置CTRLA[7, 6]。測量數(shù)據(jù)速率的步驟包括:將CTRLA[1]置為1啟用測量功能;通過將CTRLB[3]先置為1再置為0來復(fù)位MISC[2]以啟動新的數(shù)據(jù)速率測量;讀取MISC[2]判斷測量是否完成;若完成,從FREQ2[6:0]、FREQ1[7:0]和FREQ0[7:0]讀取數(shù)據(jù)速率。需注意,只有當(dāng)LOL為低電平時,數(shù)據(jù)速率讀取才有效。

五、應(yīng)用信息與設(shè)計(jì)指南

1. PCB設(shè)計(jì)指南

  • 電源和接地連接:建議使用一個低阻抗接地平面,VEE引腳應(yīng)直接焊接到接地平面以減少串聯(lián)電感。在3.3 V電源進(jìn)入PCB處,建議使用一個22 μF電解電容,同時在ADN2804的VCC和VEE引腳之間盡可能靠近VCC引腳放置0.1 μF和1 nF陶瓷芯片電容。若通過過孔連接電源和接地,使用多個過孔并聯(lián)可減少串聯(lián)電感。
  • 傳輸線:為減少反射,所有具有高頻輸入和輸出信號的引腳(如PIN、NIN、CLKOUTP、CLKOUTN、DATAOUTP、DATAOUTN等)應(yīng)使用50 Ω傳輸線。同時,PIN/NIN輸入走線、CLKOUTP/CLKOUTN和DATAOUTP/DATAOUTN輸出走線的長度應(yīng)匹配,以避免差分走線之間的偏斜。
  • 焊接指南:32引腳LFCSP封裝的焊盤設(shè)計(jì)有特定要求,PCB焊盤應(yīng)比封裝焊盤長0.1 mm、寬0.05 mm,并確保焊盤居中。芯片底部的暴露焊盤應(yīng)通過塞孔連接到VEE,以防止回流焊時焊料泄漏。
  • 交流耦合電容選擇:選擇輸入(PIN、NIN)和輸出(DATAOUTP、DATAOUTN)的交流耦合電容時,需考慮信號路徑中兩個50 Ω電阻形成的時間常數(shù)。當(dāng)存在大量連續(xù)相同數(shù)字(CID)時,電容電壓可能因基線漂移而下垂,導(dǎo)致與模式相關(guān)的抖動(PDJ)。用戶需根據(jù)可容忍的下垂量選擇電容值,并根據(jù)電容選擇近似估算PDJ。

2. 直流耦合應(yīng)用

ADN2804的輸入也可采用直流耦合,適用于突發(fā)模式應(yīng)用,因?yàn)檫@種應(yīng)用中存在長時間的CID,不能容忍基線漂移。但采用直流耦合時,需注意不違反ADN2804的輸入范圍和共模電平要求。若TIA的輸出電平不符合要求,可能需要進(jìn)行電平轉(zhuǎn)換和/或在TIA輸出和ADN2804輸入之間放置衰減器。

六、總結(jié)

ADN2804憑借其卓越的抖動性能、靈活的參數(shù)調(diào)整、便捷的時鐘恢復(fù)和低功耗等特性,成為622 Mbps數(shù)據(jù)處理應(yīng)用中的理想選擇。在設(shè)計(jì)過程中,遵循正確的PCB設(shè)計(jì)指南和應(yīng)用注意事項(xiàng),能夠充分發(fā)揮其性能優(yōu)勢,為高速數(shù)據(jù)通信系統(tǒng)的穩(wěn)定運(yùn)行提供有力保障。各位電子工程師在實(shí)際應(yīng)用中,不妨深入研究其特性和工作原理,以實(shí)現(xiàn)更優(yōu)化的設(shè)計(jì)方案。你在使用類似CDR IC時遇到過哪些挑戰(zhàn)呢?歡迎在評論區(qū)分享。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    ADN2855:多速率突發(fā)模式時鐘數(shù)據(jù)恢復(fù)IC的技術(shù)剖析

    應(yīng)用設(shè)計(jì)的突發(fā)模式時鐘和數(shù)據(jù)恢復(fù)IC,展現(xiàn)出了卓越性能和豐富的功能。下面,我們將深入剖析
    的頭像 發(fā)表于 03-23 11:50 ?150次閱讀

    探索ADN2817/ADN2818:高速時鐘和數(shù)據(jù)恢復(fù)IC卓越之選

    探索ADN2817/ADN2818:高速時鐘和數(shù)據(jù)恢復(fù)IC
    的頭像 發(fā)表于 03-23 11:40 ?121次閱讀

    探索ADN2816:高性能時鐘和數(shù)據(jù)恢復(fù)IC的深度剖析

    速率10 Mb/s至675 Mb/s的時鐘和數(shù)據(jù)恢復(fù)IC,憑借其卓越性能和豐富的特性,成為眾多
    的頭像 發(fā)表于 03-23 11:40 ?116次閱讀

    ADN2815:高性能時鐘和數(shù)據(jù)恢復(fù)IC的深度解析

    ADN2815:高性能時鐘和數(shù)據(jù)恢復(fù)IC的深度解析
    的頭像 發(fā)表于 03-23 11:40 ?112次閱讀

    詳解ADN2813:高速時鐘數(shù)據(jù)恢復(fù)IC卓越之選

    1.25 Gb/s的時鐘和數(shù)據(jù)恢復(fù)IC,憑借其出色的性能和豐富的功能,成為眾多應(yīng)用場景的理想選擇。 文件下載:
    的頭像 發(fā)表于 03-23 11:40 ?106次閱讀

    622 Mbps時鐘和數(shù)據(jù)恢復(fù)IC——ADN2806的技術(shù)解析與應(yīng)用指南

    622 Mbps時鐘和數(shù)據(jù)恢復(fù)IC——ADN2806
    的頭像 發(fā)表于 03-23 11:20 ?76次閱讀

    ADN2807:155/622 Mb/s時鐘和數(shù)據(jù)恢復(fù)IC的技術(shù)剖析與應(yīng)用指南

    ADN2807:155/622 Mb/s時鐘和數(shù)據(jù)恢復(fù)IC的技術(shù)剖析與應(yīng)用
    的頭像 發(fā)表于 03-23 11:20 ?73次閱讀

    1.25 Gbps時鐘和數(shù)據(jù)恢復(fù)IC ADN2805:特性、原理與應(yīng)用全解析

    1.25 Gbps時鐘和數(shù)據(jù)恢復(fù)IC ADN2805:特性、原理與應(yīng)用全解析 在高速
    的頭像 發(fā)表于 03-23 11:20 ?66次閱讀

    ADN2807 155/622 Mbps時鐘和數(shù)據(jù)恢復(fù)IC,集成限幅放大器技術(shù)手冊

    ADN2807可提供下列接收器功能:量化、信號電平檢測、時鐘和數(shù)據(jù)恢復(fù),適用于OC-3、OC-12和15/14 FEC數(shù)據(jù)速率。該器件滿足所
    的頭像 發(fā)表于 04-15 15:16 ?3461次閱讀
    <b class='flag-5'>ADN</b>2807 155/<b class='flag-5'>622</b> <b class='flag-5'>Mbps</b><b class='flag-5'>時鐘</b><b class='flag-5'>和數(shù)據(jù)</b><b class='flag-5'>恢復(fù)</b><b class='flag-5'>IC</b>,集成限幅放大器技術(shù)手冊

    AD808 622MBPS、低功耗、后置放大器/時鐘和數(shù)據(jù)恢復(fù)IC技術(shù)手冊

    AD808可提供四種接收器功能:數(shù)據(jù)量化、信號電平檢測、時鐘恢復(fù)和數(shù)據(jù)重定時,適用于622 Mbps
    的頭像 發(fā)表于 04-15 15:03 ?1093次閱讀
    AD808 <b class='flag-5'>622MBPS</b>、低功耗、后置放大器/<b class='flag-5'>時鐘</b><b class='flag-5'>和數(shù)據(jù)</b><b class='flag-5'>恢復(fù)</b><b class='flag-5'>IC</b>技術(shù)手冊

    ADN2806 622Mbps時鐘和數(shù)據(jù)恢復(fù)IC技術(shù)手冊

    ADN2806可提供下列接收器功能:時鐘和數(shù)據(jù)恢復(fù)以及數(shù)據(jù)重定時,適用于622
    的頭像 發(fā)表于 04-15 09:46 ?4193次閱讀
    <b class='flag-5'>ADN</b>2806 <b class='flag-5'>622Mbps</b><b class='flag-5'>時鐘</b><b class='flag-5'>和數(shù)據(jù)</b><b class='flag-5'>恢復(fù)</b><b class='flag-5'>IC</b>技術(shù)手冊

    ADN2804 622Mbps時鐘和數(shù)據(jù)恢復(fù)IC,集成限幅放大器技術(shù)手冊

    ADN2804可提供下列接收器功能:量化、信號電平檢測、時鐘和數(shù)據(jù)恢復(fù)以及數(shù)據(jù)重定時,適用于622
    的頭像 發(fā)表于 04-15 09:42 ?2806次閱讀
    <b class='flag-5'>ADN2804</b> <b class='flag-5'>622Mbps</b><b class='flag-5'>時鐘</b><b class='flag-5'>和數(shù)據(jù)</b><b class='flag-5'>恢復(fù)</b><b class='flag-5'>IC</b>,集成限幅放大器技術(shù)手冊

    ADN2817連續(xù)速率10 Mbps至2.7 Gbps時鐘和數(shù)據(jù)恢復(fù)IC技術(shù)手冊

    ADN2817/ADN2818可提供下列接收器功能:量化、信號電平檢測、時鐘和數(shù)據(jù)恢復(fù),適用于從10 M
    的頭像 發(fā)表于 04-15 09:15 ?3559次閱讀
    <b class='flag-5'>ADN</b>2817連續(xù)速率10 <b class='flag-5'>Mbps</b>至2.7 Gbps<b class='flag-5'>時鐘</b><b class='flag-5'>和數(shù)據(jù)</b><b class='flag-5'>恢復(fù)</b><b class='flag-5'>IC</b>技術(shù)手冊

    ADN2855多速率155 Mbps/622 Mbps/1244 Mbps/1250 Mbps突發(fā)模式時鐘和數(shù)據(jù)恢復(fù)IC技術(shù)手冊

    ADN2855是一款突發(fā)模式時鐘和數(shù)據(jù)恢復(fù)IC,針對GPON/BPON/GEPON光線路終端(OLT)接收器應(yīng)用而設(shè)計(jì)。該器件可通過I2C接
    的頭像 發(fā)表于 04-11 11:11 ?2633次閱讀
    <b class='flag-5'>ADN</b>2855多速率155 <b class='flag-5'>Mbps</b>/<b class='flag-5'>622</b> <b class='flag-5'>Mbps</b>/1244 <b class='flag-5'>Mbps</b>/1250 <b class='flag-5'>Mbps</b>突發(fā)模式<b class='flag-5'>時鐘</b><b class='flag-5'>和數(shù)據(jù)</b><b class='flag-5'>恢復(fù)</b><b class='flag-5'>IC</b>技術(shù)手冊

    ADN2913連續(xù)速率6.5 Mbps至8.5 Gbps時鐘和數(shù)據(jù)恢復(fù)IC,集成限幅放大器/均衡器技術(shù)手冊

    ADN2913可提供下列接收器功能:量化、信號電平檢測、時鐘和數(shù)據(jù)恢復(fù),適用于從6.5 Mbps到8.5 Gbps的連續(xù)
    的頭像 發(fā)表于 04-10 11:39 ?1523次閱讀
    <b class='flag-5'>ADN</b>2913連續(xù)速率6.5 <b class='flag-5'>Mbps</b>至8.5 Gbps<b class='flag-5'>時鐘</b><b class='flag-5'>和數(shù)據(jù)</b><b class='flag-5'>恢復(fù)</b><b class='flag-5'>IC</b>,集成限幅放大器/均衡器技術(shù)手冊