91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

新思科技ASIP Designer助力開發(fā)者快速構(gòu)建RISC-V處理器

新思科技 ? 來源:新思科技 ? 2026-03-25 14:01 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

ASIP 與 RISC-V 的高度適配

專用指令集處理器(ASIP)是一種定制化指令集的處理芯片,它為某個或某一類應(yīng)用而專門設(shè)計,通過權(quán)衡速度、功耗、成本、靈活性等多個方面,開發(fā)者可以定制 ASIP 以達到最佳平衡點。與通用處理器相比,ASIP 計算效率更高,與固定功能的 RTL 設(shè)計相比,ASIP 靈活性更高,因此對于高度定制化的應(yīng)用來說,ASIP 是不二選擇,其定制化架構(gòu)可高效滿足各種特定應(yīng)用的性能需求,例如無線基帶處理、圖像信號處理、音頻管理以及人工智能等。

ASIP 擁有以下幾個關(guān)鍵優(yōu)勢:

通過架構(gòu)定制化和指令級,數(shù)據(jù)級以及任務(wù)級的并行化來提升性能

通過上述特性以及功耗優(yōu)化的 RTL 生成和內(nèi)核電源門控,降低功耗

流片后仍具有可編程性,因此可滿足不斷變化的需求而無需重新設(shè)計,且可提供從 C 語言到芯片的快速算法映射,并可輕松調(diào)試

RISC-V 架構(gòu)最顯著的特點是其高度的靈活性和可擴展性,這使其成為 AI 計算的理想選擇。RISC-V 允許開發(fā)者根據(jù)特定應(yīng)用需求添加定制化指令集擴展,這一特性在 AI 領(lǐng)域尤為重要,因為不同類型的 AI 模型(如 CNN、Transformer 等)對計算模式有不同的需求。

RISC-V 架構(gòu)指令集的擴展分為兩大類:一個是標準擴展(Standard Extensions):如整數(shù)(I)、壓縮(C)、浮點(F/D)等,由 RISC-V 基金會維護,需經(jīng)過標準流程審核。另一個是定制擴展(Custom Extensions):由設(shè)計團隊根據(jù)特定應(yīng)用自定義開發(fā),能夠融合多條基礎(chǔ)指令,生成一條高效復(fù)合指令,從而在保持精簡架構(gòu)理念的同時實現(xiàn)高性能或低功耗。這種“模塊化、可裁剪、可定制”的架構(gòu)哲學(xué)使得 RISC-V 架構(gòu)極其適用于應(yīng)用特定處理器(ASIP)的開發(fā)場景。

新思科技 ASIP Designer——助力開發(fā)者快速構(gòu)建 RISC-V 處理器

RISC-V 的擴展和開發(fā)設(shè)計不僅依賴設(shè)計思想,更需要強有力的 EDA 工具支持。新思科技作為全球 EDA 領(lǐng)域的領(lǐng)導(dǎo)者,為開發(fā)者提供專用指令集處理器設(shè)計工具——ASIP Designer。ASIP Designer 是一個工具套件,使 SoC 團隊能夠輕松實現(xiàn) ASIP 設(shè)計。其關(guān)鍵功能包括:

通過“Compiler-in-the-Loop”和“Synthesis-in-the-Loop”的方法,快速探索架構(gòu)

自動生成高效的基于 C/C++ 編譯器的軟件開發(fā)工具包,能夠自動適應(yīng)每次架構(gòu)更改

自動生成功耗和面積優(yōu)化的可綜合 RTL

ASIP Designer 讓開發(fā)者使用 nML 語言進行建模,對處理器進行結(jié)構(gòu)性描述,便于快速建模和架構(gòu)(包括指令集和微架構(gòu))修改?;谶@種高級描述,ASIP Designer 能夠自動配置出一套 SDK,其中包含一個周期精確指令集仿真器、匯編器、鏈接器、調(diào)試器和 C/C ++ 編譯器。該 SDK 的即時可用性使得開發(fā)者能夠快速編譯并運行其專有的 C 應(yīng)用程序代碼,以便確定性能。這種“Compiler-in-the-Loop”的方法是高效探索架構(gòu)優(yōu)化方向的關(guān)鍵因素。開發(fā)者可以從 ASIP Designer 提供的眾多設(shè)計示例中的某一個開始入手?;谝惶缀唵蔚臉肆刻幚砥骷軜?gòu),開發(fā)者通過添加數(shù)據(jù)級并行(SIMD)和專用指令來進行各種定制。這些專用指令為標量及矢量執(zhí)行單元提供了專門的位運算和算術(shù)運算(例如定點運算),而且還定制了專用的數(shù)據(jù)通路,以實現(xiàn)性能和效率的最大化。由此產(chǎn)生的架構(gòu)完全采用 C 語言編程,從而使得軟件開發(fā)人員能夠輕松利用該 ASIP 的架構(gòu)優(yōu)化的特點,開發(fā)軟件代碼。同時,ASIP Designer 與新思科技其他 EDA 工具可完全互操作,這一工具鏈極大提升了處理器從概念到原型的開發(fā)效率,尤其適用于快速迭代、資源受限的芯片項目。

47d764fa-273f-11f1-90a1-92fbcf53809c.png

新思科技 ASIP Designer 為開發(fā)者提供廣泛的 RISC-V ISA 處理器模型,作為開發(fā)者定制設(shè)計的起點,工具中提供 12 個可直接使用的示例模型源代碼,比如基于 ISA RV64IM、ISA RV32IM ,分別擁有多個 32 位和 64 位數(shù)據(jù)通路的整數(shù)模型 Trvp 和基于 ISA RV32IMZfinx 的浮點模型 Trv32pf。開發(fā)者利用 ASIP Designer,可快速構(gòu)建自己的優(yōu)化 RISC-V 處理器,加速項目進度。

面向未來,持續(xù)推動 RISC-V 生態(tài)繁榮

在數(shù)據(jù)驅(qū)動與邊緣智能爆發(fā)的時代背景下,如何通過定制擴展釋放 RISC-V 的潛力,已經(jīng)成為產(chǎn)業(yè)關(guān)注的焦點。新思科技持續(xù)開拓創(chuàng)新,攜手生態(tài)合作伙伴,深耕 RISC-V 領(lǐng)域,積極探索發(fā)展路徑:

利用定制擴展實現(xiàn)差異化競爭力;

通過 SIMD 等架構(gòu)形式應(yīng)對高并行需求;

借助新思科技 ASIP Designer 等設(shè)計工具加速軟硬件協(xié)同設(shè)計。

隨著 RISC-V 生態(tài)持續(xù)繁榮,這些面向特定工作負載的架構(gòu)定制化能力,將成為其在 AIoT、可穿戴、邊緣計算等領(lǐng)域持續(xù)推進的核心驅(qū)動力。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    20286

    瀏覽量

    253260
  • 新思科技
    +關(guān)注

    關(guān)注

    5

    文章

    968

    瀏覽量

    52949
  • RISC-V
    +關(guān)注

    關(guān)注

    49

    文章

    2914

    瀏覽量

    53209

原文標題:定制化計算時代,ASIP Designer助力RISC-V架構(gòu)價值最大化

文章出處:【微信號:Synopsys_CN,微信公眾號:新思科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    思科技ImperasDV解決方案讓RISC-V處理器驗證效率翻倍

    由于 RISC-V 是一個開放性的 ISA,它允許任何開發(fā)者自由設(shè)計和擴展定制處理器?;?RISC-V處理器必須保持與不斷增長的支持工
    的頭像 發(fā)表于 03-25 13:56 ?44次閱讀

    思科技邀您共赴2026玄鐵RISC-V生態(tài)大會

    作為從芯片到系統(tǒng)的工程解決方案的全球領(lǐng)導(dǎo),新思科技積極投入 RISC-V 生態(tài)建設(shè),與國內(nèi)合作伙伴深度合作,共同推動 RISC-V 技術(shù)創(chuàng)新。作為玄鐵首批無劍聯(lián)盟成員和多年合作伙伴,
    的頭像 發(fā)表于 03-19 17:41 ?1515次閱讀

    思科技ARC-V處理器驅(qū)動RISC-V市場無限機遇

    從 2010 年美國加州大學(xué)伯克利分校的教授與他的研究生團隊耗時三個月完成 RISC-V 指令集的開發(fā)工作,到 2015 年,RISC-V 在學(xué)術(shù)界聲名鵲起,再到 2025 年成為主流架構(gòu)之一
    的頭像 發(fā)表于 12-24 17:17 ?1319次閱讀
    新<b class='flag-5'>思科</b>技ARC-<b class='flag-5'>V</b><b class='flag-5'>處理器</b>驅(qū)動<b class='flag-5'>RISC-V</b>市場無限機遇

    Banana Pi BPI-CM6 計算模塊將 8 核 RISC-V 處理器帶入 CM4 外形尺寸

    RISC-V 處理器設(shè)計,而非封閉的 ARM 架構(gòu),是邁向開放式架構(gòu)計算的真正一步。這為開發(fā)者提供了更大的自由度、靈活性和長期發(fā)展空間,并讓他們能夠訪問開放的指令集。它將 GPU、AI 加速
    發(fā)表于 12-20 09:01

    重磅合作!Quintauris 聯(lián)手 SiFive,加速 RISC-V 在嵌入式與 AI 領(lǐng)域落地

    SoC 開發(fā)流程,幫開發(fā)者省時間; 優(yōu)化下一代 RISC-V 設(shè)計的性能和能效,進一步拉高性能上限; 把 RISC-V 打造成能和傳統(tǒng)專有處理器
    發(fā)表于 12-18 12:01

    思科技全棧工具鏈助力RISC-V設(shè)計高效進階

    RISC-V 架構(gòu)席卷全球的當下,新思科技(Synopsys)通過在整個硅生命周期開發(fā)工具、驗證平臺與定制 IP 方面的深厚積累,成為 RISC-V 生態(tài)中最為關(guān)鍵的“隱形推手”,在
    的頭像 發(fā)表于 12-17 10:29 ?781次閱讀
    新<b class='flag-5'>思科</b>技全棧工具鏈<b class='flag-5'>助力</b><b class='flag-5'>RISC-V</b>設(shè)計高效進階

    易靈思Sapphire SoC中RISC-V平臺級中斷控制深度解析

    隨著 RISC -V處理器在 FPGA 領(lǐng)域的廣泛應(yīng)用,易靈思 FPGA 的 Sapphire RISC-V 內(nèi)核憑借軟硬核的靈活支持,為開發(fā)者
    的頭像 發(fā)表于 11-08 09:35 ?7919次閱讀
    易靈思Sapphire SoC中<b class='flag-5'>RISC-V</b>平臺級中斷控制<b class='flag-5'>器</b>深度解析

    基于E203 RISC-V的音頻信號處理系統(tǒng) -協(xié)處理器的乘累加過程

    協(xié)處理器簡介 RISC-V具有很高的可擴展性,既預(yù)留出了指令編碼空間,也提供了預(yù)定義的Custom指令;RISC-V的標準指令集僅使用了少部分指令編碼空間,更多的指令編碼空間被預(yù)留給用戶進行擴展
    發(fā)表于 10-28 06:18

    大灣區(qū)RISC-V生態(tài)全景展示:RISC-V生態(tài)發(fā)展論壇、開發(fā)者Workshop和生態(tài)應(yīng)用專區(qū)

    繼7月份上海的RISC-V中國峰會之后,中國RISC-V生態(tài)和產(chǎn)業(yè)發(fā)展最新動態(tài)將在10月份深圳的灣芯展上全景展示。 ? RISC-V,這個以開放、簡約、模塊化重塑處理器架構(gòu)格局的開源指
    的頭像 發(fā)表于 10-13 09:18 ?587次閱讀
    大灣區(qū)<b class='flag-5'>RISC-V</b>生態(tài)全景展示:<b class='flag-5'>RISC-V</b>生態(tài)發(fā)展論壇、<b class='flag-5'>開發(fā)者</b>Workshop和生態(tài)應(yīng)用專區(qū)

    2025 Andes RISC-V CON北京站亮點搶先看

    Andes晶心科技將于北京麗亭華苑酒店舉辦「2025 Andes RISC-V CON」北京站,預(yù)計吸引來自中國各地近 200 位產(chǎn)業(yè)領(lǐng)袖、技術(shù)專家與開發(fā)者參與。本屆聚焦AI、車用電子及應(yīng)用處理器
    的頭像 發(fā)表于 08-21 15:35 ?2555次閱讀

    賽昉科技入駐RuyiSDK開發(fā)者社區(qū),雙平臺協(xié)同推進RISC-V生態(tài)

    賽昉科技(StarFive)正式入駐RuyiSDK開發(fā)者社區(qū),攜手推動RISC-V技術(shù)創(chuàng)新。后續(xù),賽昉科技的技術(shù)突破與生態(tài)進展將同步在RVspace及RuyiSDK雙平臺發(fā)布,賽昉技術(shù)團隊將定期解答
    的頭像 發(fā)表于 07-30 10:35 ?1103次閱讀
    賽昉科技入駐RuyiSDK<b class='flag-5'>開發(fā)者</b>社區(qū),雙平臺協(xié)同推進<b class='flag-5'>RISC-V</b>生態(tài)

    2025新思科RISC-V科技日活動圓滿結(jié)束

    ,通過在RISC-V技術(shù)探索分享與多維度討論,為與會提供了新思科技在賦能RISC-V技術(shù)創(chuàng)新的全面視角,從而更進一步促進中國RISC-V產(chǎn)
    的頭像 發(fā)表于 07-25 17:31 ?1470次閱讀

    矽速科技正式入駐 RuyiSDK 開發(fā)者社區(qū),共建 RISC-V 開發(fā)者生態(tài)!

    近日,深圳矽速科技正式入駐RuyiSDK開發(fā)者社區(qū),攜手社區(qū)共同推動RISC-V技術(shù)的發(fā)展與廣泛應(yīng)用,為開發(fā)者提供一個更加便捷高效的開發(fā)環(huán)境。關(guān)于RuyiSDKRuyiSDK是中國科學(xué)
    的頭像 發(fā)表于 07-10 11:00 ?1237次閱讀
    矽速科技正式入駐 RuyiSDK <b class='flag-5'>開發(fā)者</b>社區(qū),共建 <b class='flag-5'>RISC-V</b> <b class='flag-5'>開發(fā)者</b>生態(tài)!

    躍昉科技正式入駐RuyiSDK開發(fā)者社區(qū),助力RISC-V生態(tài)建設(shè)

    ? 近日,躍昉科技正式入駐 RuyiSDK 開發(fā)者社區(qū),攜手社區(qū)共同推動RISC-V技術(shù)的創(chuàng)新發(fā)展! RuyiSDK 是中國科學(xué)院軟件研究所開發(fā)的開源套件,致力于為 RISC-V
    的頭像 發(fā)表于 07-09 16:17 ?994次閱讀
    躍昉科技正式入駐RuyiSDK<b class='flag-5'>開發(fā)者</b>社區(qū),<b class='flag-5'>助力</b><b class='flag-5'>RISC-V</b>生態(tài)建設(shè)

    Condor使用Cadence托管云服務(wù)開發(fā)高性能RISC-V處理器

    Condor 是一家美國初創(chuàng)企業(yè),致力于開發(fā)高性能 RISC-V處理器。公司的目標是通過創(chuàng)新技術(shù)徹底革新整個行業(yè),打破高性能計算的極限。
    的頭像 發(fā)表于 05-08 09:03 ?1181次閱讀