LTC2358-18:高性能18位ADC的深度解析
在電子設計領域,模擬到數(shù)字的轉換是一個關鍵環(huán)節(jié),而ADC(模擬 - 數(shù)字轉換器)的性能直接影響著整個系統(tǒng)的精度和穩(wěn)定性。今天,我們就來深入探討一款高性能的18位ADC——LTC2358 - 18。
文件下載:LTC2358-18.pdf
一、產品概述
LTC2358 - 18是一款18位、低噪聲、8通道同時采樣的逐次逼近寄存器(SAR)ADC,具有緩沖差分、寬共模范圍皮安輸入的特點。它采用5V低壓電源和靈活的高壓電源供電,通常為±15V。借助集成的低漂移參考和緩沖器(VREFBUF標稱值為4.096V),每個通道都能在每次轉換的基礎上獨立配置,以接受±10.24V、0V至10.24V、±5.12V或0V至5.12V的信號。此外,還可以使用外部5V參考將輸入信號范圍擴展到±12.5V。同時,用戶可以禁用個別通道,以提高其余通道的吞吐量。
二、產品特性
2.1 高精度與低噪聲
LTC2358 - 18具有±3.5LSB的積分非線性(INL),在18位分辨率下無漏碼,信噪比(SNR)可達96.4dB,這些特性使其在需要寬動態(tài)范圍的高壓應用中表現(xiàn)出色。
2.2 寬共模范圍與高CMRR
集成的皮安輸入模擬緩沖器、寬輸入共模范圍以及128dB的共模抑制比(CMRR),使得該ADC能夠使用最小的電路板空間和功率直接數(shù)字化各種信號。
2.3 靈活的接口
支持引腳可選的SPI CMOS(1.8V至5V)和LVDS串行接口,能夠與傳統(tǒng)微控制器和現(xiàn)代FPGA進行良好的通信。在CMOS模式下,應用程序可以使用1至8個串行輸出數(shù)據線,方便用戶優(yōu)化總線寬度和數(shù)據吞吐量。
2.4 低功耗設計
在以每個通道200ksps的速率同時轉換八個通道時,典型功耗為219mW。此外,還提供可選的休眠和掉電模式,可在非活動期間進一步降低功耗。
三、工作原理
3.1 轉換操作
LTC2358 - 18的工作分為兩個階段:采集階段和轉換階段。在采集階段,每個通道的采樣保持(S/H)電路中的采樣電容連接到各自的模擬輸入緩沖器,跟蹤差分模擬輸入電壓(VIN+ - VIN -)。當CNV引腳出現(xiàn)上升沿時,所有通道的S/H電路從跟蹤模式轉換到保持模式,同時對所有通道的輸入信號進行采樣并啟動轉換。在轉換階段,每個通道的采樣電容一次連接一個到18位電荷再分配電容D/A轉換器(CDAC)。CDAC通過逐次逼近算法進行排序,使用差分比較器將采樣的輸入電壓與通道SoftSpan滿量程范圍的二進制加權分數(shù)(例如,VFSR/2、VFSR/4 … VFSR/262144)進行比較。最終,CDAC輸出近似于通道采樣的模擬輸入。完成所有通道的轉換后,ADC控制邏輯準備好每個通道的18位數(shù)字輸出代碼,以便進行串行傳輸。
3.2 傳輸函數(shù)
LTC2358 - 18將每個通道的滿量程電壓范圍數(shù)字化為2^18個級別。結合ADC主參考電壓VREFBUF,通道的SoftSpan配置決定了其輸入電壓范圍、滿量程范圍、LSB大小以及轉換結果的二進制格式。對于雙極性SoftSpan范圍,轉換結果以二進制補碼格式輸出;對于單極性SoftSpan范圍,則以直二進制格式輸出。
四、應用信息
4.1 緩沖模擬輸入
每個通道的LTC2358 - 18在寬共模輸入范圍內同時采樣其模擬輸入引腳之間的電壓差(VIN+ - VIN -),并通過ADC的共模抑制比(CMRR)衰減兩個輸入引腳上的不需要的共模信號。寬共模輸入范圍和高CMRR使得IN +/IN - 模擬輸入能夠以任意關系擺動,只要每個引腳保持在(VEE + 4V)和(VCC - 4V)之間。這種特性使得LTC2358 - 18能夠接受各種信號擺動,簡化了信號鏈設計。
4.2 輸入驅動電路
CMOS緩沖輸入級提供了高度的瞬態(tài)隔離。大多數(shù)阻抗小于10kΩ的傳感器、信號調理放大器和濾波器網絡可以直接驅動3pF的模擬輸入電容。對于更高阻抗和慢穩(wěn)定電路,可以在引腳處添加680pF電容以保持LTC2358 - 18的完整直流精度。此外,LTC2358 - 18的高輸入阻抗大大降低了輸入驅動要求,使得可以使用具有kΩ阻抗和任意慢時間常數(shù)的可選RC濾波器進行抗混疊或其他目的。
4.3 輸入過驅動容限
在任何通道上將模擬輸入驅動到VCC以上高達10mA不會影響其他通道的轉換結果。大約70%的過驅動電流將從VCC引腳流出,其余30%將從VEE流出。需要注意的是,將輸入驅動到VCC以上或VEE以下可能會使外部電源的正常電流流向反轉。
4.4 ADC參考
LTC2358 - 18支持三種參考配置:內部參考與內部緩沖器、外部參考與內部緩沖器、外部參考且禁用內部緩沖器。不同的參考配置適用于不同的應用場景,用戶可以根據具體需求進行選擇。
五、動態(tài)性能
5.1 信號 - 噪聲和失真比(SINAD)
SINAD是指輸入信號基頻的RMS幅度與A/D輸出中所有其他頻率分量的RMS幅度之比。LTC2358 - 18在±10.24V范圍內,以200kHz采樣率和2kHz真雙極性輸入信號時,典型SINAD可達96.2dB。
5.2 信噪比(SNR)
SNR是指輸入信號基頻的RMS幅度與除前五個諧波和直流之外的所有其他頻率分量的RMS幅度之比。在相同條件下,LTC2358 - 18的典型SNR可達96.4dB。
5.3 總諧波失真(THD)
THD是指輸入信號所有諧波的RMS和與基波本身的比值。LTC2358 - 18在±10.24V范圍內,以200kHz采樣率和2kHz真雙極性輸入信號時,典型THD可達 - 111dB。
六、電源考慮
6.1 電源要求
LTC2358 - 18需要四個電源:正負高壓電源(VCC和VEE)、5V核心電源(VDD)和數(shù)字輸入/輸出(I/O)接口電源(OVDD)。只要滿足10V ≤ VCC - VEE ≤ 38V的電壓差限制,VCC和VEE可以在各自允許的操作范圍內獨立偏置,甚至VEE可以直接接地。靈活的OVDD電源使得LTC2358 - 18能夠與1.8V至5V的CMOS邏輯進行通信。
6.2 電源排序
LTC2358 - 18沒有特定的電源排序要求,但需要注意遵守絕對最大額定值部分中描述的最大電壓關系。該器件具有內部上電復位(POR)電路,在初始上電和VDD降至2V以下時會復位轉換器。在POR事件后至少10ms內不應啟動轉換,以確保初始化期結束。使用內部參考緩沖器時,需要200ms讓緩沖器上電并對REFBUF旁路電容進行充電。
七、時序和控制
7.1 CNV時序
LTC2358 - 18的采樣和轉換由CNV控制。CNV引腳的上升沿將所有通道的S/H電路從跟蹤模式轉換到保持模式,同時對所有通道的輸入信號進行采樣并啟動轉換。一旦轉換開始,除非重置ADC,否則不能提前終止。為了獲得最佳性能,應使用干凈、低抖動的信號驅動CNV,并避免在CNV上升沿之前的數(shù)據I/O線上發(fā)生轉換。此外,為了最小化通道間串擾,應避免在CNV上升沿前后100ns內模擬輸入出現(xiàn)高轉換率。
7.2 內部轉換時鐘
LTC2358 - 18具有內部時鐘,經過調整后,在啟用N個通道時最大轉換時間為550?N ns。在同時轉換八個通道時,最小采集時間為570ns,可確保200ksps的吞吐量性能,無需任何外部調整。
7.3 休眠模式
在完成一次轉換后,LTC2358 - 18可以進入休眠模式以降低轉換之間的功耗。在該模式下,部分設備電路將關閉,包括與采樣模擬輸入信號相關的電路。通過在轉換之間保持CNV高電平來啟用休眠模式。要在進入休眠模式后啟動新的轉換,需要將CNV拉低并保持至少750ns,然后再將其拉高。
7.4 掉電模式
當PD引腳拉高時,LTC2358 - 18進入掉電模式,后續(xù)的轉換請求將被忽略。如果在轉換過程中發(fā)生這種情況,設備將在轉換完成后掉電。在該模式下,設備僅消耗少量的調節(jié)器待機電流,典型功耗為0.68mW。要退出掉電模式,需要將PD引腳拉低,并在啟動轉換前等待至少10ms。使用內部參考緩沖器時,需要200ms讓緩沖器上電并對REFBUF旁路電容進行充電。
7.5 復位時序
可以通過在沒有中間轉換的情況下將PD引腳拉高兩次來執(zhí)行LTC2358 - 18的全局復位,相當于上電復位事件。該功能在從需要將整個系統(tǒng)狀態(tài)重置為已知同步值的系統(tǒng)級事件中恢復時非常有用。復位事件在PD的第二個上升沿觸發(fā),并根據內部定時器異步結束。復位會清除所有串行數(shù)據輸出寄存器,并將所有通道的內部SoftSpan配置寄存器恢復到SoftSpan 7的默認狀態(tài)。如果在轉換過程中觸發(fā)復位,轉換將立即停止。
八、數(shù)字接口
8.1 串行CMOS I/O模式
在CMOS I/O模式下,串行數(shù)據總線由串行時鐘輸入(SCKI)、串行數(shù)據輸入(SDI)、串行時鐘輸出(SCKO)和八個串行數(shù)據輸出(SDO0至SDO7)組成。通信在預定義的數(shù)據事務窗口內進行。在窗口內,設備在SDI上接受下一次轉換的24位SoftSpan配置字,并在SDO0至SDO7上輸出包含上一次轉換結果和通道配置信息的24位數(shù)據包。新的數(shù)據事務窗口在LTC2358 - 18上電或復位后10ms以及每次轉換結束時的BUSY下降沿打開。建議在推薦的數(shù)據事務窗口內完成數(shù)據事務,并在下次轉換開始前留出至少20ns的安靜時間。
8.2 串行LVDS I/O模式
在LVDS I/O模式下,信息通過正負信號對(LVDS +/LVDS -)傳輸,位以差分方式編碼為(LVDS + - LVDS -)。邏輯1和0分別由差分+350mV和 - 350mV表示。通信同樣在預定義的數(shù)據事務窗口內進行,設備在SDI上接受24位SoftSpan配置字,并在SDO上輸出24位數(shù)據包。建議使用SCKO的上升和下降沿來捕獲SDO上的DDR串行輸出數(shù)據,以提高對電源和溫度變化的延遲變化的魯棒性。
九、電路板布局
為了獲得LTC2358 - 18的最佳性能,建議使用四層印刷電路板(PCB)。布局時應盡量將數(shù)字和模擬信號線分開,避免將任何數(shù)字時鐘或信號與模擬信號并行運行或在ADC下方布線。同時,應盡量減小REFBUF到GND(Pin 20)旁路電容的返回環(huán)路長度,并避免將CNV路由到可能干擾其上升沿的信號附近。電源旁路電容應盡可能靠近電源引腳放置,低阻抗的公共返回路徑對于ADC的低噪聲運行至關重要,建議使用單個實心接地平面。
十、總結
LTC2358 - 18是一款功能強大、性能出色的18位ADC,具有高精度、低噪聲、寬共模范圍、靈活的接口和低功耗等優(yōu)點。在實際應用中,我們需要根據具體的需求和場景,合理選擇參考配置、電源供應、時序控制和數(shù)字接口等參數(shù),并注意電路板布局的優(yōu)化,以充分發(fā)揮其性能優(yōu)勢。同時,我們也可以參考相關的評估套件和參考設計,如DC2365,來加快開發(fā)進程。大家在使用LTC2358 - 18的過程中,有沒有遇到過什么問題或者有什么獨特的應用經驗呢?歡迎在評論區(qū)分享交流。
-
高性能
+關注
關注
0文章
557瀏覽量
21458
發(fā)布評論請先 登錄
LTC2374-16:高性能16位SAR ADC的深度剖析與應用指南
LTC2492:高性能24位ΔΣ ADC的深度解析
深入剖析LTC2358 - 16:高性能16位ADC的卓越特性與應用
深入解析LTC2333-18:高性能18位ADC的卓越之選
探索LTC2311-12:高性能12位ADC的技術解析與應用指南
AD4003/AD4007/AD4011:高性能18位SAR ADC的卓越之選
AD4880:高性能20位SAR ADC的深度解析
單電源、差分、18位ADC驅動器ADA4941 - 1的詳細解析
解析ADA4922-1:高性能18位差分ADC驅動器
DS92LV18:18位總線LVDS串行器/解串器的深度解析
解析ADS1625與ADS1626:高性能18位ADC的卓越之選
深入解析ADS1625/6:高性能18位ADC的卓越之選
深入解析ADS8380:高性能18位ADC的卓越之選
LTC2358-18:高性能18位ADC的深度解析
評論