MAX5100:低功耗四通道并行8位DAC的卓越之選
在電子設(shè)計領(lǐng)域,數(shù)模轉(zhuǎn)換器(DAC)是連接數(shù)字世界與模擬世界的重要橋梁。今天,我們要深入探討一款來自MAXIM的出色DAC產(chǎn)品——MAX5100,它具有諸多令人矚目的特性,適用于多種應(yīng)用場景。
文件下載:MAX5100BEUP+T.pdf
一、產(chǎn)品概述
MAX5100是一款并行輸入、電壓輸出的四通道8位DAC,工作于+2.7V至+5.5V的單電源,采用節(jié)省空間的20引腳TSSOP封裝。其內(nèi)部的精密緩沖器能夠?qū)崿F(xiàn)軌到軌(Rail-to-Rail)擺動,參考輸入范圍涵蓋地和正電源軌,四個DAC共享一個公共參考輸入。
二、關(guān)鍵特性
2.1 電源與功耗
- 寬電源范圍:支持+2.7V至+5.5V的單電源供電,為不同的應(yīng)用場景提供了靈活性。
- 超低功耗:工作時的電源電流僅為0.4mA,關(guān)機模式下更是低至1nA,非常適合對功耗要求嚴格的應(yīng)用,如便攜式儀器。
2.2 封裝與尺寸
采用20引腳TSSOP封裝,體積小巧,節(jié)省電路板空間,便于在緊湊的設(shè)計中使用。
2.3 輸出特性
- 軌到軌輸出:輸出緩沖放大器能夠?qū)崿F(xiàn)軌到軌擺動,提供了更大的輸出電壓范圍。
- 雙緩沖寄存器:具備雙緩沖邏輯輸入,四個8位緩沖寄存器后接四個8位DAC寄存器,可避免寫操作期間DAC輸出的變化。異步控制引腳LDAC允許同時更新DAC寄存器。
2.4 其他特性
- 關(guān)機模式:可將電流降低至1nA,有效節(jié)省功耗。
- 上電復位:上電時將所有寄存器復位為代碼00 hex。
三、電氣特性
3.1 靜態(tài)精度
- 分辨率:8位分辨率,能夠提供較為精確的模擬輸出。
- 積分非線性(INL):MAX5100A的INL為±1 LSB,MAX5100B為±2 LSB。
- 微分非線性(DNL):保證單調(diào),最大為±1 LSB。
3.2 動態(tài)性能
- 輸出電壓壓擺率:從代碼00到代碼FO hex時,典型值為0.6V/μs。
- 輸出建立時間:從代碼10到代碼F0 hex,達到±1/2LSB的典型時間為6μs。
3.3 電源特性
- 電源電壓:范圍為2.7V至5.5V。
- 電源電流:工作時典型值為370μA,關(guān)機電流低至0.001μA。
四、引腳配置與功能
| PIN | NAME | FUNCTION |
|---|---|---|
| 1 | OUTB | DAC B電壓輸出 |
| 2 | OUTA | DAC A電壓輸出 |
| 3 | VDD | 正電源電壓,需使用0.1μF電容旁路到地 |
| 4 | REF | 參考電壓輸入 |
| 5 | SHDN | 關(guān)機引腳,連接到地為正常工作模式 |
| 6 | WR | 寫輸入(低電平有效),用于將數(shù)據(jù)加載到由A0和A1選擇的DAC輸入鎖存器 |
| 7–14 | D7–D0 | 數(shù)據(jù)輸入7–0 |
| 15 | LDAC | 加載DAC輸入(低電平有效),驅(qū)動該引腳低電平可將所有輸入鎖存器的內(nèi)容傳輸?shù)礁髯缘腄AC鎖存器 |
| 16 | A1 | DAC地址選擇位(MSB) |
| 17 | A0 | DAC地址選擇位(LSB) |
| 18 | GND | 地 |
| 19 | OUTD | DAC D電壓輸出 |
| 20 | OUTC | DAC C電壓輸出 |
五、工作原理
5.1 數(shù)模轉(zhuǎn)換部分
MAX5100采用矩陣解碼架構(gòu),外部參考電壓通過矩陣排列的電阻串進行分壓。行和列解碼器從電阻串中選擇合適的抽頭,以提供所需的模擬電壓。電阻網(wǎng)絡(luò)將8位數(shù)字輸入轉(zhuǎn)換為與參考電壓成比例的等效模擬輸出電壓。
5.2 低功耗關(guān)機模式
當關(guān)機引腳SHDN為高電平時,DAC和輸出放大器進入關(guān)機狀態(tài),輸出放大器進入高阻抗狀態(tài)。從關(guān)機狀態(tài)恢復時,需要13μs使輸出穩(wěn)定。
5.3 輸出緩沖放大器
DAC輸出由精密放大器內(nèi)部緩沖,典型壓擺率為0.6V/μs,在10kΩ并聯(lián)100pF負載下,達到±1/2LSB的典型建立時間為6μs。
5.4 參考輸入
REF輸入具有與代碼無關(guān)的輸入阻抗,典型值為460kΩ并聯(lián)15pF,參考輸入電壓范圍為0至VDD。參考輸入可接受正直流信號以及峰值在0至VDD之間的交流信號,REF處的電壓設(shè)置了DAC的滿量程輸出電壓。
5.5 數(shù)字輸入和接口邏輯
地址線A0和A1用于選擇接收D0–D7數(shù)據(jù)的DAC。當WR為低電平時,被尋址的DAC輸入鎖存器透明;WR為高電平時,數(shù)據(jù)被鎖存。LDAC引腳可實現(xiàn)四個DAC的同時更新。
六、應(yīng)用信息
6.1 外部參考
參考源電阻必須遠小于參考輸入電阻,為保證8位精度,RS應(yīng)小于1kΩ。如果VREF僅為直流,需使用0.1μF電容將REF旁路到地,更大的電容值可改善噪聲抑制。
6.2 電源排序
REF上的電壓任何時候都不應(yīng)超過VDD。若無法實現(xiàn)正確的電源排序,可在REF和VDD之間連接外部肖特基二極管,以確保符合絕對最大額定值。
6.3 電源旁路和接地管理
GND上的數(shù)字或交流瞬態(tài)信號可能在模擬輸出端產(chǎn)生噪聲,應(yīng)將GND連接到質(zhì)量最高的地。使用0.1μF電容對VDD進行旁路,并盡可能靠近VDD和GND放置。同時,精心設(shè)計PCB板的接地布局可最小化DAC輸出和數(shù)字輸入之間的串擾。
七、總結(jié)
MAX5100憑借其低功耗、小封裝、軌到軌輸出等特性,成為數(shù)字增益和偏移調(diào)整、可編程衰減器、便攜式儀器、功率放大器偏置控制等應(yīng)用的理想選擇。在實際設(shè)計中,電子工程師需要根據(jù)具體需求合理選擇參考源、注意電源排序和接地管理等問題,以充分發(fā)揮MAX5100的性能優(yōu)勢。你在使用類似DAC產(chǎn)品時遇到過哪些問題呢?歡迎在評論區(qū)分享你的經(jīng)驗和見解。
-
dac
+關(guān)注
關(guān)注
44文章
2739瀏覽量
197371 -
低功耗
+關(guān)注
關(guān)注
12文章
3731瀏覽量
106815
發(fā)布評論請先 登錄
MAX5100:低功耗四通道并行8位DAC的卓越之選
評論