深入解析IGLOO2 FPGA和SmartFusion2 SoC FPGA:特性、參數(shù)與應(yīng)用
在當今電子技術(shù)飛速發(fā)展的時代,F(xiàn)PGA(現(xiàn)場可編程門陣列)和SoC FPGA(片上系統(tǒng)現(xiàn)場可編程門陣列)在眾多領(lǐng)域發(fā)揮著至關(guān)重要的作用。Microsemi公司的IGLOO2 FPGA和SmartFusion2 SoC FPGA就是其中的佼佼者。今天,我們就來深入探討這兩款產(chǎn)品的詳細特性和參數(shù)。
文件下載:M2S005-1TQ144.pdf
一、產(chǎn)品概述
IGLOO2 FPGA和SmartFusion2 SoC FPGA將基于4輸入查找表(LUT)的FPGA架構(gòu)與集成數(shù)學模塊、多個嵌入式存儲模塊以及高性能SerDes通信接口集成在單芯片上。這兩款產(chǎn)品受益于低功耗閃存技術(shù),是行業(yè)中最安全、可靠的FPGA。它們提供高達150K邏輯單元、5MB嵌入式RAM、16個SerDes通道以及4個PCI Express Gen 2端點,還集成了帶糾錯功能的硬DDR3內(nèi)存控制器。
SmartFusion2設(shè)備集成了低功耗實時微控制器子系統(tǒng)(MSS),包含以太網(wǎng)、USB和CAN等豐富的行業(yè)標準外設(shè);而IGLOO2設(shè)備則集成了高性能內(nèi)存子系統(tǒng),具有片上閃存、32KB嵌入式SRAM和多個DMA控制器。
二、器件狀態(tài)
設(shè)計與數(shù)據(jù)安全密度
從文檔中的表格可以看出,不同密度的IGLOO2和SmartFusion2設(shè)備(如005、010、025等)均處于生產(chǎn)狀態(tài),這意味著這些產(chǎn)品已經(jīng)經(jīng)過了充分的驗證和測試,能夠穩(wěn)定地應(yīng)用于各種項目中。
三、電氣規(guī)格
1. 工作條件
絕對最大額定值
文檔詳細列出了各項參數(shù)的絕對最大額定值,如DC核心電源電壓(VDD)的范圍是 -0.3V 到 1.32V,電源充電泵電壓(VPP)為 -0.3V 到 3.63V 等。這些參數(shù)為工程師在設(shè)計電路時提供了明確的安全邊界,避免因電壓過高或過低對器件造成損壞。
推薦工作條件
推薦工作條件根據(jù)不同的應(yīng)用場景和溫度范圍進行了詳細劃分。例如,商業(yè)溫度范圍(0 - 85°C)和工業(yè)溫度范圍(-40 - 100°C)下的工作結(jié)溫、電源電壓等參數(shù)都有明確規(guī)定。這有助于工程師根據(jù)實際項目需求,合理選擇工作條件,確保器件的性能和穩(wěn)定性。
2. 功耗
靜態(tài)電源電流
文檔給出了不同模式(非FlashFreeze和FlashFreeze)和配置下的靜態(tài)電源電流特性。例如,在典型工藝下,當 (V_{DD}=1.2V) 時,不同密度的器件在不同溫度下的靜態(tài)電流值不同。這對于低功耗設(shè)計非常重要,工程師可以根據(jù)這些數(shù)據(jù)評估器件在不同工作模式下的功耗,優(yōu)化電源設(shè)計。
編程電流
編程和驗證過程中的電流也有詳細記錄。在 (0^{circ}C <= T_{J} <= 85^{circ}C) 的典型工藝下,不同電源(VDD、VPP、VPPNVM、VDDI)的電流值以及不同密度器件的編程和驗證電流都有明確數(shù)據(jù)。這有助于工程師在編程過程中合理規(guī)劃電源供應(yīng),確保編程的穩(wěn)定性和可靠性。
3. 平均溫度和電壓降額因子
表格列出了不同陣列電壓和溫度下的平均溫度和電壓降額因子,用于調(diào)整織物時序延遲。這對于在不同溫度和電壓條件下保證器件的性能至關(guān)重要,工程師可以根據(jù)這些因子對設(shè)計進行調(diào)整,以適應(yīng)不同的工作環(huán)境。
4. 時序模型
文檔給出了時序模型和參數(shù),如DDR3接收器的傳播延遲(TPY)、輸入數(shù)據(jù)寄存器的時鐘到Q延遲(TICLKQ)等。這些參數(shù)對于設(shè)計高速電路和確保數(shù)據(jù)的準確傳輸非常關(guān)鍵,工程師可以根據(jù)這些參數(shù)進行時序分析和優(yōu)化。
5. 用戶I/O特性
輸入和輸出緩沖器
詳細介紹了輸入和輸出緩沖器的AC加載情況,包括輸入緩沖器的傳播延遲(TPY)和輸出緩沖器的傳播延遲(TDP)等。這些參數(shù)對于設(shè)計高速I/O接口非常重要,工程師可以根據(jù)這些參數(shù)優(yōu)化I/O電路的設(shè)計。
I/O速度
列出了不同I/O標準(如PCI 3.3V、LVTTL 3.3V、LVCMOS 2.5V等)在最壞工業(yè)條件下的最大數(shù)據(jù)速率和最大頻率。這有助于工程師根據(jù)實際需求選擇合適的I/O標準,確保數(shù)據(jù)傳輸?shù)乃俣群头€(wěn)定性。
詳細I/O特性
包括輸入電容、泄漏電流、斜坡時間、I/O弱上拉/下拉電阻等參數(shù)。這些參數(shù)對于設(shè)計I/O接口的匹配電路和確保信號質(zhì)量非常重要,工程師可以根據(jù)這些參數(shù)進行電路設(shè)計和優(yōu)化。
6. 內(nèi)存接口和電壓參考I/O標準
HSTL
支持1.5V HSTL的兩個類別,文檔給出了其DC和AC輸入輸出電平規(guī)范、阻抗規(guī)范和測試參數(shù)等。這對于設(shè)計高速內(nèi)存接口非常重要,工程師可以根據(jù)這些規(guī)范設(shè)計HSTL接口電路,確保內(nèi)存數(shù)據(jù)的準確傳輸。
SSTL
支持2.5V(SSTL2)、1.8V(SSTL18)和1.5V(SSTL15)的Stub-Series Terminated Logic標準,適用于DDR/2/3等通用內(nèi)存總線。文檔詳細列出了不同SSTL標準的DC和AC輸入輸出電平規(guī)范、阻抗規(guī)范和測試參數(shù)等。這有助于工程師設(shè)計符合JEDEC標準的內(nèi)存接口電路,提高內(nèi)存系統(tǒng)的性能和兼容性。
LPDDR
支持LPDDR的降低和全驅(qū)動低功耗雙數(shù)據(jù)速率標準,文檔給出了其DC和AC輸入輸出電平規(guī)范、阻抗規(guī)范和測試參數(shù)等。這對于設(shè)計低功耗內(nèi)存接口非常重要,工程師可以根據(jù)這些規(guī)范設(shè)計LPDDR接口電路,降低系統(tǒng)功耗。
7. 差分I/O標準
LVDS
低電壓差分信號(LVDS)是一種高速差分I/O標準,文檔給出了其DC和AC輸入輸出電平規(guī)范、阻抗規(guī)范和測試參數(shù)等。這對于設(shè)計高速差分信號傳輸電路非常重要,工程師可以根據(jù)這些規(guī)范設(shè)計LVDS接口電路,提高信號傳輸?shù)乃俣群涂垢蓴_能力。
B-LVDS、M-LVDS、Mini-LVDS、RSDS、LVPECL
這些差分I/O標準也都有詳細的DC和AC輸入輸出電平規(guī)范、阻抗規(guī)范和測試參數(shù)等。工程師可以根據(jù)實際需求選擇合適的差分I/O標準,設(shè)計出滿足不同應(yīng)用場景的電路。
8. I/O寄存器規(guī)格
詳細介紹了輸入和輸出寄存器的規(guī)格,包括輸入數(shù)據(jù)寄存器的傳播延遲、時鐘到Q延遲、數(shù)據(jù)建立時間等參數(shù),以及輸出/啟用寄存器的傳播延遲、時鐘到Q延遲、數(shù)據(jù)建立時間等參數(shù)。這些參數(shù)對于設(shè)計I/O接口的時序電路非常重要,工程師可以根據(jù)這些參數(shù)確保數(shù)據(jù)的準確傳輸和處理。
9. DDR模塊規(guī)格
介紹了輸入和輸出DDR模塊的規(guī)格和時序,包括輸入DDR模塊的時鐘到輸出延遲、數(shù)據(jù)建立時間等參數(shù),以及輸出DDR模塊的時鐘到輸出延遲、數(shù)據(jù)建立時間等參數(shù)。這對于設(shè)計高速DDR接口非常重要,工程師可以根據(jù)這些參數(shù)設(shè)計DDR接口電路,提高DDR數(shù)據(jù)的傳輸速度和準確性。
10. 邏輯元素規(guī)格
4輸入LUT
IGLOO2和SmartFusion2 SoC FPGAs提供了完全可置換的4輸入LUT,文檔給出了其組合單元的傳播延遲等參數(shù)。這對于設(shè)計邏輯電路非常重要,工程師可以根據(jù)這些參數(shù)優(yōu)化邏輯電路的設(shè)計,提高邏輯電路的性能。
時序特性
列出了組合單元和順序模塊的時序特性,如組合單元的傳播延遲、順序模塊的時鐘到Q延遲、數(shù)據(jù)建立時間等參數(shù)。這些參數(shù)對于設(shè)計時序電路非常重要,工程師可以根據(jù)這些參數(shù)確保時序電路的準確性和穩(wěn)定性。
11. 全局資源特性
IGLOO2和SmartFusion2 SoC FPGA設(shè)備提供了強大的低偏斜全局路由網(wǎng)絡(luò),文檔給出了不同密度設(shè)備的全局資源特性,如全局時鐘的輸入低延遲、輸入高延遲和最大偏斜等參數(shù)。這對于設(shè)計高速時鐘分配電路非常重要,工程師可以根據(jù)這些參數(shù)設(shè)計全局時鐘網(wǎng)絡(luò),確保時鐘信號的準確傳輸和分配。
12. FPGA織物SRAM
FPGA織物大SRAM(LSRAM)
列出了不同深度×寬度配置的RAM1K18在最壞商業(yè)條件下的時鐘周期、時鐘最小脈沖寬度、讀取訪問時間等參數(shù)。這對于設(shè)計大容量SRAM存儲電路非常重要,工程師可以根據(jù)這些參數(shù)設(shè)計SRAM接口電路,提高SRAM的讀寫性能。
FPGA織物微SRAM(μSRAM)
列出了不同模式(如64×18、64×16等)的μSRAM在最壞商業(yè)條件下的時鐘周期、時鐘最小脈沖寬度、讀取訪問時間等參數(shù)。這對于設(shè)計小容量SRAM存儲電路非常重要,工程師可以根據(jù)這些參數(shù)設(shè)計μSRAM接口電路,滿足不同應(yīng)用場景的需求。
13. 編程時間
文檔詳細列出了不同編程方式(JTAG編程、2步IAP編程、SmartFusion2 Cortex - M3 ISP編程等)在不同條件下(典型條件和最壞條件)的編程時間。這對于設(shè)計編程電路和優(yōu)化編程流程非常重要,工程師可以根據(jù)這些數(shù)據(jù)選擇合適的編程方式和參數(shù),提高編程效率。
14. 數(shù)學塊時序特性
IGLOO2和SmartFusion2 SoC的數(shù)學塊支持18×18有符號乘法、點積以及內(nèi)置的加法、減法和累加單元。文檔列出了不同配置下(所有寄存器使用、輸入旁路和輸出寄存器使用等)的數(shù)學塊時序特性,如輸入控制寄存器的建立時間、輸出寄存器的時鐘到輸出延遲等參數(shù)。這對于設(shè)計數(shù)字信號處理電路非常重要,工程師可以根據(jù)這些參數(shù)設(shè)計數(shù)學塊電路,提高數(shù)字信號處理的性能。
15. 嵌入式NVM(eNVM)特性
列出了eNVM的讀取性能和頁面編程時間等參數(shù)。這對于設(shè)計需要非易失性存儲的電路非常重要,工程師可以根據(jù)這些參數(shù)設(shè)計eNVM接口電路,確保數(shù)據(jù)的可靠存儲和讀取。
16. SRAM PUF
文檔給出了SRAM物理不可克隆函數(shù)(PUF)在最壞工業(yè)條件下的各項服務(wù)時間,如創(chuàng)建激活碼、刪除激活碼等。這對于設(shè)計安全認證電路非常重要,工程師可以根據(jù)這些數(shù)據(jù)設(shè)計SRAM PUF電路,提高系統(tǒng)的安全性。
17. 非確定性隨機位生成器(NRBG)
列出了NRBG在最壞工業(yè)條件下的各項服務(wù)時間,如實例化、生成隨機位等。這對于設(shè)計需要隨機數(shù)生成的電路非常重要,工程師可以根據(jù)這些數(shù)據(jù)設(shè)計NRBG電路,確保隨機數(shù)的生成質(zhì)量和效率。
18. 加密塊特性
給出了加密塊在最壞工業(yè)條件下的各項服務(wù)時間和性能,如AES128/256編碼/解碼、SHA256哈希計算等。這對于設(shè)計安全加密電路非常重要,工程師可以根據(jù)這些數(shù)據(jù)設(shè)計加密塊電路,提高系統(tǒng)的安全性。
19. 晶體振蕩器
詳細介紹了晶體振蕩器在不同增益模式(高增益、中增益、低增益)下的電氣特性,如工作頻率、精度、輸出占空比等。這對于設(shè)計時鐘電路非常重要,工程師可以根據(jù)這些參數(shù)選擇合適的晶體振蕩器,確保時鐘信號的穩(wěn)定性和準確性。
20. 片上振蕩器
列出了50MHz RC振蕩器和1MHz RC振蕩器的電氣特性,如工作頻率、精度、輸出占空比等。這對于設(shè)計低功耗時鐘電路非常重要,工程師可以根據(jù)這些參數(shù)設(shè)計片上振蕩器電路,滿足不同應(yīng)用場景的需求。
21. 時鐘調(diào)節(jié)電路(CCC)
給出了CCC/PLL在最壞工業(yè)條件下的規(guī)格和抖動規(guī)格,如輸入頻率、輸出頻率、延遲增量等。這對于設(shè)計時鐘調(diào)節(jié)電路非常重要,工程師可以根據(jù)這些參數(shù)設(shè)計CCC/PLL電路,確保時鐘信號的穩(wěn)定性和準確性。
22. JTAG
列出了不同密度設(shè)備的JTAG 1532參數(shù),如時鐘到Q延遲、復(fù)位到Q延遲等。這對于設(shè)計JTAG調(diào)試電路非常重要,工程師可以根據(jù)這些參數(shù)設(shè)計JTAG接口電路,方便對器件進行調(diào)試和測試。
23. 系統(tǒng)控制器SPI特性
給出了系統(tǒng)控制器SPI在最壞工業(yè)條件下的特性,如SC_SPI_SCK最小周期、SC_SPI_SDO建立時間等。這對于設(shè)計SPI接口電路非常重要,工程師可以根據(jù)這些參數(shù)設(shè)計系統(tǒng)控制器SPI接口電路,確保SPI通信的穩(wěn)定性和準確性。
24. 上電到功能時間
列出了在最壞工業(yè)條件下,當MSS/HPMS使用和不使用時的上電到功能時間。這對于設(shè)計電源管理電路非常重要,工程師可以根據(jù)這些數(shù)據(jù)設(shè)計上電時序電路,確保器件在上電過程中的穩(wěn)定性和可靠性。
25. DEVRST_N特性
給出了DEVRST_N的斜坡時間和循環(huán)速率等參數(shù)。這對于設(shè)計復(fù)位電路非常重要,工程師可以根據(jù)這些參數(shù)設(shè)計DEVRST_N復(fù)位電路,確保器件在復(fù)位過程中的穩(wěn)定性和可靠性。
26. DEVRST_N到功能時間
列出了在最壞工業(yè)條件下,當MSS/HPMS使用和不使用時的DEVRST_N到功能時間。這對于設(shè)計復(fù)位時序電路非常重要,工程師可以根據(jù)這些數(shù)據(jù)設(shè)計DEVRST_N復(fù)位時序電路,確保器件在復(fù)位后能夠快速恢復(fù)正常工作。
27. Flash*Freeze時序特性
列出了FlashFreeze的進入和退出時間。這對于設(shè)計低功耗模式電路非常重要,工程師可以根據(jù)這些數(shù)據(jù)設(shè)計FlashFreeze電路,降低器件的功耗。
28. DDR內(nèi)存接口特性
列出了DDR內(nèi)存接口支持的最大數(shù)據(jù)速率,如DDR3和DDR2的最大數(shù)據(jù)速率為667Mbps,LPDDR的最大數(shù)據(jù)速率為400Mbps。這對于設(shè)計DDR內(nèi)存接口電路非常重要,工程師可以根據(jù)這些數(shù)據(jù)設(shè)計DDR內(nèi)存接口電路,確保DDR內(nèi)存的高速讀寫性能。
29. SFP收發(fā)器特性
給出了SFP收發(fā)器的電氣特性,如差分峰 - 峰電壓等。這對于設(shè)計SFP接口電路非常重要,工程師可以根據(jù)這些參數(shù)設(shè)計SFP收發(fā)器接口電路,確保SFP通信的穩(wěn)定性和可靠性。
30. SerDes電氣和時序AC和DC特性
詳細介紹了SerDes的發(fā)射機和接收機參數(shù),如差分擺幅、輸出共模電壓等。這對于設(shè)計高速串行接口電路非常重要,工程師可以根據(jù)這些參數(shù)設(shè)計SerDes接口電路,確保高速串行通信的穩(wěn)定性和可靠性。
31. SmartFusion2規(guī)格
MSS時鐘頻率
列出了MSS主時鐘的最大頻率。這對于設(shè)計MSS電路非常重要,工程師可以根據(jù)這個參數(shù)設(shè)計MSS時鐘電路,確保MSS的正常工作。
SmartFusion2 I2C特性
給出了I2C接口的DC和開關(guān)特性,如輸入低電壓、輸入高電壓等。這對于設(shè)計I2C接口電路非常重要,工程師可以根據(jù)這些參數(shù)設(shè)計I2C接口電路,確保I2C通信的穩(wěn)定性和可靠性。
串行外設(shè)接口(SPI)特性
詳細介紹了SPI接口的DC和開關(guān)特性,如SPI_CLK最小周期、SPI_DO建立時間等。這對于設(shè)計SPI接口電路非常重要,工程師可以根據(jù)這些參數(shù)設(shè)計SPI接口電路,確保SPI通信的穩(wěn)定性和準確性。
CAN控制器特性
列出了CAN控制器的特性,如內(nèi)部CAN參考時鐘頻率、最大CAN性能波特率等。這對于設(shè)計CAN總線電路非常重要,工程師可以根據(jù)這些參數(shù)設(shè)計CAN控制器接口電路,確保CAN總線通信的穩(wěn)定性和可靠性。
USB特性
給出了USB接口的特性,如內(nèi)部USB參考時鐘頻率、USB時鐘周期等。這對于設(shè)計USB接口電路非常重要,工程師可以根據(jù)這些參數(shù)設(shè)計USB接口電路,確保USB通信的穩(wěn)定性和可靠性。
MMUART特性
列出了MMUART的特性,如內(nèi)部MMUART參考時鐘頻率、最大發(fā)送和接收波特率等。這對于設(shè)計MMUART接口電路非常重要,工程師可以根據(jù)這些參數(shù)設(shè)計MMUART接口電路,確保MMUART通信的穩(wěn)定性和可靠性。
32. IGLOO2規(guī)格
HPMS時鐘頻率
列出了HPMS主時鐘的最大頻率。這對于設(shè)計HPMS電路非常重要,工程師可以根據(jù)這個參數(shù)設(shè)計HPMS時鐘電路,確保HPMS的正常工作。
IGLOO2串行外設(shè)接口(SPI)特性
詳細介紹了IGLOO2的SPI接口的DC和開關(guān)特性,如SPI_CLK最小周期、SPI_DO建立時間等。這對于設(shè)計IGLOO2的SPI接口電路非常重要,工程師可以根據(jù)這些參數(shù)設(shè)計IGLOO2的SPI接口電路,確保SPI通信的穩(wěn)定性和準確性。
四、總結(jié)
IGLOO2 FPGA和SmartFusion2 SoC FPGA具有豐富的特性和強大的功能,適用于航空航天、通信、數(shù)據(jù)中心和工業(yè)等多個領(lǐng)域。通過對文檔中各項參數(shù)的詳細分析,工程師可以根據(jù)實際項目需求,合理選擇和使用這兩款產(chǎn)品,設(shè)計出高性能、穩(wěn)定可靠的電路系統(tǒng)。在實際設(shè)計過程中,我們還需要根據(jù)具體的應(yīng)用場景和要求,進一步優(yōu)化電路設(shè)計,確保器件的性能得到充分發(fā)揮。同時,我們也要關(guān)注文檔的更新和修訂,及時了解產(chǎn)品的最新特性和參數(shù),以便更好地應(yīng)用這些產(chǎn)品。
你是否在實際項目中使用過IGLOO2 FPGA或SmartFusion2 SoC FPGA呢?在使用過程中遇到過哪些問題?歡迎在評論區(qū)分享你的經(jīng)驗和見解。
發(fā)布評論請先 登錄
深入解析NVMYS6D2N06CL MOSFET:特性、參數(shù)與應(yīng)用考量
深入解析IGLOO2 FPGA與SmartFusion2 SoC FPGA:特性、參數(shù)與應(yīng)用
深入解析IGLOO2 FPGA與SmartFusion2 SoC FPGA:性能、規(guī)格與應(yīng)用考量
深入解析IGLOO2 FPGA與SmartFusion2 SoC FPGA:性能、特性與應(yīng)用
深入解析NVMJST2D1N08X MOSFET:特性、參數(shù)與應(yīng)用
Altera Agilex FPGA與SoC實現(xiàn)更智能的AI
Atmel AT17LVxxxA FPGA配置EEPROM:特性、應(yīng)用與技術(shù)解析
探索IGLOO2 FPGA與SmartFusion2 SoC FPGA的電氣特性與應(yīng)用潛力
Microsemi IGLOO2 FPGA與SmartFusion2 SoC FPGA深度剖析
深入解析 IRS2112(-1,-2,S)PbF 高低側(cè)驅(qū)動器:特性、參數(shù)與應(yīng)用考量
深入解析RA2A2微控制器:特性、電氣參數(shù)與設(shè)計要點
深入剖析RA2L2微控制器:特性、電氣參數(shù)與設(shè)計要點
Altera Agilex 5 D系列FPGA和SoC家族全面升級
Altera Agilex 3/5 FPGA和SoC的功能特性
深入解析IGLOO2 FPGA和SmartFusion2 SoC FPGA:特性、參數(shù)與應(yīng)用
評論