深入解析LTC2249:14位、80Msps低功耗3V ADC的卓越性能與應(yīng)用
在電子工程師的日常工作中,ADC(模擬 - 數(shù)字轉(zhuǎn)換器)是一個關(guān)鍵的組件,它在將模擬信號轉(zhuǎn)換為數(shù)字信號的過程中起著至關(guān)重要的作用。今天,我們就來深入探討一款性能出色的ADC——LINEAR TECHNOLOGY的LTC2249。
文件下載:LTC2249.pdf
關(guān)鍵特性
高性能指標(biāo)
LTC2249是一款14位、80Msps的低功耗3V A/D轉(zhuǎn)換器,專為數(shù)字化高頻、寬動態(tài)范圍信號而設(shè)計。它在70MHz輸入時,能夠?qū)崿F(xiàn)73dB的SNR(信噪比)和90dB的SFDR(無雜散動態(tài)范圍),這意味著它在處理高頻信號時能夠提供清晰、準(zhǔn)確的數(shù)字輸出,有效減少噪聲和雜散信號的干擾。此外,它還具有無失碼的優(yōu)點,確保了轉(zhuǎn)換的準(zhǔn)確性和可靠性。
靈活的輸入范圍與低功耗設(shè)計
該ADC的輸入范圍靈活,支持1V(1Vp - p)到2Vp - p的范圍,且具有575MHz的全功率帶寬,能夠適應(yīng)不同的應(yīng)用場景。同時,它采用單3V電源(2.7V至3.4V)供電,功耗僅為222mW,非常適合對功耗有嚴(yán)格要求的便攜式設(shè)備和低功耗應(yīng)用。
引腳兼容與多樣封裝
LTC2249屬于引腳兼容系列,同一引腳封裝下還有不同采樣率和位數(shù)的ADC可供選擇,如125Msps的LTC2253(12位)、LTC2255(14位)等,方便工程師根據(jù)具體需求進(jìn)行選型和設(shè)計。它采用32引腳(5mm × 5mm)的QFN封裝,體積小巧,有利于節(jié)省PCB空間。
電氣特性
轉(zhuǎn)換特性
LTC2249的分辨率為14位,積分線性誤差(INL)典型值為±1LSB,差分線性誤差(DNL)典型值為±0.5LSB,偏移誤差典型值為±2mV,增益誤差典型值為±0.5%FS。這些參數(shù)表明它在轉(zhuǎn)換過程中具有較高的線性度和準(zhǔn)確性,能夠保證輸出數(shù)字信號與輸入模擬信號之間的精確對應(yīng)。
動態(tài)性能
在不同輸入頻率下,LTC2249都展現(xiàn)出了優(yōu)秀的動態(tài)性能。例如,在5MHz輸入時,SNR可達(dá)73dB,SFDR可達(dá)90dB;在140MHz輸入時,SNR仍能保持在72.6dB,SFDR為85dB。此外,它的互調(diào)失真(IMD)在fIN1 = 28.2MHz,fIN2 = 26.8MHz時為90dB,全功率帶寬為575MHz,這些性能指標(biāo)使得它在處理復(fù)雜信號時表現(xiàn)出色。
數(shù)字輸入輸出特性
數(shù)字輸入方面,在VDD = 3V時,高電平輸入電壓VIH典型值為2V,低電平輸入電壓VIL典型值為0.8V。數(shù)字輸出方面,輸出源電流ISOURCE典型值為50mA,輸出灌電流ISINK典型值為50mA,不同輸出電源電壓下,高電平輸出電壓VOH和低電平輸出電壓VOL也有相應(yīng)的規(guī)定,能夠滿足不同邏輯電路的驅(qū)動需求。
引腳功能與工作原理
引腳功能詳解
LTC2249的引腳功能豐富且明確。AIN+和AIN - 為正負(fù)差分模擬輸入引腳;REFH和REFL為ADC的高低參考引腳,需要進(jìn)行適當(dāng)?shù)呐月?a href="http://m.makelele.cn/tags/電容/" target="_blank">電容配置;VDD為3V電源引腳,GND為ADC電源地;CLK為時鐘輸入引腳,控制轉(zhuǎn)換器的采樣操作;SHDN和OE分別為關(guān)斷模式選擇引腳和輸出使能引腳,通過不同的連接方式可以實現(xiàn)正常工作、高阻態(tài)、休眠模式和打盹模式等;D0 - D13為數(shù)字輸出引腳,D13是最高有效位;OGND為輸出驅(qū)動器地,OVDD為輸出驅(qū)動器的正電源;OF為溢出/欠溢出輸出引腳;MODE為輸出格式和時鐘占空比穩(wěn)定器選擇引腳;SENSE為參考編程引腳,可用于選擇輸入范圍;VCM為1.5V輸出和輸入共模偏置引腳。
工作原理
LTC2249是一款CMOS流水線式多級轉(zhuǎn)換器,具有六個流水線式ADC級。當(dāng)CLK為低電平時,模擬輸入信號被差分采樣到輸入采樣保持電容上;當(dāng)CLK從低電平轉(zhuǎn)換為高電平時,采樣輸入被保持,并通過S/H放大器驅(qū)動第一個流水線式ADC級。后續(xù)各級依次處理,經(jīng)過五個時鐘周期后輸出數(shù)字化結(jié)果。在這個過程中,每個流水線級包含一個ADC、一個重建DAC和一個級間殘差放大器,通過量化、減法和放大操作,逐步完成信號的轉(zhuǎn)換。
應(yīng)用信息
動態(tài)性能指標(biāo)
在應(yīng)用中,我們需要關(guān)注一些動態(tài)性能指標(biāo)。信號 - 噪聲加失真比[S/(N + D)]是指輸入信號基頻的RMS幅度與ADC輸出中所有其他頻率分量的RMS幅度之比;信號 - 噪聲比(SNR)是基頻RMS幅度與除前五個諧波和直流之外的所有其他頻率分量RMS幅度之比;總諧波失真(THD)是輸入信號所有諧波的RMS和與基頻本身的比值;互調(diào)失真(IMD)是指當(dāng)ADC輸入信號包含多個頻譜分量時,由于非線性產(chǎn)生的互調(diào)產(chǎn)物;無雜散動態(tài)范圍(SFDR)是指除輸入信號和直流之外的最大頻譜分量;輸入帶寬是指全幅度輸入信號下,重構(gòu)基頻幅度降低3dB時的輸入頻率;孔徑延遲時間是從CLK達(dá)到電源中點到采樣保持電路保持輸入信號的時間;孔徑延遲抖動會導(dǎo)致采樣AC輸入時產(chǎn)生噪聲。
輸入驅(qū)動與參考操作
模擬輸入可以采用差分驅(qū)動或單端驅(qū)動。差分驅(qū)動能獲得最佳的AC性能,單端驅(qū)動則適用于對成本敏感的應(yīng)用,但會導(dǎo)致諧波失真和INL性能下降。輸入驅(qū)動阻抗應(yīng)盡量控制在100Ω或更低,且差分輸入的阻抗應(yīng)匹配,以減少諧波干擾。參考操作方面,內(nèi)部電壓參考可配置為2V(±1V差分)或1V(±0.5V差分)的輸入范圍,通過SENSE引腳進(jìn)行選擇。
時鐘輸入與輸出
時鐘輸入可以直接用CMOS或TTL電平信號驅(qū)動,也可以使用正弦時鐘配合低抖動整形電路。時鐘信號的質(zhì)量會影響ADC的噪聲性能,在對抖動要求嚴(yán)格的應(yīng)用中,應(yīng)使用盡可能大的幅度,并對時鐘信號進(jìn)行濾波。數(shù)字輸出可以選擇偏移二進(jìn)制或2的補碼格式,通過MODE引腳進(jìn)行設(shè)置。輸出驅(qū)動電源OVDD可以在0.5V至3.6V之間選擇,以隔離模擬電路和數(shù)字輸出部分。
睡眠與打盹模式
LTC2249支持睡眠和打盹模式,以節(jié)省功耗。連接SHDN到VDD且OE到VDD可進(jìn)入睡眠模式,此時所有電路包括參考電路都斷電,功耗僅為1mW,但退出睡眠模式后輸出數(shù)據(jù)需要數(shù)毫秒才能有效;連接SHDN到VDD且OE到GND可進(jìn)入打盹模式,此時片上參考電路保持開啟,功耗為15mW,退出打盹模式通常只需要100個時鐘周期。
接地與旁路
在PCB設(shè)計中,LTC2249需要一個干凈、連續(xù)的接地平面,推薦使用具有內(nèi)部接地平面的多層板。數(shù)字和模擬信號線應(yīng)盡量分開,避免相互干擾。在VDD、OVDD、VCM、REFH和REFL引腳應(yīng)使用高質(zhì)量的陶瓷旁路電容,且電容應(yīng)盡量靠近引腳放置,以減少電感和噪聲。
總結(jié)
總的來說,LTC2249是一款性能卓越、功能豐富的ADC,在無線和有線寬帶通信、成像系統(tǒng)、超聲、頻譜分析和便攜式儀器等領(lǐng)域都有廣泛的應(yīng)用前景。作為電子工程師,我們在設(shè)計過程中,需要根據(jù)具體的應(yīng)用需求,合理選擇輸入驅(qū)動方式、時鐘信號、輸出格式等參數(shù),并注意接地和旁路設(shè)計,以充分發(fā)揮LTC2249的性能優(yōu)勢。大家在使用LTC2249的過程中,有沒有遇到過什么有趣的問題或者獨特的應(yīng)用場景呢?歡迎在評論區(qū)分享交流。
-
adc
+關(guān)注
關(guān)注
100文章
7861瀏覽量
556692 -
低功耗
+關(guān)注
關(guān)注
12文章
3792瀏覽量
106819
發(fā)布評論請先 登錄
深入解析LTC2249:14位、80Msps低功耗3V ADC的卓越性能與應(yīng)用
評論