MAX1182:高性能低功耗雙路10位ADC的卓越之選
在電子設(shè)計領(lǐng)域,模擬到數(shù)字的轉(zhuǎn)換是一個關(guān)鍵環(huán)節(jié),尤其是在成像、儀器儀表和數(shù)字通信等應(yīng)用中,對ADC的性能要求極高。今天我們要介紹的MAX1182,就是一款能夠滿足這些高性能需求的雙路10位、65Msps、3V低功耗ADC,它具備內(nèi)部參考和并行輸出功能,為工程師們提供了強大而靈活的解決方案。
文件下載:MAX1182.pdf
1. 產(chǎn)品概述
MAX1182是一款工作在3V電壓下的雙路10位模擬 - 數(shù)字轉(zhuǎn)換器。它采用了全差分寬帶跟蹤保持(T/H)輸入,驅(qū)動兩個9級流水線ADC,這種架構(gòu)在實現(xiàn)高速轉(zhuǎn)換的同時,還能有效降低功耗。它適用于成像、儀器儀表和數(shù)字通信等對動態(tài)性能要求較高的應(yīng)用場景。
1.1 電源與功耗
該ADC可在2.7V至3.6V的單電源下工作,在輸入頻率為20MHz、采樣率為65Msps時,典型信噪比(SNR)可達59dB,功耗僅為195mW。此外,它還具備2.8mA的睡眠模式和1μA的掉電模式,能在空閑時段有效節(jié)省功耗。
1.2 參考結(jié)構(gòu)
內(nèi)部集成了2.048V的精密帶隙基準(zhǔn),可設(shè)置ADC的滿量程范圍。同時,其靈活的參考結(jié)構(gòu)允許用戶根據(jù)應(yīng)用需求,選擇使用內(nèi)部參考或外部參考,以提高精度或適應(yīng)不同的輸入電壓范圍。
1.3 輸出特性
MAX1182采用并行、CMOS兼容的三態(tài)輸出,數(shù)字輸出格式可通過單個控制引腳設(shè)置為二進制補碼或直偏移二進制。它還提供了1.7V至3.6V的獨立輸出電源,方便靈活接口。
1.4 封裝與溫度范圍
該器件采用7mm x 7mm、48引腳的TQFP封裝,適用于擴展工業(yè)溫度范圍(-40°C至+85°C)。此外,還有引腳兼容的不同速度版本可供選擇,如105Msps的MAX1180、80Msps的MAX1181、40Msps的MAX1183和20Msps的MAX1184等。
2. 產(chǎn)品特性
2.1 高性能動態(tài)表現(xiàn)
在輸入頻率為20MHz時,SNR可達59dB,無雜散動態(tài)范圍(SFDR)可達77dB,展現(xiàn)了出色的動態(tài)性能。
2.2 低功耗設(shè)計
正常工作電流為65mA,睡眠模式電流為2.8mA,掉電模式電流僅為1μA,有效降低了系統(tǒng)功耗。
2.3 高精度匹配
具有0.02dB的增益匹配和0.25°的相位匹配(典型值),確保了通道間的高精度匹配。
2.4 寬輸入范圍
±1VP - P的寬差分模擬輸入電壓范圍,以及400MHz的-3dB輸入帶寬,能適應(yīng)各種輸入信號。
2.5 集成參考
片上集成2.048V精密帶隙基準(zhǔn),方便用戶使用。
2.6 輸出格式可選
用戶可根據(jù)需求選擇二進制補碼或偏移二進制輸出格式。
2.7 散熱優(yōu)化
48引腳TQFP封裝帶有外露焊盤,有助于改善散熱性能。
2.8 評估套件
提供評估套件,方便用戶進行測試和開發(fā)。
3. 電氣特性
3.1 直流精度
分辨率為10位,積分非線性(INL)在輸入頻率為7.47MHz時為±0.6至±2.2 LSB,差分非線性(DNL)為±0.4至±1.0 LSB,偏移誤差小于±1至±1.7 % FS,增益誤差為0至±2 % FS。
3.2 模擬輸入
差分輸入電壓范圍為±1.0V,共模輸入電壓范圍為VDD / 2 ± 0.5V,輸入電阻為33 kΩ,輸入電容為5 pF。
3.3 轉(zhuǎn)換速率
最大時鐘頻率為65MHz,數(shù)據(jù)延遲為5個時鐘周期。
3.4 動態(tài)特性
在不同輸入頻率下,SNR、SINAD、SFDR等動態(tài)指標(biāo)表現(xiàn)優(yōu)異,如在輸入頻率為20MHz時,SNR可達59dB,SFDR可達77dB。
3.5 內(nèi)部參考
參考輸出電壓為2.048 ±3% V,參考溫度系數(shù)為60 ppm/°C,負(fù)載調(diào)節(jié)為1.25 mV/mA。
3.6 數(shù)字輸入輸出
數(shù)字輸入具有特定的高低閾值和滯回特性,數(shù)字輸出的低電平電壓為0.2V,高電平電壓為OVDD - 0.2V,三態(tài)泄漏電流為±10 μA,三態(tài)輸出電容為5 pF。
3.7 電源要求
模擬電源電壓范圍為2.7V至3.6V,輸出電源電壓范圍為1.7V至3.6V,不同工作模式下的電源電流和功耗各不相同。
3.8 時序特性
時鐘上升沿到輸出數(shù)據(jù)有效時間為5至8 ns,輸出使能時間為10 ns,輸出禁用時間為1.5 ns,時鐘脈沖高、低寬度分別為7.7 ± 1.5 ns,喚醒時間根據(jù)不同模式有所不同。
3.9 通道間匹配
通道間串?dāng)_在輸入頻率為20MHz時為 - 70 dB,增益匹配為0.02 ±0.2 dB,相位匹配為0.25°。
4. 典型工作特性
文檔中給出了一系列典型工作特性曲線,包括FFT圖、信號與噪聲和失真關(guān)系圖、無雜散動態(tài)范圍與輸入頻率關(guān)系圖等,直觀地展示了MAX1182在不同輸入條件下的性能表現(xiàn)。這些曲線有助于工程師在實際應(yīng)用中更好地了解和優(yōu)化ADC的性能。
5. 引腳描述
MAX1182的引腳具有明確的功能定義,包括模擬輸入引腳(INA+、INA - 、INB+、INB - )、時鐘輸入引腳(CLK)、數(shù)字輸出引腳(D0A - D9A、D0B - D9B)、參考引腳(REFP、REFN、REFIN、REFOUT)、電源引腳(VDD、OVDD)以及控制引腳(T/B、SLEEP、PD、OE)等。了解這些引腳的功能和使用方法,對于正確設(shè)計電路至關(guān)重要。
6. 詳細(xì)工作原理
6.1 流水線架構(gòu)
MAX1182采用9級全差分流水線架構(gòu),輸入樣本每半個時鐘周期在流水線階段逐步移動。經(jīng)過輸出鎖存器的延遲,時鐘周期延遲為5個時鐘周期。1.5位(2比較器)閃存ADC將保持的輸入電壓轉(zhuǎn)換為數(shù)字代碼,數(shù)模轉(zhuǎn)換器(DAC)將數(shù)字化結(jié)果轉(zhuǎn)換回模擬電壓,與原始輸入信號相減,誤差信號乘以2后傳遞到下一個流水線階段,重復(fù)該過程直到所有9個階段處理完畢。數(shù)字誤差校正可補償每個流水線階段的ADC比較器偏移,確保無丟失代碼。
6.2 輸入跟蹤保持(T/H)電路
輸入T/H電路在跟蹤和保持模式下工作。在跟蹤模式下,多個開關(guān)閉合,全差分電路通過開關(guān)將輸入信號采樣到兩個電容器上。開關(guān)操作后,差分電壓保持在電容器上,放大器將電容器充電到相同值,然后將這些值提供給第一級量化器,隔離流水線與快速變化的輸入。寬輸入帶寬的T/H放大器使MAX1182能夠跟蹤和采樣/保持高頻模擬輸入。
6.3 模擬輸入和參考配置
MAX1182的滿量程范圍由REFP和REFN之間的內(nèi)部生成電壓差決定,可通過REFIN引腳調(diào)整。該器件提供內(nèi)部參考模式、緩沖外部參考模式和無緩沖外部參考模式三種參考操作模式,用戶可根據(jù)具體應(yīng)用需求選擇合適的模式。
6.4 時鐘輸入
CLK輸入接受CMOS兼容的時鐘信號,由于器件的級間轉(zhuǎn)換依賴于外部時鐘的上升和下降沿的重復(fù)性,因此應(yīng)使用低抖動、快速上升和下降時間(<2ns)的時鐘。采樣發(fā)生在時鐘信號的上升沿,低抖動的上升沿對于保證ADC的SNR性能至關(guān)重要。時鐘輸入應(yīng)被視為模擬輸入,遠(yuǎn)離其他模擬輸入或數(shù)字信號線。
6.5 系統(tǒng)時序要求
MAX1182在輸入時鐘的上升沿采樣,通道A和B的輸出數(shù)據(jù)在輸入時鐘的下一個上升沿有效,輸出數(shù)據(jù)有5個時鐘周期的內(nèi)部延遲。
6.6 數(shù)字輸出數(shù)據(jù)和格式選擇
所有數(shù)字輸出(D0A - D9A、D0B - D9B)與TTL/CMOS邏輯兼容,輸出編碼可通過T/B引腳選擇為直偏移二進制或二進制補碼。為避免數(shù)字電流反饋到模擬部分影響動態(tài)性能,數(shù)字輸出的電容負(fù)載應(yīng)盡可能低(< 15 pF),可使用緩沖器和小串聯(lián)電阻來進一步優(yōu)化性能。
6.7 電源節(jié)省模式
MAX1182提供睡眠和完全掉電兩種電源節(jié)省模式。睡眠模式下(SLEEP = 1),僅參考偏置電路工作,電流消耗降至2.8mA;完全掉電模式下,將PD拉高,OE同時為低時,所有輸出鎖存最后值,OE為高時,數(shù)字輸出進入高阻態(tài)。
7. 應(yīng)用信息
7.1 典型應(yīng)用電路
文檔中給出了典型的單端轉(zhuǎn)差分轉(zhuǎn)換應(yīng)用電路,內(nèi)部參考提供VDD / 2輸出電壓用于電平轉(zhuǎn)換,輸入信號經(jīng)過緩沖、濾波等處理后輸入到MAX1182。用戶可根據(jù)具體應(yīng)用選擇合適的RISO和CIN值來優(yōu)化濾波器性能。
7.2 變壓器耦合
使用RF變壓器可將單端源信號轉(zhuǎn)換為全差分信號,滿足MAX1182的最佳性能要求。變壓器中心抽頭連接到COM可提供VDD / 2的直流電平偏移,選擇升壓變壓器可降低驅(qū)動要求,減少輸入驅(qū)動的信號擺幅可改善整體失真。
7.3 單端交流耦合輸入信號
對于單端交流耦合輸入信號,可使用如MAX4108等放大器,提供高速、高帶寬、低噪聲和低失真的性能,保持輸入信號的完整性。
7.4 典型QAM解調(diào)應(yīng)用
在數(shù)字通信應(yīng)用中常用的正交幅度調(diào)制(QAM)解調(diào)中,MAX1182可與MAX2451正交解調(diào)器配合使用,恢復(fù)和數(shù)字化I和Q基帶信號。在數(shù)字化之前,混合信號可通過匹配的模擬濾波器進行濾波,提高信噪比和減少符號間干擾。
8. 接地、旁路和電路板布局
MAX1182需要高速電路板布局設(shè)計技術(shù)。旁路電容器應(yīng)盡可能靠近器件,使用表面貼裝器件以減小電感。VDD、REFP、REFN和COM應(yīng)通過兩個并聯(lián)的0.1μF陶瓷電容器和一個2.2μF雙極性電容器旁路到GND,數(shù)字電源(OVDD)到OGND也應(yīng)遵循相同規(guī)則。多層電路板采用分離的接地和電源平面可提高信號完整性,可考慮使用分割接地平面,將模擬接地和數(shù)字輸出驅(qū)動接地分開,并在單點連接。高速數(shù)字信號走線應(yīng)遠(yuǎn)離敏感的模擬走線,模擬輸入線應(yīng)隔離以減少通道間串?dāng)_,所有信號線應(yīng)短且避免90度轉(zhuǎn)彎。
9. 參數(shù)定義
9.1 靜態(tài)參數(shù)
積分非線性(INL)是實際傳遞函數(shù)值與直線的偏差,使用最佳直線擬合方法測量;差分非線性(DNL)是實際步長與理想值1 LSB的差值,DNL誤差小于1 LSB可保證無丟失代碼和單調(diào)傳遞函數(shù)。
9.2 動態(tài)參數(shù)
- 孔徑抖動(tAJ):是采樣之間孔徑延遲的變化。
- 孔徑延遲(tAD):是采樣時鐘下降沿與實際采樣時刻之間的時間。
- 信噪比(SNR):是全量程模擬輸入(RMS值)與RMS量化誤差的比值,實際中還需考慮其他噪聲源。
- 信號與噪聲加失真比(SINAD):是RMS信號與除基波和直流偏移外所有頻譜分量的比值。
- 總諧波失真(THD):是輸入信號前四個諧波的RMS和與基波本身的比值。
- 無雜散動態(tài)范圍(SFDR):是基波(最大信號分量)的RMS幅度與下一個最大雜散分量(不包括直流偏移)的RMS值的比值。
- 互調(diào)失真(IMD):是雙音IMD中輸入音調(diào)與最差3階(或更高)互調(diào)產(chǎn)物的比值。
10. 總結(jié)
MAX1182作為一款高性能、低功耗的雙路10位ADC,在成像、儀器儀表和數(shù)字通信等領(lǐng)域具有廣泛的應(yīng)用前景。其豐富的特性和靈活的配置選項,為工程師們提供了強大的設(shè)計工具。在實際應(yīng)用中,合理選擇參考模式、優(yōu)化時鐘輸入、注意電路板布局等方面,能夠充分發(fā)揮MAX1182的性能優(yōu)勢,實現(xiàn)高質(zhì)量的模擬 - 數(shù)字轉(zhuǎn)換。你在使用MAX1182或其他類似ADC時,遇到過哪些問題或有什么獨特的經(jīng)驗?zāi)??歡迎在評論區(qū)分享交流。
-
adc
+關(guān)注
關(guān)注
100文章
7932瀏覽量
556710 -
低功耗
+關(guān)注
關(guān)注
12文章
3848瀏覽量
106820
發(fā)布評論請先 登錄
MAX1182:高性能低功耗雙路10位ADC的卓越之選
評論