91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

由MOS管構成的開關電流電路延遲線的設計方法

電子設計 ? 作者:電子設計 ? 2018-09-29 08:57 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

引言

開關電流技術是近年來提出的一種新的模擬信號采樣、保持、處理技術。與已成熟的開關電容技術相比,開關電流技術不需要線性電容和高性能運算放大器,整個電路均由MOS管構成,因此可與標準數(shù)字CMOS工藝兼容,可與數(shù)字電路使用相同工藝,并集成在同一塊芯片上,所以也有人稱之為數(shù)字工藝的模擬技術。但是開關電流電路中存在一些非理想因素,如時鐘饋通誤差和傳輸誤差,它直接影響到電路的性能。

本文詳細分析了第二代開關電流存儲單元存在的問題,提出了改進方法,并設計了延遲線電路。此電路可以精確地對信號進行采樣并延遲任意時鐘周期。解決了第二代開關電流存儲單元產(chǎn)生的誤差,利用此電路可以方便地構造各種離散時間系統(tǒng)函數(shù)。

1、第二代開關電流存儲單元分析

第二代開關電流存儲單元,在φ1(n-1)相,S1,S2閉合,S3斷開,晶體管M連成二極管形式,輸入電流ii與偏置電流I之和給柵源極間電容C充電。隨著充電的進行,柵極電壓vgs達到使M能維持整個輸入電流的電平,柵極充電電流減至零,達到穩(wěn)態(tài),此時M的漏極電流為:

由MOS管構成的開關電流電路延遲線的設計方法

在φ2(n)相,S1,S2斷開,S3閉合,此時輸出端電流為:

由MOS管構成的開關電流電路延遲線的設計方法

Z域傳輸函數(shù)為:

由MOS管構成的開關電流電路延遲線的設計方法

綜上可看出,晶體管M既作為輸入存儲管又作為輸出管,輸出電流i0僅在φ2相期間獲得。

2、延遲線

從結果來看,由于時鐘饋通誤差和傳輸誤差的存在,第二代開關電流存儲單元(以下簡稱基本存儲單元)輸出波形嚴重失真,尤其是級聯(lián)后的電路失真更加嚴重,無法應用到實際中,所以,設計延遲線電路。

電路原理如下:電路是一個由N+1個并聯(lián)存儲單元組成的陣列,且由時鐘序列控制。在時鐘的φ0。相,存儲單元M0接收輸入信號,而單元M1提供其輸出。類似的,在φ1相,單元M1接收輸入信號,單元M2提供其輸出。這個過程一直持續(xù)到單元MN接收其輸入信號,單元M0提供其輸出信號為止,然后重復循環(huán)。顯然,每個單元都是在其下一個輸入之前一個周期,即在其前一個輸出相N個周期(NT)之后,提供輸出信號。如取N=1,則延遲線是一個反相單位延遲單元,或連續(xù)輸入信號時,它是一個采樣保持電路,此時,延遲線電路和基本存儲單元相同。請注意,對于循環(huán)的N-1個時鐘相,每個存儲單元既不接收信號也不提供信號。在這些時刻,存儲晶體管上的漏電壓值變化到迫使每個偏置電流和保持在其有關存儲晶體管中的電流之間匹配。給出Z域傳輸函數(shù)為:

由MOS管構成的開關電流電路延遲線的設計方法

用基本存儲單元級聯(lián)延遲N個周期,則需要2N個基本存儲單元級聯(lián),并且電路的時鐘饋通誤差和傳輸誤差會隨著N的增加越來越嚴重,到最后原信號將淹沒在誤差信號中。延遲線電路若要實現(xiàn)信號延遲N個時鐘周期,則需要N+1個并聯(lián)存儲單元組成,并且需要N+1種時序。由于這種電路結構不需要級聯(lián),所以并不會像基本存儲單元級聯(lián)那樣使得時鐘饋通誤差和傳輸誤差越來越大。但是時鐘饋通誤差和傳輸誤差仍然存在,以下給出解決辦法。

3、時鐘饋通誤差及傳輸誤差的改善

3.1 時鐘饋通誤差的改善

改善時鐘饋通誤差可采用S2I電路。它的工作原理為:在φ1a相,Mf的柵極與基準電壓Vref相連,此時Mf為Mc提供偏置電流JoMc中存儲的電流為ic=I+ii。當φ1b由高電平跳變?yōu)榈碗娖綍r,由于時鐘饋通效應等因素造成Mc單元存儲的電流中含有一個電流誤差值,假設它為△ii,則Mc中存儲的電流為ic=J+ii+△ii。在φ1b相期間,細存儲管Mf對誤差電流進行取樣,由于輸入電流仍然保持著輸入狀態(tài),所以Mf中存儲的電流為If=J+△ii。當φ1b由高電平跳變?yōu)榈碗娖綍r,考慮到△ii

3.2 傳輸誤差的改善

傳輸誤差產(chǎn)生的原因是當電路級聯(lián)時,因為傳輸?shù)氖请娏餍盘?,要想信號完全傳輸?shù)较乱患墸仨氉龅捷敵鲎杩篃o窮大,但在實際中是不可能實現(xiàn)的,只能盡可能地增加輸出阻抗。

計算出輸出電阻為:

由MOS管構成的開關電流電路延遲線的設計方法

與第二代基本存儲單元相比,輸出電阻增大

由MOS管構成的開關電流電路延遲線的設計方法

倍。結合S2I電路與調整型共源共柵結構電路的優(yōu)點,構造調整型共源共柵結構S2I存儲單元。

采用O.5μm CMOS工藝,level 49 CMOS模型對電路仿真仿真參數(shù)如下:

由MOS管構成的開關電流電路延遲線的設計方法

所有NMOS襯底接地,所有PMOS襯底接電源,所有開關管寬長比均為0.5μm/O.5 μm。輸入信號為振幅50μA,頻率為200 kHz的正弦信號,時鐘頻率為5 MHz,Vref=2.4 V,VDD=5 V。表1中給出了主要晶體管仿真參數(shù)。

將原電路按照延遲線的結構連接并仿真,延遲3個時鐘周期(相當于6個基本存儲單元級聯(lián)),仿真結果如圖l所示。

由MOS管構成的開關電流電路延遲線的設計方法

4、結語

詳細分析了第二代開關電流存儲單元存在的缺點,提出了改進方法,并設計了可以延遲任意時鐘周期的延遲線電路,仿真結果表明,該電路具有極高的精度,從而使該電路能應用于實際當中。其Z域傳輸函數(shù)為:

在實際應用中,該電路可作為離散時間系統(tǒng)的基本單元電路。

由于開關電流技術具有與標準數(shù)字CMOS工藝兼容的特點,整個電路均由MOS管構成,這一技術在以后的數(shù)?;旌?a href="http://m.makelele.cn/v/tag/123/" target="_blank">集成電路中將有廣闊的發(fā)展前景。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 存儲
    +關注

    關注

    13

    文章

    4787

    瀏覽量

    90057
  • MOS管
    +關注

    關注

    111

    文章

    2786

    瀏覽量

    76896
  • 開關電流
    +關注

    關注

    1

    文章

    52

    瀏覽量

    10807
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    亮度延遲線電路

    如圖所示是亮度延遲線應用電路。當亮度信號輸入到這一延遲線后,其輸出信號便經(jīng)過了一定時間的延遲,約延遲0.6us
    發(fā)表于 02-22 11:44 ?3234次閱讀
    亮度<b class='flag-5'>延遲線</b><b class='flag-5'>電路</b>

    有誰使用過延遲線······

    ·····我對延遲線不太了解·那位大蝦能夠介紹一下·和使用方法·我要對一個信號進行幾微秒的延遲·····用哪款型號的比較好·最好能夠有使用方法·先謝謝了·
    發(fā)表于 09-05 09:16

    基于超聲延遲線的色度信號分離電路設計

    那個大神給我講一下什么是超聲延遲線的色度信號分離??和超聲波色度延遲線有什么區(qū)別嗎??
    發(fā)表于 12-29 22:44

    第二代開關電流存儲單元存在問題解決方法

    基于開關電流技術與數(shù)字CMOS工藝的延遲線電路設計
    發(fā)表于 04-26 11:41

    開關電流電路的時鐘饋通誤差和傳輸誤差的改善方法

    改善開關電流電路主要誤差的方案
    發(fā)表于 04-26 11:43

    基于CARRY4延遲線的設計怎么實現(xiàn)?

    對捕獲的信號進行采樣,并將其與先前捕獲的信號進行比較。正如您在附加的時序圖中看到的,我通過減去latched_output(延遲線捕獲)和thesampled_outout來檢測任何差異來提供
    發(fā)表于 06-19 12:44

    請問如何解決開關電流電路的誤差?

    開關電流電路中的時鐘饋通誤差和傳輸誤差分析,如何解決開關電流電路的誤差問題?
    發(fā)表于 04-12 07:04

    電視機的亮度延遲線的制作方法分享

    檢測時,可通過測量亮度延遲線輸入端與輸出端之間的電阻值是否正常來判斷其是否損壞。用萬用表R×10 kΩ檔測量亮度延遲線輸入端與輸出端之間的電阻值(正常值為30~40 Ω)。若測得阻值為無窮大,則表明
    發(fā)表于 05-24 07:43

    Data Delay Device, Inc模擬和數(shù)字延遲線以及延遲線應用模塊和濾波器的設計者

    Data Delay Device, Inc. 成立于 1964 年,其目標是成為電子行業(yè)延遲線組件的主要供應商,并強調質量、可靠性和服務。產(chǎn)品包括所有主要的計算機和電信公司以及醫(yī)療、軍事和航空航天
    發(fā)表于 06-04 17:02

    延遲線電路,延遲線電路是什么意思

    延遲線電路,延遲線電路是什么意思 延遲線電路的定義
    發(fā)表于 03-09 11:30 ?1725次閱讀

    延遲線,延遲線是什么意思

    延遲線,延遲線是什么意思  延遲線  delay line  用于將電信號延遲一段時間的元件或器件稱為延遲線。
    發(fā)表于 03-09 11:33 ?1w次閱讀

    延遲線的分類有哪些?

    延遲線的分類有哪些? 延遲線可分為兩大類:即電磁延遲線和超聲波延遲線,尤以後者可獲較大時延。
    發(fā)表于 03-09 11:39 ?2010次閱讀

    基于開關電流技術與數(shù)字CMOS工藝的延遲線電路設計

      O 引言   開關電流技術是近年來提出的一種新的模擬信號采樣、保持、處理技術。與已成熟的開關電容技術相比,開關電流技術不需要線性電容和高性能運算放大器,
    發(fā)表于 08-11 09:27 ?2858次閱讀
    基于<b class='flag-5'>開關電流</b>技術與數(shù)字CMOS工藝的<b class='flag-5'>延遲線</b><b class='flag-5'>電路</b>設計

    亮度與色度延遲線的選用、檢測與代換

    亮度延遲線的選用、檢測與代換,色度延遲線的選用、檢測與代換, 自制延遲線的結構
    發(fā)表于 06-19 11:49 ?2846次閱讀
    亮度與色度<b class='flag-5'>延遲線</b>的選用、檢測與代換

    基于IIR數(shù)字網(wǎng)絡的開關電流電路小波變換方法

    基于IIR數(shù)字網(wǎng)絡的開關電流電路小波變換方法_童耀南
    發(fā)表于 01-07 21:45 ?0次下載