91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

always block內(nèi)省略else所代表的電路 (SOC) (Verilog)

FPGA學習交流 ? 2018-09-28 11:16 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Abstract
Verilog中,always block可以用來代表Flip-Flop, Combination Logic與Latch,本文比較在不寫else下,always block所代表的電路。

Introduction
在C語言裡,省略else只是代表不處理而;已但在Verilog裡,省略else所代表的是不同的電路。

always@(a or b or en)
if (en)
c = a & b;
在combination logic中省略else,由於必須在~en保留原本的值,所以會產(chǎn)生latch。

165154xkxr2cjsmkxrl2fh.png

always@(posedge clk)
if (en)
c <= a & b;
雖然也必須在~en保留原本的值,但由於flip-flop就有記憶的功能,所以不會產(chǎn)生latch。if將產(chǎn)生mux,並將flip-flop的值拉回給mux。

165155oz27lv4y2ql4hz7j.png


Conclusion
在Verilog中,雖然只是小小的差異,但結(jié)果卻有天大的差異。

全文完。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22412

    瀏覽量

    636359
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    【「龍芯之光 自主可控處理器設(shè)計解析」閱讀體驗】--LoongArch的SOC邏輯設(shè)計

    本書第二章以SOC BX2004講述了LoongArch的SOC邏輯設(shè)計。 芯片使用130nm CMOS工藝,CPU內(nèi)核工作頻率120MHz,內(nèi)存總線工作頻率81MHz,功耗小于250 mW。核心
    發(fā)表于 01-18 13:45

    199.CHH?Series?厚膜超級高功率阻工程版規(guī)格書(P-10-01-210-03)

    199.CHHSeries厚膜超級高功率阻工程版規(guī)格書
    發(fā)表于 11-25 17:25 ?0次下載

    使用NucleiStudio生成tb仿真需要的.verilog文件

    打開仿真頂層文件tb_top.v,存放在ITCM模塊里面的指令是通過readmemh函數(shù)讀入.verilog文件實現(xiàn)的: 下面通過對NucleiStudio IDE進行設(shè)置,實現(xiàn)將c
    發(fā)表于 11-05 07:07

    利用蜂鳥E203搭建SoC【1】——AXI總線的配置與板級驗證

    由于Vivado中Block Design的友好的ui界面以及豐富的IP資源,在FPGA上實現(xiàn)SoC大多會采用Block Design進行設(shè)計與實現(xiàn)。對于基于蜂鳥e203內(nèi)核的SoC設(shè)
    發(fā)表于 10-30 07:35

    金山區(qū)黨政代表團到訪西井科技

    在西井科技上海總部,金山區(qū)黨政代表團參觀了西井武夷展廳,現(xiàn)場觀摩了西井在智慧物流、自動駕駛等領(lǐng)域的創(chuàng)新產(chǎn)品與應(yīng)用場景。
    的頭像 發(fā)表于 10-23 16:39 ?748次閱讀

    Altera Agilex 3/5 FPGA和SoC的功能特性

    Agilex 5 FPGA 和 SoC 以及新推出的 Agilex 3 FPGA 和 SoC 代表著可編程邏輯技術(shù)方面的重大飛躍。這兩個設(shè)備系列均具備全新功能,可隨著設(shè)計需求的變化實現(xiàn)輕松遷移和靈活擴展。
    的頭像 發(fā)表于 09-06 10:10 ?3458次閱讀
    Altera Agilex 3/5 FPGA和<b class='flag-5'>SoC</b>的功能特性

    通嘉科技大功率之高性能集成PFC+LLC解決方案-LD7771/T

    其臨界模式(CrM)PFC級採用數(shù)位實現(xiàn)臨界模式控制,具備低磁干擾(EMI)、低流諧波(THDi)及高功因(PF)的優(yōu)勢,特別適合各應(yīng)用領(lǐng)域300W以下的應(yīng)用;LLC級則是採用
    發(fā)表于 08-15 11:21 ?3次下載

    【米爾-安MYD-YM90X 創(chuàng)意秀】點燈也是入門絕活

    DR1系列,是集成了雙核ARM Cortex-A35@1GHz 的FPGA,或者說SoC FPGA,對標的就是我們熟悉的Xilinx ZYNQ 7000 SoC FPGA。 安MYC-YM90X
    發(fā)表于 08-10 22:10

    FP5207中文應(yīng)用說明書

    1.2V,內(nèi) 置軟啟動,工作頻率由外部阻調(diào)整;過流保護,檢測感峰值流,檢測阻Rcs接在
    發(fā)表于 08-08 15:17 ?0次下載

    26 觸控按鍵和 PWM 的增強型 8051SOC RM1221A數(shù)據(jù)手冊

    26 觸控按鍵和 PWM 的增強型 8051SOC基于 8051 指令的高速 1T 增強型 MTP SOC
    發(fā)表于 07-25 15:28 ?0次下載

    RCC 討論

    需要完整版資料可下載附件查看哦!
    發(fā)表于 04-24 14:58

    半導(dǎo)體器件

    載子帶負2. P型半導(dǎo)體→在帶性的半導(dǎo)體材料中摻入少量的三價無素(負),使其內(nèi)部多數(shù)載子帶負 四、 相關(guān)元件:二極體、三極體、集成
    發(fā)表于 04-22 15:17

    200w開關(guān)電源__功率級電路設(shè)計總結(jié)

    /5A 24V/6A 源分為兩個單元。第一源集成一個功率因素校正,內(nèi)置在 FAN4800 PFC/PWM(脈寬調(diào)制)二合一控制器
    發(fā)表于 04-02 15:17

    FPGA Verilog HDL語法之編譯預(yù)處理

    Verilog HDL語言和C語言一樣也提供了編譯預(yù)處理的功能。“編譯預(yù)處理”是Verilog HDL編譯系統(tǒng)的一個組成部分。Verilog HDL語言允許在程序中使用幾種特殊的命令(它們不是一般
    的頭像 發(fā)表于 03-27 13:30 ?1438次閱讀
    FPGA <b class='flag-5'>Verilog</b> HDL語法之編譯預(yù)處理

    4芯光纜是不是代表可以走4網(wǎng)絡(luò)

    4芯光纜并不意味著可以直接走4網(wǎng)絡(luò)。光纜的芯數(shù)主要指的是光纜內(nèi)部光纖的數(shù)量,而光纖則是用來傳輸光信號的媒介。在光纜中,每一根光纖都可以獨立地傳輸一光信號,因此理論上4芯光纜可以支持4光信號
    的頭像 發(fā)表于 03-12 11:01 ?1289次閱讀