Xilinx System Generator?for DSP是Simulink的一個(gè)插件,使設(shè)計(jì)人員能夠?yàn)閄ilinx FPGA開(kāi)發(fā)高性能DSP系統(tǒng)。設(shè)計(jì)人員可以使用MATLAB,Simulink和Xilinx bit / cycle-true模型庫(kù)來(lái)設(shè)計(jì)和仿真系統(tǒng)。然后,該工具將自動(dòng)生成映射到Xilinx預(yù)優(yōu)化算法的可綜合硬件描述語(yǔ)言(HDL)代碼。然后可以合成此HDL設(shè)計(jì),以便在Xilinx FPGA和All Programmable SoC上實(shí)現(xiàn)。因此,設(shè)計(jì)人員可以定義系統(tǒng)級(jí)設(shè)計(jì)的抽象表示,并輕松地將此單個(gè)源代碼轉(zhuǎn)換為門(mén)級(jí)表示。此外,它還提供自動(dòng)生成HDL測(cè)試平臺(tái),可在實(shí)施時(shí)進(jìn)行設(shè)計(jì)驗(yàn)證。
-
dsp
+關(guān)注
關(guān)注
561文章
8248瀏覽量
366770 -
賽靈思
+關(guān)注
關(guān)注
33文章
1798瀏覽量
133454 -
HDL
+關(guān)注
關(guān)注
8文章
332瀏覽量
48983
發(fā)布評(píng)論請(qǐng)先 登錄
Vector為科世達(dá)頒發(fā)ISO/SAE 21434汽車(chē)網(wǎng)絡(luò)安全CSMS流程證書(shū)
借助 AI 從流程可視化到流程優(yōu)化的 6 個(gè)步驟
IBM Storage Scale System 6000煥新升級(jí)
DSP的基礎(chǔ)
【技術(shù)分享】正確編寫(xiě)SysV Init腳本以實(shí)現(xiàn)Systemd兼容(上)
國(guó)產(chǎn)32位高性能Audio音頻數(shù)字信號(hào)處理器(DSP)芯片-DU561
【NCS隨筆】如何進(jìn)入system_off深度睡眠模式以及配置GPIO中斷喚醒
DSP芯片與800G光模塊的核心關(guān)系:Transmit Retimed DSP、LPO與LRO方案的探討
音頻DSP設(shè)計(jì)與應(yīng)用
深度剖析 RT-Thread 線程調(diào)度流程
“System Level EOS Testing Method”可以翻譯為: “系統(tǒng)級(jí)電性過(guò)應(yīng)力測(cè)試方法”
智多晶FIFO_Generator IP介紹
System Generator for DSP的設(shè)計(jì)流程
評(píng)論