91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Western Digital發(fā)表基于RISC-V架構(gòu)開發(fā)的三項開源技術(shù)

西西 ? 來源:digitimes ? 作者:電子發(fā)燒友網(wǎng) ? 2018-12-23 10:04 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Western Digital Corp.(NASDAQ:WDC)在RISC-V Summit大會上發(fā)表了三項創(chuàng)新的開源技術(shù),專為支持Western Digital內(nèi)部RISC-V架構(gòu)開發(fā)專案,以及日益成長的RISC-V架構(gòu)生態(tài)系統(tǒng)所設(shè)計的。

Western Digital技術(shù)長Martin Fink宣布為推動網(wǎng)絡(luò)儲存快取連貫性(cache coherent)與RISC-V架構(gòu)指令集模擬器(Instruction Set Simulator)對應(yīng)的開源標(biāo)準(zhǔn),將計畫性開放新的RISC-V核心原始碼。這些創(chuàng)新技術(shù)將有助于加速業(yè)界發(fā)展新的專用化開源運算架構(gòu),以因應(yīng)大數(shù)據(jù)(Big Data)與快數(shù)據(jù)(Fast Data)的環(huán)境。近來Western Digital積極協(xié)助推廣RISC-V架構(gòu)生態(tài)系統(tǒng),穩(wěn)健地朝向?qū)?0億個核心處理器移轉(zhuǎn)至RISC-V架構(gòu)的預(yù)定目標(biāo)前進(jìn)。

Western Digital的RISC-V SweRV Core。

Western Digital技術(shù)長Martin Fink指出,隨著大數(shù)據(jù)和快數(shù)據(jù)應(yīng)用不斷增加,若要從現(xiàn)今各式以數(shù)據(jù)為中心的應(yīng)用程序中發(fā)掘出數(shù)據(jù)的真正價值,專用化技術(shù)則是不可或缺的關(guān)鍵。Western Digital的SweRV Core與全新透過網(wǎng)絡(luò)構(gòu)造的快取連貫性技術(shù),展現(xiàn)了讓數(shù)據(jù)更貼近運算處理的強(qiáng)大可行性。這些規(guī)劃性對開源社群的發(fā)展貢獻(xiàn)以及RISC-V架構(gòu)的持續(xù)投入,可加速合作創(chuàng)新與數(shù)據(jù)導(dǎo)向的發(fā)展并帶來令人驚艷的潛力。

Western Digital計畫將開放其采用雙向超純量(superscalar)設(shè)計的全新RISC-V SweRV Core原始碼。Western Digital的RISC-V SweRV Core是一個32位元、9階管線的核心,可同時加載并執(zhí)行多個指令以縮短程序執(zhí)行時間。它是一個精簡、循序執(zhí)行的核心,執(zhí)行速度4.9 CoreMarks/Mhz,其低功耗的設(shè)計可在28mm CMOS制程技術(shù)下提供高達(dá)1.8Ghz的時脈。Western Digital計畫將SweRV Core納入內(nèi)部各種嵌入式設(shè)計中。將該核心原始碼對開源社群開放,預(yù)期將可帶動新的以數(shù)據(jù)為中心的應(yīng)用發(fā)展。

Western Digital的OmniXtend則是一個新的開源技術(shù),可透過網(wǎng)絡(luò)結(jié)構(gòu)實現(xiàn)快取連貫性儲存。這套存儲器導(dǎo)向的系統(tǒng)架構(gòu)所提供的開源接口標(biāo)準(zhǔn)可讓多個處理器、機(jī)器學(xué)習(xí)加速器、繪圖處理器(GPU)、FPGA及其它元件存取與分享數(shù)據(jù)。這是一個能夠有效率的讓持續(xù)存儲器附屬到處理器的開源解決方案,并有潛力發(fā)展成可支持未來運算、儲存、存儲器與I/O元件連接的進(jìn)階構(gòu)造。

此外,Western Digital亦推出一套開源SweRV指令集模擬器(SweRV ISS),為使用RISC-V核心的開發(fā)人員提供了完整的測試平臺。Western Digital利用SweRV ISS執(zhí)行超過100億個指令來嚴(yán)格模擬與驗證SweRV Core,也期望SweRV Core和SweRV ISS將有助于業(yè)界加速采用開源指令集架構(gòu)。

IDC技術(shù)與半導(dǎo)體部門計畫副總裁Mario Morales表示,速度、數(shù)據(jù)量與強(qiáng)力運算對于邊緣和終端運算來說,已不再是絕對成功的方程序。隨著越來越多數(shù)據(jù)朝終端移動以進(jìn)行實時運算和推論,采用可彈性組態(tài)的架構(gòu)將更能滿足繁重且經(jīng)常變動的應(yīng)用工作負(fù)載,尤其是人工智能物聯(lián)網(wǎng)相關(guān)應(yīng)用。能源效率、可組態(tài)性以及低功耗,將成為邊緣與終端運算架構(gòu)的關(guān)鍵要素。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    20256

    瀏覽量

    252452
  • RISC-V
    +關(guān)注

    關(guān)注

    48

    文章

    2888

    瀏覽量

    53050
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    OrangePi RV2 深度技術(shù)評測:RISC-V AI融合架構(gòu)的先行者

    OrangePi RV2是香橙派推出的一款基于RISC-V架構(gòu)的AI開發(fā)板,搭載KY X1八核處理器。該板以“CPU 融合AI”為核心理念,內(nèi)置2TOPS算力,并支持雙M.2 NVMe、雙千兆網(wǎng)口等
    發(fā)表于 03-03 20:19

    RISC-V vs ARM:為什么工業(yè)與邊緣計算仍然選擇 ARM 架構(gòu)

    在芯片架構(gòu)討論中,RISC-V 和 ARM 的對比,已經(jīng)從“技術(shù)選型”升級為“路線之爭”。 一邊是? RISC-V開源、免授權(quán)、可定制、
    的頭像 發(fā)表于 01-21 17:33 ?764次閱讀
    <b class='flag-5'>RISC-V</b> vs ARM:為什么工業(yè)與邊緣計算仍然選擇 ARM <b class='flag-5'>架構(gòu)</b>?

    RISC-V實現(xiàn)實時AI多媒體:深度數(shù)智亮相2025 VideoLAN開發(fā)者大會

    在本屆倫敦VideoLAN開發(fā)者大會上,深度數(shù)智與開源社區(qū)共同見證了AI增強(qiáng)多媒體技術(shù)RISC-V架構(gòu)上的原生運行突破。這標(biāo)志著開放媒體、
    的頭像 發(fā)表于 11-06 17:21 ?1261次閱讀
    <b class='flag-5'>RISC-V</b>實現(xiàn)實時AI多媒體:深度數(shù)智亮相2025 VideoLAN<b class='flag-5'>開發(fā)</b>者大會

    開源鴻蒙RISC-V SIG線下技術(shù)融合交流會圓滿收官

    航空航天大學(xué)、北京理工大學(xué)等多所高校的師生以及社區(qū)開發(fā)者共同參與?;顒又荚趨R聚產(chǎn)學(xué)研各方力量,推動開源鴻蒙與RISC-V架構(gòu)在多元場景下的技術(shù)
    的頭像 發(fā)表于 10-31 09:07 ?752次閱讀

    大灣區(qū)RISC-V生態(tài)全景展示:RISC-V生態(tài)發(fā)展論壇、開發(fā)者Workshop和生態(tài)應(yīng)用專區(qū)

    繼7月份上海的RISC-V中國峰會之后,中國RISC-V生態(tài)和產(chǎn)業(yè)發(fā)展最新動態(tài)將在10月份深圳的灣芯展上全景展示。 ? RISC-V,這個以開放、簡約、模塊化重塑處理器架構(gòu)格局的
    的頭像 發(fā)表于 10-13 09:18 ?541次閱讀
    大灣區(qū)<b class='flag-5'>RISC-V</b>生態(tài)全景展示:<b class='flag-5'>RISC-V</b>生態(tài)發(fā)展論壇、<b class='flag-5'>開發(fā)</b>者Workshop和生態(tài)應(yīng)用專區(qū)

    賽昉科技入駐RuyiSDK開發(fā)者社區(qū),雙平臺協(xié)同推進(jìn)RISC-V生態(tài)

    技術(shù)疑問,達(dá)成技術(shù)共享及社區(qū)聯(lián)動,共促RISC-V生態(tài)發(fā)展。RuyiSDKRuyiSDK是中國科學(xué)院軟件研究所開發(fā)開源
    的頭像 發(fā)表于 07-30 10:35 ?1057次閱讀
    賽昉科技入駐RuyiSDK<b class='flag-5'>開發(fā)</b>者社區(qū),雙平臺協(xié)同推進(jìn)<b class='flag-5'>RISC-V</b>生態(tài)

    普華基礎(chǔ)軟件亮相2025 RISC-V中國峰會

    此前,7月16日至18日,第五屆RISC-V中國峰會在上海盛大召開。普華基礎(chǔ)軟件副總經(jīng)理兼戰(zhàn)略研究院院長張曉先受邀參會,發(fā)表開源小滿助力RISC-V軟硬協(xié)同生態(tài)發(fā)展》主題演講,分享了
    的頭像 發(fā)表于 07-28 16:51 ?1181次閱讀
    普華基礎(chǔ)軟件亮相2025 <b class='flag-5'>RISC-V</b>中國峰會

    RISC-V 手冊

    以下是關(guān)于RISC-V的詳細(xì)介紹,結(jié)合其核心技術(shù)特點與當(dāng)前發(fā)展現(xiàn)狀:核心概念RISC-V(第五代精簡指令集)是一種基于精簡指令集(RISC)的開源
    發(fā)表于 07-28 16:27 ?11次下載

    時擎科技亮相2025 RISC-V中國峰會,深度解析高性能RISC-V SoC技術(shù)挑戰(zhàn)與創(chuàng)新

    2025年7月16-18日,第五屆RISC-V中國峰會在上海張江科學(xué)會堂成功舉辦,作為全球RISC-V領(lǐng)域頂級盛會之一,本屆峰會匯聚了數(shù)百家企業(yè)、研究機(jī)構(gòu)及開源社區(qū),共同探討RISC-V
    的頭像 發(fā)表于 07-21 17:37 ?1662次閱讀
    時擎科技亮相2025 <b class='flag-5'>RISC-V</b>中國峰會,深度解析高性能<b class='flag-5'>RISC-V</b> SoC<b class='flag-5'>技術(shù)</b>挑戰(zhàn)與創(chuàng)新

    Tenstorrent 首席架構(gòu)師:未來 RISC-V 會是計算機(jī)的主流

    當(dāng)前,按指令集架構(gòu)(ISA)分類,主流架構(gòu)包括 x86 架構(gòu)、ARM 架構(gòu)RISC-V 架構(gòu)
    發(fā)表于 07-17 11:26 ?1486次閱讀

    大象機(jī)器人攜手進(jìn)迭時空推出 RISC-V 全棧開源六軸機(jī)械臂產(chǎn)品

    全球80多個國家和地區(qū)。 近日,大象機(jī)器人聯(lián)合進(jìn)迭時空推出全球首款RISC-V全棧開源六軸機(jī)器臂“myCobot 280 RISC-V”,為開發(fā)者打造全新的機(jī)器人
    發(fā)表于 04-25 17:59

    RISC-V賽道的“硬核”突圍之路

    RISC-V作為一種開源指令集架構(gòu)(ISA),近年來在全球范圍內(nèi)迅速崛起,有望重塑半導(dǎo)體產(chǎn)業(yè)格局。從芯片設(shè)計公司到軟件開發(fā)商,從學(xué)術(shù)研究機(jī)構(gòu)到行業(yè)巨頭,都在積極探索
    的頭像 發(fā)表于 04-24 15:34 ?565次閱讀
    <b class='flag-5'>RISC-V</b>賽道的“硬核”突圍之路

    RISC-V核低功耗MCU指令集架構(gòu)(ISA)特點

    RISC-V核低功耗MCU通過開源生態(tài)、模塊化架構(gòu)與能效優(yōu)化技術(shù),成為物聯(lián)網(wǎng)、穿戴設(shè)備等領(lǐng)域的理想選擇?。 一、?開源與可定制性? 完全
    的頭像 發(fā)表于 04-23 10:01 ?1402次閱讀

    RT-Thread睿賽德攜手RISC-V基金會,推出獨家教學(xué)課程,助力開源生態(tài)發(fā)展

    日前,RT-Thread睿賽德作為RISC-V基金會在中國唯一的操作系統(tǒng)合作伙伴,攜手RISC-V基金會共同上線RISC-V架構(gòu)系列課程,旨在助力產(chǎn)業(yè)人員掌握最新的
    的頭像 發(fā)表于 04-17 19:46 ?915次閱讀
    RT-Thread睿賽德攜手<b class='flag-5'>RISC-V</b>基金會,推出獨家教學(xué)課程,助力<b class='flag-5'>開源</b>生態(tài)發(fā)展

    FPGA與RISC-V淺談

    全球半導(dǎo)體產(chǎn)業(yè)競爭格局正在經(jīng)歷深刻變革,物聯(lián)網(wǎng)、邊緣計算等新興技術(shù)的蓬勃發(fā)展,讓RISC-V憑借其開源、精簡以及模塊化的靈活優(yōu)勢,日益成為業(yè)界焦點,也為全球半導(dǎo)體產(chǎn)業(yè)注入新的活力與挑戰(zhàn)
    發(fā)表于 04-11 13:53 ?682次閱讀
    FPGA與<b class='flag-5'>RISC-V</b>淺談