91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

pcb規(guī)則及布線

工程師 ? 來源:未知 ? 作者:姚遠香 ? 2019-04-18 14:48 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一、pcb布局

1 一般布局PCB,我們會遵循“先大后小,先難后易”的布置原則,也就是說我們一般先去布局重要單元電路,以及核心器件,比如MCU最小系統(tǒng)、高頻高速模塊電路,這些都可以理解為重要單元電路;

2 布局中需要參考原理圖框圖,可以先把原理圖中各個單元電路先布局好,到時候整體在進行拼湊,當然拼抽的時候,要考慮電路信號的主提走向;

3 布局應(yīng)盡量滿足以下要求:總的連線盡可能短,關(guān)鍵信號線最短;高電壓、大電流信號與小電流,低電壓的弱信號完全分開;模擬信號與數(shù)字信號分開;高頻信號與低頻信號分開;高頻元器件的間隔要充分。

4 去耦電容的布局要盡可能靠近IC的電源管腳,并且保證電源與地之間形成的回路最短,當然為了達到去耦最佳效果,電源與地需經(jīng)過去耦電容兩端,然后再連接到IC電源和地兩端;

5 對于一些需要過靜電測試的產(chǎn)品,其器件放置盡量離板邊緣距離大于3.5mm;如果板子空間有限,可以在離板邊緣大于0.45mm出打過孔到地;

6 在完成板子性能的基礎(chǔ)下,布局中就需要考慮美觀,對于相同結(jié)構(gòu)的電路部分,盡可能采用“對稱式“布局,總體布局可以按照”均勻分布,重心平衡,版面美觀“的標準;

7 對于發(fā)熱器件,比如MOS管,可以采取加散熱片的形式,給予散熱;

二、pcb布線

1 地走線線徑》電源走線線徑》信號走線線徑,對于1盎司銅厚的板子,我們會預計1mm走線寬度能走1A電流

2 對于信號線走線,我們一般會優(yōu)先走模擬小信號、高速信號、高頻信號、時鐘信號;其次再走數(shù)字信號;

3 晶振周圍盡量禁空,尤其其底部禁止走線;且應(yīng)遠離板上的電源部分,以防止電源和時鐘相互干擾;

4 避免直角走線 、銳角走線,因為直角、銳角走線會使得傳輸線的線寬產(chǎn)生變化,造成其阻抗的不連續(xù)。如果進行直角走線其拐角可以等效為傳輸線上的容性負載,減緩上升時間,在高速、高頻中就變得尤為明顯,而且其造成的阻抗不連續(xù),還會增加信號的反射;其直角尖端還為產(chǎn)生EMI;

5 對于模擬信號和數(shù)字信號應(yīng)盡量分塊布線,不宜交叉或混在一起,對于其模擬地和數(shù)字地也應(yīng)用磁珠或者0R電阻進行隔離;

6 地線回路環(huán)路保持最小,即信號線與其回路構(gòu)成的環(huán)面積要盡可能小,環(huán)面積越小,對外的輻射越少,接收外界的干擾也越小。 對于top層和bottom層敷地的時候,需要仔細查看,有些信號地是否被信號線分割,造成地回路過遠,此時應(yīng)該在分割處打過孔,保證其地回路盡可能?。?/p>

pcb規(guī)則及布線

7 為了減少線間串擾,應(yīng)保證線間距足夠大,當線中心間距不少于3倍線寬時,則可保持70%的電場不互相干擾,稱為3W規(guī)則。如要達到98%的電場不互相干擾,可使用10W的間距 ;

pcb規(guī)則及布線

8 信號線的長度避免為所關(guān)心頻率的四分之一波長的整數(shù)倍,否則此信號線會產(chǎn)生諧振,諧振時信號線會產(chǎn)生較強的輻射干擾;

9 信號走線禁止走成環(huán)形,其環(huán)形容易形成環(huán)形天線,產(chǎn)生較強的輻射干擾;

pcb規(guī)則及布線

10 對于天線ANT端走線應(yīng)盡量短而直,其阻抗也應(yīng)通過 si9000 去計算,保證其線阻為50歐姆(一般天線端口走線為50歐姆);

11 敷銅時,對其焊盤引腳應(yīng)采用十字焊盤,不宜采用實心焊盤敷銅,這樣在生產(chǎn)時候,器件容易立碑。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4411

    文章

    23901

    瀏覽量

    424908
  • 布線
    +關(guān)注

    關(guān)注

    9

    文章

    826

    瀏覽量

    86181
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    【「Altium Designer 25 電路設(shè)計精進實踐」閱讀體驗】+第六章節(jié) PCB設(shè)計

    一放,在布局好了之后,布線的時候再設(shè)置也不遲 放置器件,可以放在配置規(guī)則前面 三、布線 這前面可以先把快捷鍵設(shè)置下,方便自己快速有限的布線 書中講的有點多,有點籠統(tǒng),可以根據(jù)自己需要來
    發(fā)表于 02-26 11:05

    PCB中常用的快捷鍵

    + D + R 設(shè)計規(guī)則檢查 ● D + R 規(guī)則設(shè)置 ● V + B PCB 3D翻轉(zhuǎn) ● D + O 原理圖紙張大小設(shè)置 ● D + K 開PCB層管理器 ● 右鍵+T 開始同一
    發(fā)表于 01-30 06:01

    深入探討PCB布局布線的專業(yè)設(shè)計要點與常見挑戰(zhàn)

    本文深入探討PCB布局布線的專業(yè)設(shè)計要點與常見挑戰(zhàn),并介紹上海創(chuàng)馨科技如何憑借資深團隊與豐富經(jīng)驗,為客戶提供從精密布局、優(yōu)化布線到生產(chǎn)制造的一站式高可靠性PCB解決方案。
    的頭像 發(fā)表于 01-04 15:29 ?312次閱讀

    高頻PCB布線“避坑指南”:4大核心技巧讓信號完整性提升90%

    一站式PCBA加工廠家今天為大家講講高頻PCB布線設(shè)計有什么技巧?高頻PCB設(shè)計布線技巧。高頻PCB布線
    的頭像 發(fā)表于 11-21 09:23 ?756次閱讀
    高頻<b class='flag-5'>PCB</b><b class='flag-5'>布線</b>“避坑指南”:4大核心技巧讓信號完整性提升90%

    Altair PollEx:PCB規(guī)則檢查及系統(tǒng)EMC仿真技術(shù)

    Altair PollEx:PCB規(guī)則檢查及系統(tǒng)EMC仿真技術(shù)
    的頭像 發(fā)表于 09-17 11:19 ?5454次閱讀
    Altair PollEx:<b class='flag-5'>PCB</b><b class='flag-5'>規(guī)則</b>檢查及系統(tǒng)EMC仿真技術(shù)

    網(wǎng)課回放 I 升級版“一站式” PCB 設(shè)計第四期:規(guī)則設(shè)置

    網(wǎng)課回放 I 升級版“一站式” PCB 設(shè)計第四期:規(guī)則設(shè)置
    的頭像 發(fā)表于 06-06 18:58 ?824次閱讀
    網(wǎng)課回放 I 升級版“一站式” <b class='flag-5'>PCB</b> 設(shè)計第四期:<b class='flag-5'>規(guī)則</b>設(shè)置

    超強超全布線經(jīng)驗教程大全

    第一篇 PCB布線PCB設(shè)計中,布線是完成產(chǎn)品設(shè)計的重要步驟,可以說前面的準備工作都是為它而做的, 在整個PCB中,以布 線的設(shè)計過程限
    發(fā)表于 05-29 14:38

    高速PCB布局/布線的原則

    目錄:一、布線的一般原則1、PCB板知識2、5-5原則3、20H原則4、3W/4W/10W原則(W:Width)5、重疊電源與地線層規(guī)則6、1/4波長規(guī)則7、芯片引腳
    的頭像 發(fā)表于 05-28 19:34 ?2445次閱讀
    高速<b class='flag-5'>PCB</b>布局/<b class='flag-5'>布線</b>的原則

    時源芯微 PCB 布線規(guī)則詳解

    PCB 布線規(guī)則詳解 走線方向控制規(guī)則 相鄰布線層的走線方向應(yīng)采用正交結(jié)構(gòu),避免不同信號線在相鄰層沿同一方向走線,以此降低不必要的層間串擾。若因 P
    的頭像 發(fā)表于 05-20 16:28 ?960次閱讀

    高層數(shù)層疊結(jié)構(gòu)PCB布線策略

    高層數(shù) PCB布線策略豐富多樣,具體取決于 PCB 的功能。這類電路板可能涉及多種不同類型的信號,從低速數(shù)字接口到具有不同信號完整性要求的多個高速數(shù)字接口。從布線規(guī)劃和為各接口分配
    的頭像 發(fā)表于 05-07 14:50 ?1697次閱讀
    高層數(shù)層疊結(jié)構(gòu)<b class='flag-5'>PCB</b>的<b class='flag-5'>布線</b>策略

    高速PCB板的電源布線設(shè)計

    隨著集成電路工藝和集成度的不斷提高,集成電路的工作電壓越來越低,速度越來越快。進入新的時代后,這對于PCB板的設(shè)計提出了更高的要求。本文正是基于這種背景下,對高速PCB設(shè)計中最重要的環(huán)節(jié)之一一電源
    發(fā)表于 04-29 17:31

    如何布線才能降低MDDESD風險?PCB布局的抗干擾設(shè)計技巧

    在現(xiàn)代電子產(chǎn)品日益集成化、小型化的趨勢下,MDDESD(靜電二極管)防護設(shè)計變得至關(guān)重要。除了元器件選型,PCB布線與布局也是影響ESD抗擾性能的關(guān)鍵因素。作為FAE,本文將結(jié)合實戰(zhàn)經(jīng)驗,分享一些
    的頭像 發(fā)表于 04-25 09:43 ?805次閱讀
    如何<b class='flag-5'>布線</b>才能降低MDDESD風險?<b class='flag-5'>PCB</b>布局的抗干擾設(shè)計技巧

    必學!PCB設(shè)計布線技巧、電機控制、電源管理設(shè)計教程等精華資料

    1、建議收藏,這31條PCB設(shè)計布線技巧相信大家在做PCB設(shè)計時,都會發(fā)現(xiàn)布線這個環(huán)節(jié)必不可少,而且布線的合理性,也決定了
    的頭像 發(fā)表于 04-22 08:05 ?679次閱讀
    必學!<b class='flag-5'>PCB</b>設(shè)計<b class='flag-5'>布線</b>技巧、電機控制、電源管理設(shè)計教程等精華資料

    建議收藏,這31條PCB設(shè)計布線技巧

    相信大家在做PCB設(shè)計時,都會發(fā)現(xiàn)布線這個環(huán)節(jié)必不可少,而且布線的合理性,也決定了PCB的美觀度和其生產(chǎn)成本的高低,同時還能體現(xiàn)出電路性能和散熱性能的好壞,以及是否可以讓器件的性能達到
    發(fā)表于 04-19 10:46

    Altium Designer中PCB設(shè)計規(guī)則設(shè)置

    在使用 Altium Designer 進行PCB設(shè)計時,除了電氣間距(Clearance)等基礎(chǔ)規(guī)則外, 導線寬度、阻焊層、內(nèi)電層連接、銅皮敷設(shè)等規(guī)則也同樣重要 。這些設(shè)置不僅影響布線
    的頭像 發(fā)表于 04-17 13:54 ?8344次閱讀
    Altium Designer中<b class='flag-5'>PCB</b>設(shè)計<b class='flag-5'>規(guī)則</b>設(shè)置