邏輯或功能輸出僅在其一個(gè)或多個(gè)輸入為真時(shí)才為真,否則輸出為假
邏輯或功能功能表明如果任何一個(gè)“OR”事件為T(mén)RUE,則輸出操作將變?yōu)門(mén)RUE,但它們發(fā)生的順序并不重要,因?yàn)樗粫?huì)影響最終結(jié)果。
例如, A + B = B + A 。在布爾代數(shù)中,邏輯或函數(shù)遵循交換定律與邏輯AND函數(shù)相同,允許改變?nèi)我蛔兞康奈恢谩?/p>
OR 函數(shù)有時(shí)被稱(chēng)為“Inclusive OR”的全名,與我們將在后面的教程六中看到的Exclusive-OR函數(shù)形成對(duì)比。
邏輯或布爾值給出邏輯 OR 門(mén)的表達(dá)式是邏輯加法的表達(dá)式,用加號(hào)表示( + )。因此,2輸入( AB )邏輯或門(mén)具有由布爾表達(dá)式表示的輸出項(xiàng): A + B = Q 。
OR函數(shù)的切換表示

這里有兩個(gè)開(kāi)關(guān) A 和 B 并聯(lián)連接,可以關(guān)閉Switch AORSwitch B 以便把燈打開(kāi)。換句話(huà)說(shuō),任何一個(gè)開(kāi)關(guān)都可以閉合,或者在邏輯“1”時(shí)燈可以“接通”。
然后這種類(lèi)型的邏輯門(mén)只在其輸入的“任意”輸出時(shí)產(chǎn)生并輸出。當(dāng)存在且在布爾代數(shù)項(xiàng)中,當(dāng)其任何輸入 TRUE 時(shí),輸出將 TRUE 。在電氣方面,邏輯OR功能等于并聯(lián)電路。
與 AND 功能一樣,有兩個(gè)開(kāi)關(guān),每個(gè)開(kāi)關(guān)有兩個(gè)可能的位置打開(kāi)或關(guān)閉,因此將有4種不同的方式來(lái)安排開(kāi)關(guān)。
或功能真值表


邏輯或門(mén)可用作標(biāo)準(zhǔn)ic諸如普通TTL 74LS32四路2輸入正或門(mén)之類(lèi)的封裝。與之前的 AND 門(mén)一樣, OR 也可以“級(jí)聯(lián)”在一起以產(chǎn)生具有更多輸入的電路,例如安全警報(bào)系統(tǒng)(A區(qū)或B區(qū)或C區(qū))等等。)
-
邏輯門(mén)
+關(guān)注
關(guān)注
1文章
158瀏覽量
26342 -
邏輯
+關(guān)注
關(guān)注
2文章
834瀏覽量
30149
發(fā)布評(píng)論請(qǐng)先 登錄
怎么利用QuartuesII查元件真值表
怎么利用QuartusII查元件真值表
求常用單片機(jī)的功能表、引腳圖、真值表
關(guān)于多位輸入真值表的問(wèn)題
LUT真值表在實(shí)施期間發(fā)生了變化
門(mén)電路的計(jì)算方式 門(mén)電路工作原理真值計(jì)算
LUT與真值表有何關(guān)系
構(gòu)建自己的邏輯門(mén)學(xué)習(xí)套件
真值表,真值表是什么意思
怎么理解邏輯真值表_真值表如何推出邏輯表達(dá)式
與門(mén)真值表和與非門(mén)真值表的區(qū)別
邏輯或功能真值表
評(píng)論