91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

怎樣PCB布線數(shù)字地和模擬地以及電源地抗干擾

PCB線路板打樣 ? 來源:ct ? 2019-08-16 23:37 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

我們在進行pcb布線時總會面臨一塊板上有兩種、三種地的情況,傻瓜式的做法當然是不管三七二十一,只要是地,就整塊敷銅了。這種對于低速板或者對干擾不敏感的板子來講還是沒問題的,否則可能導致板子就沒法正常工作了。當然若碰到一塊板子上有多種地時,即使板子沒什么要求,但從做事嚴謹認真的角度來講,咱們也還是有必要采用本文即將講到的方法去布線,以將整個系統(tǒng)最優(yōu)化,使其性能發(fā)揮到極致!當然關于這些地的一些基礎概念、為什么要將它們分開,本文就不講了,不懂的同學自己查哈!

一、對于板子上有數(shù)字地、模擬地、電源地這種情況:

怎樣PCB布線數(shù)字地和模擬地以及電源地抗干擾

從這個圖可以看出:模擬地和數(shù)字地是完全分開的,最后都單點接到了電源地,這樣可以防止地信號的相互串擾而影響某些敏感元件,眾所周知數(shù)字元件對干擾的容忍度要強于模擬元件,而數(shù)字地上的噪聲一般比較大所以將它們的地分開就可以降低這種影響了。還有單點接地的位置應該盡量靠近板子電源地的入口(起始位置),這樣利用電流總是按最短路徑流回的原理可將干擾降到最小。

二、對于板子上只有數(shù)字地、電源地這種情況:

怎樣PCB布線數(shù)字地和模擬地以及電源地抗干擾

從此圖可以看出:只在電源地和數(shù)字地之間用一個0歐電阻或磁珠之類的單點接地就行了,同樣單點接地的位置應該盡量靠近板子電源地的入口(起始位置)。

三、展示一些第二種情況的pcb系統(tǒng)

1、地線分區(qū)

2、0歐電阻單點接地

3、板子正面圖

總結:本文圖解非常適合于單片機控制系統(tǒng)的pcb地線布局,其它系統(tǒng)也可參考!

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4405

    文章

    23878

    瀏覽量

    424365
  • 華強pcb線路板打樣

    關注

    5

    文章

    14629

    瀏覽量

    44641
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    單片機硬件設計原則,抗干擾常用方法

    、在單片機控制系統(tǒng)中,地線的種類有很多,有系統(tǒng)地、屏蔽地、邏輯地、模擬地等,地線是否布局合理,將決定電路板的抗干擾能力。在設計地線和接地點的時候,應該考慮以下問題: 邏輯地和模擬地要分開
    發(fā)表于 12-09 06:30

    提高單片機抗干擾能力的十個細節(jié)

    ; 電源監(jiān)測:供電電壓出現(xiàn)異常時,給出報警指示信號或中斷請求信號; 硬件看門狗:當處理器遇到干擾或程序運行混亂產生“死鎖”時,對系統(tǒng)進行復位。 7、PCB電路合理布線
    發(fā)表于 11-25 06:12

    高頻PCB布線“避坑指南”:4大核心技巧讓信號完整性提升90%

    一站式PCBA加工廠家今天為大家講講高頻PCB布線設計有什么技巧?高頻PCB設計布線技巧。高頻PCB布線
    的頭像 發(fā)表于 11-21 09:23 ?627次閱讀
    高頻<b class='flag-5'>PCB</b><b class='flag-5'>布線</b>“避坑指南”:4大核心技巧讓信號完整性提升90%

    PCB布局布線的相關基本原理和設計技巧

    如何避免互相干擾問題? [答] 模擬電路如果匹配合理輻射很小,一般是被干擾。干擾源來自器件、電源、空間和
    發(fā)表于 11-14 06:11

    PCB中的數(shù)字地和模擬

    PCB中的數(shù)字地和模擬地 ? 為什么PCB要分數(shù)字地和模擬地 雖然是相通的,但是距離長了,就不一
    的頭像 發(fā)表于 06-10 13:29 ?760次閱讀

    超強超全布線經驗教程大全

    很好地掌握它,還需廣大電子工程設計人員去自 已體會, 才能得到其中的真諦。 1 電源、地線的處理 既使在整個PCB板中的布線完成得都很好,但由于電源、 地線的考慮不周到而引起的
    發(fā)表于 05-29 14:38

    干貨|抗干擾天線的性能怎么測試?

    前幾個章節(jié)我們介紹了衛(wèi)星導航抗干擾天線的選型、抗干擾天線能不能同時做RTK差分的內容。抗干擾天線選型指南,如何選擇滿足自己需求的抗干擾天線為什么自適應調零
    的頭像 發(fā)表于 05-14 11:23 ?2596次閱讀
    干貨|<b class='flag-5'>抗干擾</b>天線的性能怎么測試?

    模擬地和數(shù)字地混合PCB布局探討

    路徑過長,地環(huán)路過大。 圖2,模擬地和數(shù)字地分開,使用6層板單獨用一整層作為公共地,在ADC和DAC出將模擬地和數(shù)字地連接在公共地上然后公共地和電源
    發(fā)表于 04-29 22:35

    技術資料—PCB設計規(guī)范

    布線與布局 晶振外殼接地。 4 PCB 布線與布局 時鐘布線經連接器輸出時,連接器上的插針要在時鐘線插針周圍布滿接 地插針。 5 PCB
    發(fā)表于 04-25 17:24

    如何布線才能降低MDDESD風險?PCB布局的抗干擾設計技巧

    降低ESD風險的PCB布線與布局技巧。一、ESD路徑最短優(yōu)先原則ESD是一種高頻、瞬態(tài)干擾,它往往會選擇阻抗最小的路徑泄放。因此,在布線時,必須確保ESD電流能快
    的頭像 發(fā)表于 04-25 09:43 ?770次閱讀
    如何<b class='flag-5'>布線</b>才能降低MDDESD風險?<b class='flag-5'>PCB</b>布局的<b class='flag-5'>抗干擾</b>設計技巧

    芯片抗干擾能力概述

    一、抗干擾能力定義 ? ? ? 芯片的抗干擾能力指其在電磁干擾、電源波動、信號噪聲等復雜環(huán)境中保持穩(wěn)定運行的能力,確保數(shù)據(jù)準確傳輸與功能正常執(zhí)行?。該能力是衡量芯片可靠性的核心指標,尤
    的頭像 發(fā)表于 04-12 11:35 ?2008次閱讀

    開關電源抗干擾問題

    ,它本身要有一定的抗干擾能力。這便是設備研制中所必須解決的兼容問題。2EMC試驗以往人們比較重視電磁發(fā)射的測試及抑制技術,以保護通訊、廣播系統(tǒng)或其它裝置不受干擾。近來,電磁敏感度的測試和對策技術已成為
    發(fā)表于 04-07 15:59

    濾波電感在電源抗干擾中的應用

    ,只有這樣才能得到最佳的抗干擾效果。最后本文指出由于開關電源的微型化,促進抗干擾電感器件向片式化和薄式化的發(fā)展。 關鍵詞:電磁干擾(EMI)電磁兼容(EMC)共模、差模
    發(fā)表于 03-20 16:10

    PCBPCB 電路板布線設計

    ,但要達到良好結果時,即使在一個簡單電路布線設計中存在小差異,都將導致無法達到最佳效果。本文中將探討模擬數(shù)字布線間基本異同,有關旁路電容、電源
    發(fā)表于 03-12 13:36

    PCB】四層電路板的PCB設計

    布線 抗干擾 1 布局 所謂布局就是把電路圖中所有元器件都合理地安排在面積有限的PCB上。從信號的角度講,主要有數(shù)字信號電路 板、模擬信號
    發(fā)表于 03-12 13:31