91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

選擇FPGA的原因和優(yōu)勢

Xilinx賽靈思官微 ? 來源:djl ? 作者:賽靈思 ? 2019-07-29 08:46 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

24歲創(chuàng)業(yè),憑借基于賽靈思 FPGA深度學(xué)習(xí)方案,僅1年就融資數(shù)億的國內(nèi) AI 芯片初創(chuàng)公司深鑒科技(Deephi Tech)公司, 其創(chuàng)始人兼 CEO 姚頌深諳 FPGA 對于創(chuàng)新創(chuàng)業(yè)者的意義, 他在最近接受媒體的訪問的時(shí)候, 提到了 選擇 FPGA 方案的必然原因,以及選擇FPGA方案可以為開發(fā)者帶來的優(yōu)勢??偨Y(jié)如下:

為什么選擇 FPGA?

第一,做一顆處理器級別芯片,姑且不論量產(chǎn)周期多少時(shí)間,核心架構(gòu)至少也需要 3 到 4 年。而僅芯片的生產(chǎn)制造流程,量產(chǎn)的話,都得走一年半到兩年,創(chuàng)業(yè)公司耽誤不起這個(gè)時(shí)間。

第二,芯片的一次性研發(fā)投入很高。比如我們做一個(gè) 28 納米的芯片,一次性研發(fā)投入可能是 400 多萬美金,還不算人的成本和后續(xù)量產(chǎn)成本。如果算上人,這個(gè)錢至少要雙倍。但一個(gè)公司不可能只留了工資和做這個(gè)東西的錢,這些錢一定只能是公司總預(yù)算的一小部分,還有其他很多地方要花錢。

第三,全行業(yè)都面臨一個(gè)特別大的挑戰(zhàn):那就是怎樣去定義芯片的問題。

原來定義芯片,比如 X86 的 CPU,告訴你是 X86 指令集,什么算法都能跑,這個(gè)定義比較明確。藍(lán)牙芯片、wifi 芯片情況都差不多,芯片功能和協(xié)議固定下來,做芯片優(yōu)化就可以了。

但對于 AI 芯片來說,AI 怎么定義?一個(gè)大的 AI 里面有一部分是機(jī)器學(xué)習(xí),機(jī)器學(xué)習(xí)里面一部分是深度學(xué)習(xí),深度學(xué)習(xí)里面有各種 Net,有各種各樣的卷積和尺寸。深度學(xué)習(xí)又分 Training 和 Inference,而且在不同場景,大家跑的不僅僅是神經(jīng)網(wǎng)絡(luò),因?yàn)樯疃葘W(xué)習(xí)大于神經(jīng)網(wǎng)絡(luò)這個(gè)概念。所以,芯片應(yīng)該是做成什么功能,能支持哪些 Net,通用程度是怎樣的,也很難定義清楚。

選擇 FPGA 方案的好處

第一, FPGA 芯片已經(jīng)在這里了(賽靈思已經(jīng)做好了),芯片研發(fā)已經(jīng)結(jié)束,不必走一年半到兩年的量產(chǎn)周期,把研發(fā)的新品結(jié)構(gòu)燒進(jìn) FPGA 后就可以直接上產(chǎn)品,上市時(shí)間(time to market)特別快,可能僅需三個(gè)月。

第二,你是按片購買 FPGA,需要多少片,就買多少片。不用一開始就投入數(shù)百萬美金,所以,也沒有一次性投入太高的問題。

第三,芯片沒法定義這個(gè)問題解決了。FPGA 是可重構(gòu)的。將每一代的處理器架構(gòu)重新燒結(jié)上去,只要向上兼容就好了。上一代架構(gòu)寫的程序,還能在新一代架構(gòu)上跑起來,向上兼容就行了。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1662

    文章

    22448

    瀏覽量

    637593
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54128

    瀏覽量

    467437
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    ChirpIoT的主要優(yōu)勢

    ChirpIoT ?是一種基于線性擴(kuò)頻信號(hào)(Chirp 信號(hào))的無線通信調(diào)制解調(diào)技術(shù),通過對線性擴(kuò)頻信號(hào)進(jìn)行信號(hào)時(shí)域和頻域上的變化改進(jìn),使其與常規(guī)調(diào)制技術(shù)相比,具有如下主要優(yōu)勢: ● 阻塞和鄰道選擇
    發(fā)表于 12-05 07:57

    MarketsandMarkets FPGA行業(yè)報(bào)告,2026~2030 FPGA市場洞察

    ,F(xiàn)ield-Programmable Gate Array)是一種高度靈活、可重構(gòu)的集成電路。與傳統(tǒng) ASIC 不同,FPGA 制造完成后仍可以在終端重新編程,在 高性能并行計(jì)算、實(shí)時(shí)信號(hào)處理、通信加速 等領(lǐng)域具有獨(dú)特優(yōu)勢。 ? 根據(jù) Mark
    的頭像 發(fā)表于 11-20 13:20 ?560次閱讀
    MarketsandMarkets <b class='flag-5'>FPGA</b>行業(yè)報(bào)告,2026~2030 <b class='flag-5'>FPGA</b>市場洞察

    嵌入式和FPGA的區(qū)別

    數(shù)字電路功能。FPGA最大的特點(diǎn)是硬件可重構(gòu)性,能夠在設(shè)計(jì)完成后改變其邏輯功能。 這種硬件可編程的特性帶來了兩大優(yōu)勢:首先,FPGA可以在硬件層面實(shí)現(xiàn)真正的并行計(jì)算;其次,它省去了傳統(tǒng)芯片取指令、譯碼、執(zhí)行
    發(fā)表于 11-19 06:55

    Xilinx FPGA串行通信協(xié)議介紹

    Xilinx FPGA因其高性能和低延遲,常用于串行通信接口設(shè)計(jì)。本文深入分析了Aurora、PCI Express和Serial RapidIO這三種在Xilinx系統(tǒng)設(shè)計(jì)中關(guān)鍵的串行通信協(xié)議。介紹了它們的特性、優(yōu)勢和應(yīng)用場景,以及如何在不同需求下
    的頭像 發(fā)表于 11-14 15:02 ?2633次閱讀
    Xilinx <b class='flag-5'>FPGA</b>串行通信協(xié)議介紹

    ChirpIoT ?的主要優(yōu)勢

    ●阻塞和鄰道選擇方面具有顯著的優(yōu)勢,可以進(jìn)一步提高通信可靠度。 ●較大的靈活性,用戶可自行調(diào)節(jié)擴(kuò)頻調(diào)制帶寬、擴(kuò)頻因子和糾錯(cuò)率,有效改善采用常規(guī)調(diào)制技術(shù)的芯片在距離、抗干擾能力和功耗之間的折衷
    發(fā)表于 11-13 06:33

    Altera全新推出MAX 10 FPGA封裝新選擇

    Altera 全新推出 MAX 10 FPGA 封裝新選擇,采用可變間距球柵陣列 (VPBGA) 技術(shù)并已開始批量出貨,可為空間受限及 I/O 密集型應(yīng)用的設(shè)計(jì)人員帶來關(guān)鍵技術(shù)優(yōu)勢。
    的頭像 發(fā)表于 11-10 16:38 ?1923次閱讀
    Altera全新推出MAX 10 <b class='flag-5'>FPGA</b>封裝新<b class='flag-5'>選擇</b>

    誰家在低成本MCU中集成CPLD/FPGA,這有何優(yōu)勢呢?

    海振遠(yuǎn)推薦的AG32系列MCU作為高性價(jià)比異構(gòu)計(jì)算平臺(tái),其獨(dú)特架構(gòu)和功能特性在嵌入式領(lǐng)域具有顯著優(yōu)勢。以下是核心特性分析: 1、FPGA+MCU融合設(shè)計(jì)? 內(nèi)置2K邏輯單元的FPGA
    發(fā)表于 11-06 11:15

    AMD Spartan UltraScale+ FPGA優(yōu)勢和亮點(diǎn)

    AMD Spartan UltraScale+ FPGA 集小型封裝、先進(jìn)的 I/O 功能與低功耗等優(yōu)勢于一體。該系列 FPGA 配備高速 16.3 Gb/s 收發(fā)器、內(nèi)置的外部內(nèi)存控制器以及
    的頭像 發(fā)表于 10-17 10:16 ?843次閱讀
    AMD Spartan UltraScale+ <b class='flag-5'>FPGA</b>的<b class='flag-5'>優(yōu)勢</b>和亮點(diǎn)

    FPGA測試DDR帶寬跑不滿的常見原因及分析方法

    FPGA 中測試 DDR 帶寬時(shí),帶寬無法跑滿是常見問題。下面我將從架構(gòu)、時(shí)序、訪問模式、工具限制等多個(gè)維度,系統(tǒng)梳理導(dǎo)致 DDR 帶寬跑不滿的常見原因及分析方法。
    的頭像 發(fā)表于 10-15 10:17 ?1110次閱讀

    FPGA技術(shù)為什么越來越牛,這是有原因

    最近幾年,FPGA這個(gè)概念越來越多地出現(xiàn)。例如,比特幣挖礦,就有使用基于FPGA的礦機(jī)。還有,之前微軟表示,將在數(shù)據(jù)中心里,使用FPGA“代替”CPU,等等。其實(shí),對于專業(yè)人士來說,FPGA
    的頭像 發(fā)表于 08-22 11:39 ?5099次閱讀
    <b class='flag-5'>FPGA</b>技術(shù)為什么越來越牛,這是有<b class='flag-5'>原因</b>的

    為什么我選擇VHDL入門

    在群里交流提問的時(shí)候,大家總是驚訝并疑惑:為什么我要選擇 VHDL入門?因?yàn)楹孟?99% 搞 FPGA 開發(fā)的人都在用 Verilog。 我的選擇,是通過網(wǎng)上搜索的討論而做出的,為了留存,我這里水一
    的頭像 發(fā)表于 06-25 11:18 ?1277次閱讀
    為什么我<b class='flag-5'>選擇</b>VHDL入門

    選擇厚聲貼片電阻的原因有哪些?

    在當(dāng)今快速發(fā)展的電子行業(yè)中,電子元件的選擇對于確保設(shè)備性能、可靠性和成本效益至關(guān)重要。其中,貼片電阻作為電路設(shè)計(jì)中不可或缺的基礎(chǔ)元件,其性能和質(zhì)量直接影響著整個(gè)電子系統(tǒng)的運(yùn)行效果。在眾多貼片電阻品牌
    的頭像 發(fā)表于 05-23 17:27 ?675次閱讀
    <b class='flag-5'>選擇</b>厚聲貼片電阻的<b class='flag-5'>原因</b>有哪些?

    為什么選擇超級電容?優(yōu)勢有哪些?

    為什么選擇超級電容?優(yōu)勢有哪些?為什么選擇超級電容,就不得不仔細(xì)說說它的優(yōu)勢了。超級電容作為一種新型電化學(xué)儲(chǔ)能裝置,與傳統(tǒng)電容和鋰電池相比,超級電容的功率密度更高,能量密度更大,使用壽
    的頭像 發(fā)表于 05-16 08:47 ?2308次閱讀
    為什么<b class='flag-5'>選擇</b>超級電容?<b class='flag-5'>優(yōu)勢</b>有哪些?

    國產(chǎn)FPGA往事

    多多指點(diǎn)和提建議。但是今天我更想和大家聊的是國產(chǎn)FPGA和我在國產(chǎn)FPGA這個(gè)圈子里經(jīng)歷過的很多有趣的事情,雖然網(wǎng)上分析國產(chǎn)FPGA或者國產(chǎn)半導(dǎo)體的崛起原因很多,但是更多的還是歷史的機(jī)
    的頭像 發(fā)表于 04-14 09:53 ?867次閱讀
    國產(chǎn)<b class='flag-5'>FPGA</b>往事

    為什么選擇DPC覆銅陶瓷基板?

    為什么選擇DPC覆銅陶瓷基板? 選擇DPC覆銅陶瓷基板的原因主要基于其多方面的優(yōu)勢,這些優(yōu)勢使得DPC技術(shù)在眾多電子封裝領(lǐng)域中脫穎而出……
    的頭像 發(fā)表于 04-02 16:52 ?1233次閱讀