91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

3D封裝火熱 臺積電和英特爾各領(lǐng)風騷

旺材芯片 ? 來源:yxw ? 2019-07-06 10:50 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

自2018年4月始,臺積電已在眾多技術(shù)論壇或研討會中揭露創(chuàng)新的SoIC技術(shù),這個被譽為再度狠甩三星在后的秘密武器,究竟是如何厲害?

臺積電首度對外界公布創(chuàng)新的系統(tǒng)整合單芯片(SoIC)多芯片3D堆疊技術(shù),是在2018年4月的美國加州圣塔克拉拉(Santa Clara)第二十四屆年度技術(shù)研討會上。

推進摩爾定律臺積電力推SoIC 3D封裝技術(shù)

隨著先進納米制程已逼近物理極限,摩爾定律發(fā)展已難以為繼,無法再靠縮小線寬同時滿足性能、功耗、面積及訊號傳輸速度等要求;再加上封裝技術(shù)難以跟上先進制程的發(fā)展進程,因此三星、臺積電、英特爾等晶圓代工巨擘紛紛跨足封裝領(lǐng)域,要借重先進的封裝技術(shù)實現(xiàn)更高性能、更低耗電量、更為小體積、訊號傳輸速度更快的產(chǎn)品。

甚至,在逐步進入后摩爾定律時代后,晶圓代工大廠的發(fā)展重心,也逐漸從過去追求更先進納米制程,轉(zhuǎn)向封裝技術(shù)的創(chuàng)新。而,SoIC就在這樣的前提之下誕生了。

若以臺積電于2009年正式進軍封裝領(lǐng)域估算,SoIC是臺積電耗費十年才磨出的寶劍,被譽為可再次把三星狠狠甩在后頭、實現(xiàn)3D IC的高階封裝技術(shù)。

晶圓對晶圓的3D IC技術(shù)

根據(jù)臺積電在第二十四屆年度技術(shù)研討會中的說明,SoIC是一種創(chuàng)新的多芯片堆疊技術(shù),是一種晶圓對晶圓(Wafer-on-wafer)的鍵合(Bonding)技術(shù),這是一種3D IC制程技術(shù),可以讓臺積電具備直接為客戶生產(chǎn)3D IC的能力。

讓外界大感驚艷的是,SoIC技術(shù)是采用硅穿孔(TSV)技術(shù),可以達到無凸起的鍵合結(jié)構(gòu),可以把很多不同性質(zhì)的臨近芯片整合在一起,而且當中最關(guān)鍵、最神秘之處,就在于接合的材料,號稱是價值高達十億美元的機密材料,因此能直接透過微小的孔隙溝通多層的芯片,達成在相同的體積增加多倍以上的性能,簡言之,可以持續(xù)維持摩爾定律的優(yōu)勢。

據(jù)了解,SoIC是基于臺積電的CoWoS(Chip on wafer on Substrate)與多晶圓堆疊(WoW)封裝技術(shù)開發(fā)的新一代創(chuàng)新封裝技術(shù),未來將應(yīng)用于十納米及以下的先進制程進行晶圓級的鍵合技術(shù),被視為進一步強化臺積電先進納米制程競爭力的利器。2018年10月,臺積電在第三季法說會上,已針對萬眾矚目的SoIC技術(shù)給出明確量產(chǎn)時間,預(yù)期2020年開始挹注臺積電的營收貢獻,至2021年將會大量生產(chǎn),挹注臺積電更加顯著的營收貢獻。

六月,臺積電赴日本參加VLSI技術(shù)及電路研討會發(fā)表技術(shù)論文時,也針對SoIC技術(shù)揭露論文,論文中表示SoIC解決方案將不同尺寸、制程技術(shù)及材料的裸晶堆疊在一起。相較于傳統(tǒng)使用微凸塊的三維積體電路解決方案,臺積電的SoIC的凸塊密度與速度高出數(shù)倍,同時大幅減少功耗。此外,SoIC能夠利用臺積電的InFO或CoWoS的后端先進封裝至技術(shù)來整合其他芯片,打造強大的3D×3D系統(tǒng)級解決方案。

外界咸認,從臺積電最初提出的2.5版CoWoS技術(shù),至獨吃蘋果的武器InFO(整合型扇型封裝)技術(shù),下一個稱霸晶圓代工產(chǎn)業(yè)的,就是SoIC技術(shù)。

攤開臺積電公布的2019年第一季財報,10納米及以下納米制程的營收貢獻,已大大超越16納米制程的營收貢獻,凸顯出未來十納米及以下先進制程已勢不可當。

也因此,2019年,電子設(shè)計自動化(EDA)大廠,如益華電腦(Cadence)、明導國際(Mentor)、ANSYS皆已相繼推出支援臺積電SoIC的解決方案,并已通過臺積電認證,準備迎接SoIC輝煌時代的來臨。

英特爾「Foveros」3D封裝技術(shù)打造首款異質(zhì)處理器

英特爾(Intel)在今年的COMPUTEX終于正式宣布,其10納米的處理器「Ice Lake」開始量產(chǎn),但是另一個10納米產(chǎn)品「Lakefiled」卻缺席了。

雖然同樣使用10納米制程,但「Lakefiled」是一個更高階的產(chǎn)品,同時也將是是英特爾首款使用3D封裝技術(shù)的異質(zhì)整合處理器。

根據(jù)英特爾發(fā)布的資料,「Lakefield」處理器,不僅在單一芯片中使用了一個10nm FinFET制程的「Sunny Cove」架構(gòu)主核心,另外還配置了4個也以10nm FinFET制程生產(chǎn)的「Tremont」架構(gòu)的小核心。此外,還內(nèi)建LP-DDR4記憶體控制器、L2和L3快取記憶體,以及一個11代的GPU

而能夠?qū)⑦@么多的處理核心和運算單元打包成一個單芯片,且整體體積僅有12 x 12mm,所仰賴的就是「Foveros」3D封裝技術(shù)。

在年初的架構(gòu)日上,英特爾也特別針對「Foveros」技術(shù)做說明。英特爾指出,不同于過去的3D芯片堆疊技術(shù),F(xiàn)overos能做到邏輯芯片對邏輯芯片的直接貼合。

英特爾表示,F(xiàn)overos的問世,可以為裝置與系統(tǒng)帶來更高性能、高密度、低功耗的處理芯片技術(shù)。Foveros可以超越目前被動中介層(interposers)的芯片堆疊技術(shù),同時首次把記憶體堆疊到如CPU、繪圖芯片和AI處理器等,這類高性能邏輯芯片之上。

此外,英特爾也強調(diào),新技術(shù)將提供卓越的設(shè)計彈性,尤其當開發(fā)者想在新的裝置外型中,置入不同類型記憶體和I/O元素的混合IP區(qū)塊。它能將產(chǎn)品分拆成更小的「微芯片(chiplets)」結(jié)構(gòu),讓I/O、SRAM電源傳遞電路可以在配建在底層的裸晶上,接著高性能的邏輯微芯片則可進一步堆疊在其上。

英特爾甚至強調(diào),F(xiàn)overos技術(shù)的問世是該公司在3D封裝上的一大進展,是繼EMIB(Embedded Multi-die Interconnect Bridge)2D封裝技術(shù)之后的一大突破。

TSV與μbumps技術(shù)是量產(chǎn)關(guān)鍵

而從英特爾所揭露的技術(shù)資料可看出,F(xiàn)overos本身就是一種3D IC技術(shù),透過硅穿孔(Through-Silicon Via, TSV)技術(shù)與微凸塊(micro-bumps)搭配,把不同的邏輯芯片堆疊起來。

其架構(gòu)概念就是在一塊基礎(chǔ)的運算微芯片(compute chiplet)上,以TSV加上微凸塊的方式,堆疊其他的運算晶粒(die)和微芯片(chiplets),例如GPU和記憶體,甚至是RF元件等,最后再把整個結(jié)構(gòu)打包封裝。

而英特爾目前所使用的制程已達到10納米,預(yù)計也可以順利推進至7納米,也此透過此3D封裝技術(shù),將可在單一芯片中達成絕佳的運算效能,并持續(xù)推進摩爾定律。

英特爾更特別把此技術(shù)稱為「臉貼臉(Face-to-Face)」的封裝,強調(diào)它芯片對芯片封裝的特點。而要達成此技術(shù),TSV與微凸塊(μbumps)的先進制程技術(shù)就是關(guān)鍵,尤其是凸塊接點的間距(pitch)僅有約36微米(micron),如何透過優(yōu)異的打線流程來達成,就非??简炗⑻貭柕纳a(chǎn)技術(shù)了。

但是英特爾也指出,F(xiàn)overos技術(shù)仍存在三個挑戰(zhàn),分別為散熱、供電、以及良率。由于多芯片的堆疊,勢必會大幅加大熱源密度;而上下層邏輯芯片的供電性能也會受到挑戰(zhàn);而如何克服上述的問題,并在合理的成本內(nèi)進行量產(chǎn)供貨,則是最后的一道關(guān)卡。

依照英特爾先前發(fā)布的時程,「Lakefield」處理器應(yīng)該會在今年稍晚推出,但由于英特爾沒有在COMPUTEX更新此一產(chǎn)品的進度,是否能順利推出仍有待觀察。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54007

    瀏覽量

    465938
  • 英特爾
    +關(guān)注

    關(guān)注

    61

    文章

    10301

    瀏覽量

    180423
  • 臺積電
    +關(guān)注

    關(guān)注

    44

    文章

    5803

    瀏覽量

    176286
  • 3D封裝
    +關(guān)注

    關(guān)注

    9

    文章

    149

    瀏覽量

    28307

原文標題:3D封裝火熱,臺積電和英特爾各領(lǐng)風騷

文章出處:【微信號:wc_ysj,微信公眾號:旺材芯片】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    被指存散熱硬傷,英特爾代工iPhone芯片幾無可能?

    的低端M系列芯片、2028年推出的iPhone標準版芯片,有望率先采用英特爾18A-P先進工藝。 ? 然而,這一看似“+英特爾”雙保險
    的頭像 發(fā)表于 02-03 09:00 ?2632次閱讀

    超越英特爾首個18A工藝芯片邁向大規(guī)模量產(chǎn)

    電子發(fā)燒友網(wǎng)報道(文/李彎彎)10月9日,英特爾公布了代號Panther Lake的新一代客戶端處理器英特爾?酷睿?Ultra(第三代)的架構(gòu)細節(jié),這款產(chǎn)品預(yù)計于今年晚些時候出貨。Panther
    的頭像 發(fā)表于 10-11 08:14 ?9098次閱讀
    超越<b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>?<b class='flag-5'>英特爾</b>首個18A工藝芯片邁向大規(guī)模量產(chǎn)

    英特爾再次偉大,新CEO推動18A提前量產(chǎn),14A已在路上

    知道目前英特爾有哪些地方面需要改進。 ? 要知道在全球半導體代工版圖中,英特爾曾長期占據(jù)統(tǒng)治地位。然而隨著、三星的崛起,這家芯片巨頭逐
    的頭像 發(fā)表于 05-01 01:03 ?3684次閱讀
    讓<b class='flag-5'>英特爾</b>再次偉大,新CEO推動18A提前量產(chǎn),14A已在路上

    五家大廠盯上,英特爾EMIB成了?

    電子發(fā)燒友網(wǎng)綜合報道 最近,英特爾EMIB封裝火了,在蘋果、高通、博通的招聘信息中,都指出正在招募熟悉EMIB封裝的工程師。近期還有消息稱,由于
    的頭像 發(fā)表于 12-06 03:48 ?7316次閱讀

    英特爾288核新至強處理器揭秘:Intel 18A制程,3D堆疊與鍵合,EMIB封裝……

    ? 近日,在Hot Chips 2025大會舉行期間,英特爾新一代至強處理器?Clearwater Forest首次亮相,這是英特爾基于Intel 18A制程打造的首款服務(wù)器芯片。會上,英特爾首次
    的頭像 發(fā)表于 08-29 15:59 ?1571次閱讀

    AD 3D封裝庫資料

    ?AD ?PCB 3D封裝
    發(fā)表于 08-27 16:24 ?7次下載

    引領(lǐng)全球半導體制程創(chuàng)新,2納米制程備受關(guān)注

    在全球半導體行業(yè)中,先進制程技術(shù)的競爭愈演愈烈。目前,只有、三星和英特爾三家公司能夠進入3納米以下的先進制程領(lǐng)域。然而,
    的頭像 發(fā)表于 07-21 10:02 ?1062次閱讀
    <b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>引領(lǐng)全球半導體制程創(chuàng)新,2納米制程備受關(guān)注

    看點:在美建兩座先進封裝廠 博通十億美元半導體工廠談判破裂

    兩座先進的封裝工廠將分別用于導入?3D 垂直集成的SoIC工藝和 CoPoS?面板級大規(guī)模 2.5D 集成技術(shù)。 據(jù)悉
    的頭像 發(fā)表于 07-15 11:38 ?1857次閱讀

    英特爾先進封裝,新突破

    在半導體行業(yè)的激烈競爭中,先進封裝技術(shù)已成為各大廠商角逐的關(guān)鍵領(lǐng)域。英特爾作為行業(yè)的重要參與者,近日在電子元件技術(shù)大會(ECTC)上披露了多項芯片封裝技術(shù)突破,再次吸引了業(yè)界的目光。這些創(chuàng)新不僅展現(xiàn)
    的頭像 發(fā)表于 06-04 17:29 ?1144次閱讀

    英特爾發(fā)布全新GPU,AI和工作站迎來新選擇

    英特爾推出面向準專業(yè)用戶和AI開發(fā)者的英特爾銳炫Pro GPU系列,發(fā)布英特爾? Gaudi 3 AI加速器機架級和PCIe部署方案 ? 2025 年 5 月 19 日,北京 ——今日
    發(fā)表于 05-20 11:03 ?1844次閱讀

    英特爾持續(xù)推進核心制程和先進封裝技術(shù)創(chuàng)新,分享最新進展

    近日,在2025英特爾代工大會上,英特爾展示了多代核心制程和先進封裝技術(shù)的最新進展,這些突破不僅體現(xiàn)了英特爾在技術(shù)開發(fā)領(lǐng)域的持續(xù)創(chuàng)新,也面向客戶需求提供了更高效、更靈活的解決方案。 在
    的頭像 發(fā)表于 05-09 11:42 ?869次閱讀
    <b class='flag-5'>英特爾</b>持續(xù)推進核心制程和先進<b class='flag-5'>封裝</b>技術(shù)創(chuàng)新,分享最新進展

    最大先進封裝廠AP8進機

    。改造完成后AP8 廠將是目前最大的先進封裝廠,面積約是此前 AP5 廠的四倍,無塵室面積達 10 萬平方米。
    的頭像 發(fā)表于 04-07 17:48 ?2218次閱讀

    2.5D封裝為何成為AI芯片的“寵兒”?

    2.5D封裝領(lǐng)域,英特爾的EMIB和的CoWoS是兩大明星技術(shù)。眾所周知,
    的頭像 發(fā)表于 03-27 18:12 ?883次閱讀
    2.5<b class='flag-5'>D</b><b class='flag-5'>封裝</b>為何成為AI芯片的“寵兒”?

    全球芯片產(chǎn)業(yè)進入2納米競爭階段:率先實現(xiàn)量產(chǎn)!

    隨著科技的不斷進步,全球芯片產(chǎn)業(yè)正在進入一個全新的競爭階段,2納米制程技術(shù)的研發(fā)和量產(chǎn)成為了各大芯片制造商的主要目標。近期,、三星、英特爾以及日本的Rapidus等公司紛紛加快了
    的頭像 發(fā)表于 03-25 11:25 ?1410次閱讀
    全球芯片產(chǎn)業(yè)進入2納米競爭階段:<b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>率先實現(xiàn)量產(chǎn)!

    英特爾宣布換帥 英特爾任命陳立武(Lip-Bu Tan)為首席執(zhí)行官 3月18日生效

    英特爾宣布換帥,董事會任命陳立武為公司首席執(zhí)行官,于2025年3月18日生效。陳立武是一位成就卓著的科技領(lǐng)袖,擁有深厚的半導體行業(yè)經(jīng)驗。他將接替現(xiàn)任臨時聯(lián)合首席執(zhí)行官David Zinsner
    的頭像 發(fā)表于 03-13 11:57 ?1670次閱讀