完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > 仿真
仿真(Simulation),即使用項目模型將特定于某一具體層次的不確定性轉(zhuǎn)化為它們對目標(biāo)的影響,該影響是在項目仿真項目整體的層次上表示的。項目仿真利用計算機(jī)模型和某一具體層次的風(fēng)險估計,一般采用蒙特卡洛法進(jìn)行仿真。
文章:2519個 瀏覽:138493次 帖子:2808個
Ansys 2022 R1版本為工程仿真再創(chuàng)新高
施耐德電氣公司高級副總裁Jayaraman Raghuraman表示:“施耐德電氣運(yùn)用Ansys仿真加速關(guān)鍵業(yè)務(wù)計劃,在提高產(chǎn)品質(zhì)量的同時讓產(chǎn)品更加智能...
Ansys Lumerical RCWA仿真應(yīng)用實例
該示例演示了RCWA求解器的基本功能。計算了硅光子晶體平板的反射和透射,以及平板內(nèi)部的電場。通過收斂測試,將不同k向量數(shù)量的結(jié)果與文獻(xiàn)中的模擬結(jié)果進(jìn)行比...
Ansys Mechanical 2023 R1版本的五大新功能
Ansys Mechanical每年都會持續(xù)發(fā)布新功能,拓展結(jié)構(gòu)分析的邊界,憑借人工智能/機(jī)器學(xué)習(xí)(AI/ML)在資源預(yù)測、形貌優(yōu)化等領(lǐng)域的不斷發(fā)展,該...
1、 運(yùn)行ModelSim,如果上一次使用ModelSim建立過工程,這時候會自動打開 上一次所建立的工程; 2、 點擊File-New-Project...
光機(jī)熱集成分析是一種跨學(xué)科的分析方法,結(jié)合了熱學(xué)、機(jī)械學(xué)和光學(xué)三個學(xué)科的知識,主要用于分析在不同尺寸和不同載荷下,光學(xué)系統(tǒng)成像受到的影響。這種分析方法需...
本視頻中,Oliver介紹如何利用在線式EE-Sim?設(shè)計和仿真工具在短短5分鐘或更短時間內(nèi)設(shè)計一款電源。利用MAX17506評估板,將仿真結(jié)果與...
2018-10-11 標(biāo)簽:電源轉(zhuǎn)換器maxim 4.2k 0
本文將介紹 如何通過開源LTspice 仿真電路來回答以下關(guān)鍵問題: (a)?我的系統(tǒng)能否通過EMC測試,或者是否需要增加緩解技術(shù)? (b)?我的設(shè)計對...
自定義EE-Sim仿真波形的顯示,實現(xiàn)最優(yōu)分析??膳渲玫膮?shù)包括信號顏色、順序和分組;坐標(biāo)軸比例、布局和同步;標(biāo)記數(shù)量和標(biāo)簽;自動和手動縮放;以及保存數(shù)...
2018-10-08 標(biāo)簽:轉(zhuǎn)換器maxim仿真 4.2k 0
如何使用SigXplorer進(jìn)行串?dāng)_的仿真
串?dāng)_(Crosstalk)是信號完整性(SignalIntegrity)中的核心問題之一,尤其在當(dāng)今的高密度電路板設(shè)計中,其影響愈發(fā)顯著。當(dāng)電路板上的走...
2024-01-06 標(biāo)簽:電路板設(shè)計仿真電磁 4.2k 0
上期講了主極磁場分布不是正弦時產(chǎn)生的磁勢高次諧波。本期我們講另一種諧波電勢——齒諧波電勢。所謂齒諧波電勢就是諧波的次數(shù)與每極槽數(shù)有著特定關(guān)系的諧波電勢,...
靜態(tài)時序分析是一種驗證方法,其基本前提是同步邏輯設(shè)計(異步邏輯設(shè)計需要制定時鐘相對關(guān)系和最大路徑延時等,這個后面會說)。靜態(tài)時序分析僅關(guān)注時序間的相對關(guān)...
采用FPGA芯片完成基于LMS算法的自適應(yīng)譜線增強(qiáng)系統(tǒng)的設(shè)計
自適應(yīng)濾波是相對固定濾波器而言的.固定濾波器濾波頻率是固定的,自適應(yīng)濾波器濾波的頻率自動適應(yīng)輸入信號而變化的,所以其適用范圍更加廣泛。自適應(yīng)濾波器是滿足...
自動駕駛 HIL 測試:構(gòu)建 “以假亂真” 的實時數(shù)據(jù)注入系統(tǒng)
自動駕駛路測難滿足算法迭代需求,硬件在環(huán)仿真成關(guān)鍵!但高像素相機(jī)數(shù)據(jù)的無損低延遲注入仍是難題? 本文介紹相關(guān)高保真實時注入系統(tǒng)架構(gòu)、核心技術(shù)、I2C 作...
2025-08-13 標(biāo)簽:數(shù)據(jù)仿真HIL測試 4.2k 0
FPGA之硬件語法篇:用Verilog代碼仿真與驗證數(shù)字硬件電路
大家都知道軟件設(shè)計使用軟件編程語言,例如我們熟知的C、Java等等,而FPGA設(shè)計使用的是HDL語言,例如VHDL和Verilog HDL。說的直白點,...
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |