完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > 鎖相環(huán)
phase locked loop,是一種典型的反饋控制電路,利用外部輸入的參考信號控制環(huán)路內(nèi)部振蕩信號的頻率和相位,實(shí)現(xiàn)輸出信號頻率對輸入信號頻率的自動跟蹤,一般用于閉環(huán)跟蹤電路,主要有VCO(壓控振蕩器)和PLL IC (鎖相環(huán)集成電路)。。
文章:401個(gè) 瀏覽:91214次 帖子:342個(gè)
采用Spartan2系列FPGA器件實(shí)現(xiàn)全數(shù)字鎖相環(huán)路的設(shè)計(jì)和仿真驗(yàn)證
數(shù)字鎖相環(huán)路已在數(shù)字通信、無線電電子學(xué)及電力系統(tǒng)自動化等領(lǐng)域中得到了極為廣泛的應(yīng)用。傳統(tǒng)的全數(shù)字鎖相環(huán)路(DPLL)是由中、小規(guī)模TTL集成電路構(gòu)成。這...
了解頻率產(chǎn)生器件的性能特征對于為目標(biāo)使用場景確定正確的解決方案至關(guān)重要。這是一個(gè)快速指南,旨在幫助RF系統(tǒng)工程師熟悉整個(gè)選擇流程。
多鎖相環(huán)和擴(kuò)頻時(shí)鐘在數(shù)字娛樂設(shè)備中的設(shè)計(jì)應(yīng)用
隨著集成技術(shù)的不斷發(fā)展,基于鎖相環(huán)(PLL)的硅芯片時(shí)序解決方案的應(yīng)用越來越普遍,為那些需要多種頻率的設(shè)計(jì)方案提
2010-09-28 標(biāo)簽:鎖相環(huán)擴(kuò)頻時(shí)鐘 1.8k 0
鎖相環(huán)技術(shù)在晶體振蕩器中的廣泛應(yīng)用
鎖相環(huán)(Phase-Locked Loop,PLL)技術(shù)作為一種用于穩(wěn)定和調(diào)整電子信號頻率的控制系統(tǒng),在各個(gè)領(lǐng)域發(fā)揮著重要作用。其基本原理包括參考信號與...
?CDC536 3.3V鎖相環(huán)時(shí)鐘驅(qū)動器技術(shù)文檔總結(jié)
CDC536 是一款高性能、低偏斜、低抖動的時(shí)鐘驅(qū)動器。它使用鎖相環(huán) (PLL) 來精確地 在頻率和相位上,將時(shí)鐘輸出信號與時(shí)鐘輸入 (CLKIN) 信...
ADI:驅(qū)動高壓鎖相環(huán)頻率合成器電路的VCO
VCO包含可調(diào)的調(diào)諧元件,例如電容隨輸入電壓改變的變?nèi)荻O管。因此,PLL電路可以算一種VCO反饋控制系統(tǒng)。VCO所需的輸入或控制電壓通常高于提供給PL...
教你怎么用負(fù)反饋控制實(shí)現(xiàn)純數(shù)字鎖相環(huán)
首先我們做一個(gè)模塊,輸入信號T,代表輸出時(shí)鐘周期,輸出時(shí)鐘周期嚴(yán)格等于T,對于熟悉FPGA的小伙伴應(yīng)該很容易。
2023-06-28 標(biāo)簽:鎖相環(huán)FPGA設(shè)計(jì)負(fù)反饋電路 1.7k 0
基于FPGA器件和CPU控制實(shí)現(xiàn)數(shù)字鎖相環(huán)頻率合成系統(tǒng)的設(shè)計(jì)
數(shù)字鎖相環(huán)頻率合成器已經(jīng)廣泛的運(yùn)用在軍事和民用無線通信領(lǐng)域,而用CPU控制的可編程大規(guī)模數(shù)字鎖相環(huán)頻率合成器則是其中的關(guān)鍵技術(shù)。當(dāng)前,可編程邏輯電路在數(shù)...
在FPGA設(shè)計(jì)中,PLL(鎖相環(huán))模塊作為核心時(shí)鐘管理單元,通過靈活的倍頻、分頻和相位調(diào)整功能,為系統(tǒng)提供多路高精度時(shí)鐘信號。它不僅解決了時(shí)序同步問題,...
RFIC設(shè)計(jì)流程助力加速實(shí)現(xiàn)出色芯片設(shè)計(jì)
高級駕駛輔助系統(tǒng)(ADAS)應(yīng)用依賴于多項(xiàng)技術(shù),而在77GHz至81GHz范圍內(nèi)工作的汽車?yán)走_(dá)便是其中關(guān)鍵。鎖相環(huán)(PLL)是該雷達(dá)的核心部件,可以為雷...
2024-07-01 標(biāo)簽:鎖相環(huán)芯片設(shè)計(jì)pll 1.6k 0
無意中看到這個(gè)文章,雖然自己也搞了4年模電了,但后看完之后發(fā)現(xiàn)自己原來根本就沒有入門阿!現(xiàn)發(fā)上來和大家共享! 復(fù)旦攻讀微電子專業(yè)模擬芯片設(shè)計(jì)方向研究生開...
2022-10-10 標(biāo)簽:模擬電路鎖相環(huán)運(yùn)算放大器 1.5k 0
鎖相環(huán)PLL在無線電中的應(yīng)用 鎖相環(huán)PLL與模擬電路的結(jié)合
鎖相環(huán)PLL在無線電中的應(yīng)用 1. 頻率合成 在無線電通信中,頻率合成是生成所需頻率信號的關(guān)鍵技術(shù)。鎖相環(huán)可以用于生成穩(wěn)定的頻率輸出,這對于調(diào)制和解調(diào)過...
?CDC516 3.3V相位鎖定環(huán)時(shí)鐘驅(qū)動器技術(shù)文檔總結(jié)
CDC516 是一款高性能、低偏斜、低抖動、鎖相環(huán)時(shí)鐘驅(qū)動器。它使用鎖相環(huán) (PLL) 將反饋輸出 (FBOUT) 與時(shí)鐘 (CLK) 輸入信號在頻率和...
數(shù)字鎖相環(huán):二階環(huán)的FPGA實(shí)現(xiàn)
一.依據(jù)模擬環(huán)設(shè)計(jì)數(shù)字環(huán) 根據(jù)信號與系統(tǒng)的分析理論,一個(gè)系統(tǒng)完全由系統(tǒng)函數(shù)來確定,因此我們可從系統(tǒng)函數(shù)的角度出發(fā),找到模擬電路與數(shù)字電路的轉(zhuǎn)換關(guān)系,最終...
?CDCE813-Q1 可編程時(shí)鐘合成器與抖動清除器技術(shù)文檔總結(jié)
CDCE813-Q1器件是一款基于鎖相環(huán)(PLL)的模塊化、低成本、高性能、可編程時(shí)鐘合成器。它們從單個(gè)輸入頻率生成多達(dá)三個(gè)輸出時(shí)鐘。每個(gè)輸出都可以使用...
Analog Devices Inc. ADF4368微波寬頻合成器數(shù)據(jù)手冊
Analog Devices ADF4368微波寬帶合成器是一款高性能、超低抖動、整數(shù)N分頻、小數(shù)N分頻鎖相環(huán) (PLL),集成了VCO。此微波合成器可...
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |