完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > 阻抗
阻抗是表示元件性能或一段電路電性能的物理量。交流電路中一段無(wú)源電路兩端電壓峰值(或有效值)Um與通過(guò)該電路電流峰值(或有效值)Im之比稱為阻抗
文章:774個(gè) 瀏覽:49330次 帖子:772個(gè)
關(guān)于四層板PCB設(shè)計(jì)阻抗匹配的要求和建議
最近設(shè)計(jì)了一塊四層板pcb,因?yàn)槭歉咚匐娐?,有阻抗匹配的要求,所以在發(fā)給pcb板廠打樣時(shí),特定指定了哪些線要做
八層板通常使用下面三種疊層方式 。 第一種疊層方式: 第一層:元件面、微帶走線層? 第二層:內(nèi)部微帶走線層,較好
數(shù)字電橋電路之LCR數(shù)字電橋連接 五種數(shù)字電橋連接方法解析
用數(shù)字電橋來(lái)測(cè)量零部件的參數(shù)時(shí),其關(guān)鍵問(wèn)題在于測(cè)量誤差。首先是LCR測(cè)試儀本身的內(nèi)部誤差,還存在各種各樣的原因,而與試樣的連接所引起的誤差,就是其中之一...
阻抗如何用于PCB布局 阻抗與電阻對(duì)PCB布局的重要性
設(shè)計(jì)電路板布局時(shí),可以很容易地確定一個(gè)例程,在該例程中,某些參數(shù)比其他參數(shù)受到更多的重視。當(dāng)參數(shù)相互依賴或相互變化時(shí),這甚至更常見(jiàn)。例如,電阻實(shí)際上是或...
在PCB制造中,跡線代表導(dǎo)體,層壓板代表絕緣體,平面代表屏蔽。因此,印刷電路板的阻抗取決于制造過(guò)程中使用的尺寸和材料。
2021-02-27 標(biāo)簽:電路板設(shè)計(jì)印刷電路板阻抗 3.4k 0
我們說(shuō)明白了電感的高頻模型是怎么來(lái)的,現(xiàn)在就來(lái)說(shuō)一說(shuō)由高頻模型提取出的阻抗頻率曲線,這個(gè)曲線對(duì)于我們分析理解問(wèn)題有很大幫助,下面就理論結(jié)合實(shí)踐來(lái)詳細(xì)講解。
pcb設(shè)計(jì):過(guò)孔阻抗忽高忽低的問(wèn)題
說(shuō)到一個(gè)優(yōu)化的過(guò)孔,到底怎么才算是一個(gè)優(yōu)化的過(guò)孔呢?我們上期的過(guò)孔文章的答題中,高速先生給出了一些影響過(guò)孔阻抗的參數(shù),例如過(guò)孔孔徑、反焊盤(pán)的大小,stu...
阻抗線中間的包地銅皮比較細(xì),形成了空接線,在加工時(shí)容易產(chǎn)生細(xì)銅偏移扭曲,導(dǎo)致地網(wǎng)絡(luò)與阻抗線短路。
一文解析輸入輸出阻抗 輸出阻抗與功率存在什么關(guān)系?
輸入阻抗即輸入電壓與電流之比,即 Ri = U/I。在同樣的輸入電壓的情況下,如果輸入阻抗很低,就需要流過(guò)較大電流,這就要考驗(yàn)前級(jí)的電流輸出能力了;而如...
自從有了67G的矢網(wǎng),需要測(cè)試的板子不知怎的就突然多起來(lái)了呢。今天給大家分享一個(gè)我們前段時(shí)間遇到的測(cè)試案例。 芯片之間有一組高速信號(hào),走線的設(shè)計(jì)阻抗是1...
眾所周知,阻抗控制是我們做高速設(shè)計(jì)最基本的原則,各大板廠在PCB加工也會(huì)保證10%左右的阻抗誤差??此颇敲摧p松的一個(gè)板廠的承諾,要是出現(xiàn)了阻抗在誤差范圍...
PCB設(shè)計(jì):網(wǎng)絡(luò)分析儀測(cè)試DUT出現(xiàn)2個(gè)差不多的阻抗?
用網(wǎng)絡(luò)分析儀測(cè)試DUT的兩個(gè)通道,發(fā)現(xiàn)駐波比差很多,第一反應(yīng)是兩個(gè)通道的阻抗一致性是不是沒(méi)做好,打開(kāi)阻抗測(cè)試界面,結(jié)果顯示兩個(gè)通道的阻抗差不多,而且滿足...
2021-03-24 標(biāo)簽:pcb阻抗網(wǎng)絡(luò)分析儀 3.9k 0
PCB線路板生產(chǎn)會(huì)造成哪些偏差?層偏對(duì)阻抗的影響
trace在板上常常需要穿過(guò)密集的過(guò)孔區(qū)域,比如BGA區(qū)域、連接器區(qū)域,此時(shí)trace離過(guò)孔的距離就受到限制,不是你想遠(yuǎn)離就能遠(yuǎn)離的,我們常說(shuō)此處的布線...
線寬要按50或者100歐姆設(shè)計(jì),差分線要做等長(zhǎng),電源走線要粗一點(diǎn),電源地平面最好緊耦合等等這些PCB設(shè)計(jì)的常規(guī)操作相信沒(méi)人質(zhì)疑。那么對(duì)于走線包地要打孔,...
2021-03-29 標(biāo)簽:阻抗 1.1萬(wàn) 0
我們?nèi)CB板廠轉(zhuǎn)一圈,問(wèn)他們:走線可以幫我們控10%的阻抗公差嗎?他們會(huì)自信滿滿的答應(yīng)你:沒(méi)問(wèn)題!如果你想再摳一下,控8%,他們會(huì)稍微考慮下,也拍板說(shuō)...
我引用了IPC對(duì)銅箔厚度偏差的定義,我們來(lái)回顧一下: 提取內(nèi)層0.5oz的數(shù)據(jù)來(lái)簡(jiǎn)單做個(gè)描述:這也是多層板層疊中的常見(jiàn)內(nèi)層厚度 內(nèi)層0.5oz的銅箔正常...
2021-03-31 標(biāo)簽:阻抗多層板PCB設(shè)計(jì) 1.4萬(wàn) 0
首先看一個(gè)真實(shí)的故事:H公司的某網(wǎng)絡(luò)產(chǎn)品,PCB一直在A板廠生產(chǎn),產(chǎn)品測(cè)試一直沒(méi)有什么問(wèn)題。量產(chǎn)的時(shí)候,由于供應(yīng)鏈需要雙供應(yīng)商備份,就嘗試找了B板廠進(jìn)行...
2021-03-31 標(biāo)簽:阻抗數(shù)字信號(hào)DDR4 4.5k 0
對(duì)高速信號(hào)8B/10B編碼的初步認(rèn)識(shí)
在高速鏈路中導(dǎo)致接收端眼圖閉合的原因,很大部分并不是由于高頻的損耗太大了,而是由于高低頻的損耗差異過(guò)大,導(dǎo)致碼間干擾嚴(yán)重,因此不能張開(kāi)眼睛。針對(duì)這種情況...
FLY-BY拓?fù)浣Y(jié)構(gòu):阻抗不連續(xù)到了什么程度呢
信號(hào)通道中只要有分叉就會(huì)存在阻抗的不連續(xù),fly-by結(jié)構(gòu)處處是分叉,阻抗不連續(xù)問(wèn)題就很突出,到底這種阻抗不連續(xù)到了什么程度呢?
2021-04-11 標(biāo)簽:DDR3阻抗拓?fù)浣Y(jié)構(gòu) 8k 0
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |