完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12965個 瀏覽:637468次 帖子:8006個
每個輸出可高達(dá)80 PTs,高達(dá)四個總體OE控制,四個專用總體時鐘輸入接口,每個宏單元都具備時鐘、輸出、使能設(shè)置/復(fù)位智能控制組合及在功能模塊間共享
FPGA在智能手機(jī)設(shè)計中的應(yīng)用
簡介 世界領(lǐng)先的手機(jī)制造商們的廣告有什么共同點(diǎn)? 答:他們幾乎從來都不說他們的產(chǎn)品能夠打電話除非是某種視頻通話功能。相反,他們承諾你可以與任何人聯(lián)絡(luò),分...
2018年中國AI芯片市場占全球25.8%,未來兩年增速達(dá)到50%以上
2018年,中國AI芯片產(chǎn)業(yè)發(fā)展政策環(huán)境持續(xù)優(yōu)化,人工智能產(chǎn)業(yè)取得新的突破性進(jìn)展,AI芯片市場規(guī)模保持50%以上的增長速度。中國AI芯片市場在全球占比最...
因?yàn)榭删幊绦裕腥税袴PGA比作是集成電路領(lǐng)域的“橡皮泥”,什么集成電路都能模仿,堪稱萬用IC,你想捏成什么樣就捏成什么樣,捏的不好,可以重新再捏。
【每日推薦】十七種電路設(shè)計原理圖解析,這里全告訴你了
數(shù)字濾波器-IIR濾波器原理介紹Verilog HDL設(shè)計 數(shù)字 濾波器 數(shù) 字濾波器從實(shí)現(xiàn)結(jié)構(gòu)上劃分,有FIR和IIR兩種。FIR的特點(diǎn)是:線性相位、...
本文是電子發(fā)燒友網(wǎng)整理的最受工程師喜愛的ARM設(shè)計方案精華集錦,包括基于ARM的遠(yuǎn)程無線視頻監(jiān)控系統(tǒng)設(shè)計、基于Linux系統(tǒng)和ZigBee的智能家居系統(tǒng)...
FPGA做深度學(xué)習(xí)加速的技能總結(jié)
做深度學(xué)習(xí)加速器已經(jīng)兩年了,從RTL設(shè)計到仿真驗(yàn)證,以及相應(yīng)的去了解了Linux驅(qū)動,深度學(xué)習(xí)壓縮方法等等。
2020-03-08 標(biāo)簽:fpgaai深度學(xué)習(xí) 9.7k 0
從上面的對比來看,能耗比方面:ASIC > FPGA > GPU > CPU,產(chǎn)生這樣結(jié)果的根本原因:對于計算密集型算法,數(shù)據(jù)的搬移和運(yùn)算效率越高的能耗...
在FPGA領(lǐng)域中 HLS一直是研究的重點(diǎn)
高層次綜合(High-level Synthesis)簡稱 HLS,指的是將高層次語言描述的邏輯結(jié)構(gòu),自動轉(zhuǎn)換成低抽象級語言描述的電路模型的過程。所謂的...
高云半導(dǎo)體攜帶RISC-V FPGA設(shè)計易用性方案出席RISC-V論壇
高云半導(dǎo)體FPGA應(yīng)用研發(fā)總監(jiān)高彤軍作了題為“基于RISC-V微處理器的FPGA解決方案”的專題演講,高云半導(dǎo)體北美銷售總監(jiān)Scott Casper參加...
2018-11-17 標(biāo)簽:fpga晶心科技高云半導(dǎo)體 9.6k 0
QuickBoot基礎(chǔ)知識與在FPGA邏輯遠(yuǎn)程更新的應(yīng)用
對于成熟的電子產(chǎn)品,高效穩(wěn)定的工作是非常重要的一項(xiàng)指標(biāo)。而一款剛推向市場的產(chǎn)品則需要研發(fā)人員或者技術(shù)維護(hù)人員進(jìn)行必要的維護(hù)或者更新,以求達(dá)到更穩(wěn)定的效果...
2017-11-18 標(biāo)簽:fpga 9.6k 0
如何理解FPGA設(shè)計中的打拍(寄存)和亞穩(wěn)態(tài)
可能很多FPGA初學(xué)者在剛開始學(xué)習(xí)FPGA設(shè)計的時候(當(dāng)然也包括我自己),經(jīng)常聽到類似于”這個信號需要打一拍、打兩拍(寄存),以防止亞穩(wěn)態(tài)問題的產(chǎn)生“這...
2022-02-26 標(biāo)簽:fpga觸發(fā)器亞穩(wěn)態(tài) 9.6k 0
三態(tài)門如何在FPGA中實(shí)現(xiàn)與仿真
三態(tài)門在數(shù)字電路上可以說是應(yīng)用的非常廣泛,特別是一些總線上的應(yīng)用,因而,隨著數(shù)字電路的發(fā)展,就避免不了用硬件描述語言在FPGA上來設(shè)計實(shí)現(xiàn)三態(tài)門。
接觸FPGA的朋友們都知道“復(fù)位”,即簡單又復(fù)雜。簡單是因?yàn)槌鯇W(xué)時,只需要按照固定的套路——按鍵開關(guān)復(fù)位,見寄存器就先低電平復(fù)位一次,這樣一般情況可以解...
淺談電子EDA技術(shù)的含義、特點(diǎn)、主要內(nèi)容及應(yīng)用
傳統(tǒng)機(jī)電設(shè)備的電器控制系統(tǒng),如果利用EDA技術(shù)進(jìn)行重新設(shè)計或進(jìn)行技術(shù)改造,不但設(shè)計周期短、設(shè)計成本低,而且將提高產(chǎn)品或設(shè)備的性能,縮小產(chǎn)品體積,提高產(chǎn)品...
如何看待Lattice并購案,根據(jù)3大點(diǎn)來看我國FPGA發(fā)展路徑
FPGA作為通信、航天、軍工等領(lǐng)域的關(guān)鍵核心器件,是保障國家戰(zhàn)略安全的重要支撐基礎(chǔ)。近年來,隨著數(shù)字化、網(wǎng)絡(luò)化和智能化的發(fā)展,F(xiàn)PGA的應(yīng)用領(lǐng)域得到快速...
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |