完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12965個(gè) 瀏覽:637476次 帖子:8006個(gè)
Flex Ethernet光網(wǎng)絡(luò)傳輸拓展傳輸速率的靈活性
今年初,光互連論壇(Optical Internetworking Forum;OIF)正式設(shè)置Flexible Ethernet的初步規(guī)格為100Gb...
2016-11-08 標(biāo)簽:fpga光網(wǎng)絡(luò) 7.5k 1
全網(wǎng)最全科普FPGA技術(shù)知識(shí)
FPGA 是可以先購(gòu)買再設(shè)計(jì)的“萬(wàn)能”芯片。FPGA (Field Programmable Gate Array)現(xiàn)場(chǎng)可編程門陣列,是在硅片上預(yù)先設(shè)計(jì)...
FPGA中測(cè)試文件編寫(xiě)中的激勵(lì)仿真
大家好,又到了每日學(xué)習(xí)的時(shí)間了,今天我們來(lái)聊一聊FPGA中測(cè)試文件編寫(xiě)的相關(guān)知識(shí),聊一聊激勵(lì)仿真。 ? 1. 激勵(lì)的產(chǎn)生 對(duì)于testbench而言,端...
關(guān)于FPGA在汽車領(lǐng)域的的應(yīng)用
他說(shuō),一支擁有開(kāi)發(fā)滿足汽車功能安全要求的ASIC或SoC所需經(jīng)驗(yàn)的設(shè)計(jì)團(tuán)隊(duì)可以使用該設(shè)備——將eFAGA作為整個(gè)解決方案的一個(gè)組成部分。「然后這個(gè)團(tuán)隊(duì)可...
2019-08-31 標(biāo)簽:fpga數(shù)據(jù)中心可編程邏輯 7.5k 0
從FPGA到ACAP,“萬(wàn)能芯片”如何華麗轉(zhuǎn)身
作為“摩爾定律”的倡導(dǎo)者,英特爾則在FPGA上依然在宣講先進(jìn)工藝的重要性,14nm的FPGA產(chǎn)品和10nm的FPGA產(chǎn)品計(jì)劃都公諸于世。
基于北斗衛(wèi)星系統(tǒng)的機(jī)載高速攝像機(jī)時(shí)間同步器
在民用飛機(jī)飛行試驗(yàn)中,為了保證圖像測(cè)試數(shù)據(jù)的準(zhǔn)確可靠,機(jī)上圖像測(cè)試系統(tǒng)中不同測(cè)試設(shè)備時(shí)間需要嚴(yán)格的統(tǒng)一。原子鐘是一種非常穩(wěn)定的時(shí)鐘源,可以提供精確的時(shí)間...
如何通過(guò)FPGA+AD9361 SDR實(shí)現(xiàn)機(jī)載視頻無(wú)線傳輸
摘要: 針對(duì)當(dāng)前無(wú)人機(jī)數(shù)據(jù)鏈日趨小型化,采用射頻收發(fā)一體化設(shè)計(jì),基于FPGA 對(duì)零中頻射頻收發(fā)器AD9361 進(jìn)行配置,實(shí)現(xiàn)機(jī)載視頻和遙控遙測(cè)的無(wú)線傳輸...
基于FPGA的TDC延時(shí)設(shè)計(jì)方案
采用FPGA的CARRY4進(jìn)位單元,每個(gè)CARRY4的COUT連接到下一個(gè)CARRY4的CIN,這樣級(jí)聯(lián)起來(lái),形成延時(shí)鏈;每個(gè)COUT做為抽頭輸出到...
基于FPGA與ad9252的時(shí)序約束高速解串設(shè)計(jì)
針對(duì)八通道采樣器AD9252的高速串行數(shù)據(jù)接口的特點(diǎn),提出了一種基于FPGA時(shí)序約束 的高速解串方法。使用Xilinx公司的FPGA接收高速串行數(shù)據(jù),利...
FPGA和CPLD內(nèi)部自復(fù)位電路設(shè)計(jì)方案
本文描述了復(fù)位的定義,分類及不同復(fù)位設(shè)計(jì)的影響,并討論了針對(duì)FPGA和CPLD的內(nèi)部自復(fù)位方案。
FPGA作為一種高新技術(shù),由于其結(jié)構(gòu)的特殊性,可以重復(fù)編程,開(kāi)發(fā)周期較短,越來(lái)越受到電子愛(ài)好者的青睞,其應(yīng)用已經(jīng)逐漸普及到了各行各業(yè)。
什么是PLD的定義和應(yīng)用 PLD與FPGA的區(qū)別和聯(lián)系
PLD的定義和應(yīng)用 一、PLD的定義 PLD(Programmable Logic Device)即可編程邏輯器件,是一種能夠根據(jù)用戶的需求和設(shè)計(jì)規(guī)格,...
FPGA 它是在 PAL、GAL、CPLD 等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是 作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解...
硬件設(shè)計(jì)中教你如何正確的約束時(shí)鐘
2019-07-15 標(biāo)簽:FPGA 7.3k 0
基于4DSP+FPGA架構(gòu)數(shù)據(jù)處理板電路設(shè)計(jì)與分析
為了滿足超高性能數(shù)據(jù)處理以及低功耗、簡(jiǎn)單可編程性的應(yīng)用,設(shè)計(jì)了一款基于TI TMS320C6678芯片和Xilinx公司XC5VSX95T芯片的4DSP...
基于FPGA和AD1836的I2S接口設(shè)計(jì)
I2S(Inter IC Sound Bus)是飛利浦公司為數(shù)字音頻設(shè)備之間的音頻數(shù)據(jù)傳輸而制定的一種總線標(biāo)準(zhǔn),它既規(guī)定了硬件接口規(guī)范,也規(guī)定了數(shù)字音頻...
本文將ECC校驗(yàn)算法通過(guò)硬件編程語(yǔ)言VHDL在AheraQuanusⅡ7.0開(kāi)發(fā)環(huán)境下進(jìn)行了后仿真測(cè)試,實(shí)現(xiàn)了NANDFlash的ECC校驗(yàn)功能。本程序...
中科億海微:汽車“新四化”時(shí)代背景下國(guó)產(chǎn)FPGA助力汽車智能化升級(jí)
以智能化、電動(dòng)化、網(wǎng)聯(lián)化、共享化為代表的汽車“新四化”正在加速推進(jìn)汽車電子技術(shù)和架構(gòu)的快速演進(jìn)。其中,被譽(yù)為“萬(wàn)能芯片”的FPGA也越來(lái)越受人關(guān)注,由于...
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |