完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12972個(gè) 瀏覽:637707次 帖子:8006個(gè)
什么是低功耗,對(duì)FPGA低功耗設(shè)計(jì)的介紹
功耗是各大設(shè)計(jì)不可繞過(guò)的話題,在各大設(shè)計(jì)中,我們應(yīng)當(dāng)追求低功耗。為增進(jìn)大家對(duì)低功耗的認(rèn)識(shí),本文將對(duì)FPGA低功耗設(shè)計(jì)予以介紹。如果你對(duì)FPGA低功耗相關(guān)...
FPGA+CPU將會(huì)是未來(lái)基于大數(shù)據(jù)的人工智能的主要架構(gòu)
盡管英特爾收購(gòu)Altera的案子還在等中國(guó)與韓國(guó)政府的批準(zhǔn)(美國(guó)與歐洲都已通過(guò)),也許還需要再等1-3個(gè)月,但是FPGA+CPU這種異構(gòu)架構(gòu)正在遍地...
Johnson約翰遜計(jì)數(shù)器Verilog實(shí)現(xiàn)
扭環(huán)形計(jì)數(shù)器,約翰遜計(jì)數(shù)器,每次狀態(tài)變化時(shí)僅有一個(gè)觸發(fā)器發(fā)生翻轉(zhuǎn),譯碼不存在競(jìng)爭(zhēng)冒險(xiǎn),在n(n≥3)位計(jì)數(shù)器中,使用2n個(gè)狀態(tài),有2^n-2n個(gè)狀態(tài)未使用;
從端側(cè)來(lái)講,手機(jī)屏幕的面積越來(lái)越大,目前已基本可以支持720P或1080P。隨著柔性屏幕的擴(kuò)展以及觀看視野的放大,視頻的體驗(yàn)也許可以從1080P擴(kuò)展到4...
2020-08-11 標(biāo)簽:fpga編碼器傳輸系統(tǒng) 3.9k 0
DPU架構(gòu)(自適應(yīng)交換機(jī))的介紹
在本文中,我們將進(jìn)一步采取主動(dòng)行動(dòng),以解決網(wǎng)絡(luò)核心(交換機(jī))中當(dāng)前的專有處理和計(jì)算問(wèn)題。我們提出了一種新的硬件架構(gòu),稱為自適應(yīng)交換機(jī)。基于對(duì)其支持三個(gè)用...
2022-02-09 標(biāo)簽:fpga 3.9k 0
利用FPGA的永磁同步電機(jī)控制器原理及設(shè)計(jì)
利用FPGA的永磁同步電機(jī)控制器原理及設(shè)計(jì) 概述:提出一種基于FPGA的永磁同步電機(jī)控制器的設(shè)計(jì)方案,該設(shè)計(jì)可應(yīng)用于具有高動(dòng)態(tài)性能要求的永磁同
2010-03-17 標(biāo)簽:FPGA永磁同步電機(jī) 3.9k 0
基于EDA技術(shù)和VHDL語(yǔ)言的新型智能電子密碼鎖的設(shè)計(jì)與實(shí)現(xiàn)
本文介紹一種利用 EDA 技術(shù) 和 VHDL 語(yǔ)言 ,在 MAX+PLUSⅡ環(huán)境下,設(shè)計(jì)了一種新型的智能密碼鎖。它體積小、功耗低、價(jià)格便宜、安全可靠,維...
2009年6月,在經(jīng)濟(jì)危機(jī)鬧的最兇,工作最難找的時(shí)候,我辭掉了江蘇常州14K月薪非常安逸的工作,回到了闊別3年的北京。信心滿滿的準(zhǔn)備開(kāi)始一段新的旅程。 ...
LabVIEW 8.6實(shí)時(shí)模塊中的新功能 - CompactRIO掃描模式
通過(guò)LabVIEW 8.6實(shí)時(shí)模塊中的新功能 - CompactRIO掃描模式,您可以在兩個(gè)方案中選擇其一:在無(wú)需對(duì)FPGA編程的情況下直接在LabVI...
2017-11-17 標(biāo)簽:fpgalabviewcompactrio 3.9k 0
從邊緣到核心,再到數(shù)據(jù)中心,各個(gè)市場(chǎng)都在經(jīng)歷快速變革,因此解決方案提供商、應(yīng)用開(kāi)發(fā)人員、行業(yè)和企業(yè)必須以前所未有的速度實(shí)現(xiàn)大規(guī)模創(chuàng)新。? 在邊緣,嵌入式...
在硬件加速器應(yīng)用中,F(xiàn)PGA常被視為最優(yōu)解,提供極致加速性能的同時(shí),還具備重新編程的能力。盡管其靈活性成了FPGA的一大特色,但大批量生產(chǎn)FPGA的價(jià)格...
在人工智能時(shí)代 FPGA必將在更多應(yīng)用領(lǐng)域得到更加廣泛的使用
微軟在數(shù)據(jù)中心里大規(guī)模部署和應(yīng)用FPGA的最初實(shí)踐,來(lái)自于他的“Catapult項(xiàng)目”。這個(gè)項(xiàng)目的主要成就,是搭建了一個(gè)基于FPGA的數(shù)據(jù)中心硬件加速平...
通過(guò)Verilog實(shí)現(xiàn)對(duì)一個(gè)頻率的任意占空比的任意分頻
在verilog程序設(shè)計(jì)中,我們往往要對(duì)一個(gè)頻率進(jìn)行任意分頻,而且占空比也有一定的要求這樣的話,對(duì)于程序有一定的要求,現(xiàn)在我在前人經(jīng)驗(yàn)的基礎(chǔ)上做一個(gè)簡(jiǎn)單...
全面降低系統(tǒng)功耗 Altera推業(yè)界首款低功耗28nm FPGA
Altera推出業(yè)界唯一投產(chǎn)的低功耗28 nm Cyclone? V GT FPGA,幫助開(kāi)發(fā)人員降低了PCIe Gen2應(yīng)用的系統(tǒng)總成本,并全面通過(guò)了...
怎么用FPGA做算法 如何在FPGA上實(shí)現(xiàn)最大公約數(shù)算法
FPGA算法的優(yōu)點(diǎn)在于它們可以提供高度的定制化和靈活性,使得算法可以根據(jù)實(shí)際需求進(jìn)行優(yōu)化和調(diào)整。此外,F(xiàn)PGA還可以實(shí)現(xiàn)硬件加速,提供比傳統(tǒng)處理器更高的...
FPGA調(diào)試中常用的TCL語(yǔ)法簡(jiǎn)介
使用Jtag Master調(diào)試FPGA程序時(shí)用到tcl語(yǔ)言,通過(guò)編寫tcl腳本,可以實(shí)現(xiàn)對(duì)FPGA的讀寫,為調(diào)試FPGA程序帶來(lái)極大的便利,下面對(duì)FPG...
瑞蘇盈科Xilinx Zynq UltraScale+ MPSoC無(wú)人機(jī)控制器
兩代無(wú)人機(jī)控制器電路板尺寸均為105×65mm,前代控制器沒(méi)有冗余FPGA/MCU,采用單板設(shè)計(jì);新一代控制器加入許多新的功能/器件,采用了雙板折疊設(shè)計(jì)。
2021-12-12 標(biāo)簽:fpga控制器無(wú)人機(jī) 3.8k 0
LTM4686:帶電源管理系統(tǒng)的降壓型μModule穩(wěn)壓器
LTM4686是一款雙通道10A或單通道20A超薄降壓型μModule穩(wěn)壓器。它的高度僅為1.82mm,使之可以非??拷?fù)載(FPGA或ASIC)放置,...
基于FPGA設(shè)計(jì)的軟件無(wú)線電平臺(tái):WARP
開(kāi)發(fā)一種新的無(wú)線傳輸技術(shù)是一個(gè)復(fù)雜的過(guò)程。最初是新技術(shù)的理論,概念的形成?;靖拍钚纬芍?,工程師開(kāi)始采用模擬,仿真的方式來(lái)評(píng)估新技術(shù)所帶來(lái)的好處。第三...
2017-11-21 標(biāo)簽:fpgaFPGA設(shè)計(jì)無(wú)線電 3.8k 0
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |