完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門(mén)電路數(shù)有限的缺點(diǎn)。
文章:12972個(gè) 瀏覽:637720次 帖子:8006個(gè)
國(guó)產(chǎn)FPGA將逐漸縮短與國(guó)外技術(shù)水平的差距
FPGA是現(xiàn)場(chǎng)可編程門(mén)陣列,簡(jiǎn)單的說(shuō)就是一個(gè)可以在其上編程的芯片,用戶可以在FPGA上編程實(shí)現(xiàn)一個(gè)特殊的硬件加速算法。目前,這種芯片主要有三個(gè)應(yīng)用方向。
賽靈思表示全球首款自行調(diào)適運(yùn)算平臺(tái)產(chǎn)品Versal可以為其硬件與軟件進(jìn)行編程與最佳化的工作
隨著越來(lái)越廣泛的聯(lián)網(wǎng)需求,加上越來(lái)越多的聯(lián)網(wǎng)設(shè)備情況下,資料中心的高效能運(yùn)算已成為現(xiàn)代商業(yè)營(yíng)運(yùn)模式中不可或缺的一環(huán)。不過(guò),因?yàn)橄嚓P(guān)環(huán)境與需求變動(dòng)快速的狀...
銀湖資本完成對(duì)Altera 51%股權(quán)的收購(gòu)
今天,全球 FPGA 創(chuàng)新技術(shù)領(lǐng)導(dǎo)者 Altera 宣布,全球技術(shù)投資巨頭銀湖資本(Silver Lake)已完成對(duì) Altera 51% 股權(quán)的收購(gòu),...
諾基亞全新智能電視上架印度電商平臺(tái) 售價(jià)約合人民幣4100元
近日,印度電商平臺(tái)Flipkart上架了一款全新諾基亞品牌智能電視,55英寸,12月10日正式開(kāi)售,價(jià)格41999盧比,約合人民幣4100元。
當(dāng)CPU碰上FPGA 異構(gòu)計(jì)算又會(huì)發(fā)生什么樣的變化
傳統(tǒng)異構(gòu)方案中,CPU將數(shù)據(jù)一次性發(fā)送給FPGA,處理完成后再交給CPU,加速設(shè)備與主機(jī)并不同時(shí)參與計(jì)算。與傳統(tǒng)方案不同,本設(shè)計(jì)采用了設(shè)備間流水處理的加...
2018-07-06 標(biāo)簽:fpgaCPU異構(gòu)計(jì)算 3.7k 0
在一個(gè)環(huán)境中實(shí)施從合成到塑封式布局和布線以及比特流生成的全套 FPGA 設(shè)計(jì)。界面中內(nèi)置了用于運(yùn)行布局和布線的常用選項(xiàng),并在與合成結(jié)果相同的位置提供所有報(bào)告。
2019-05-17 標(biāo)簽:fpga設(shè)計(jì) 3.7k 0
霸主戰(zhàn)策略變,細(xì)數(shù)FPGA雙雄流水賬
可編程邏輯器件領(lǐng)域的兩大霸主Xilinx和Altera,經(jīng)過(guò)多年的鏖戰(zhàn),雙方均選擇以既有優(yōu)勢(shì)為基礎(chǔ),固守疆域,轉(zhuǎn)化為更大的研發(fā)能量?,F(xiàn)在的“反擊戰(zhàn)”變得...
在芯片選型時(shí),我們常常需要查看芯片的資源情況,此時(shí),就要用到選型手冊(cè)。
基于MT9M033設(shè)計(jì)的FPGA HD IP監(jiān)視攝像機(jī)方案
This unique solution features Altera's low-cost Cyclone? III or Cyclone IV F...
使用Altera SoC FPGA提升AI信道估計(jì)效率
在現(xiàn)代 5G 網(wǎng)絡(luò)中,快速且準(zhǔn)確的信道狀態(tài)信息 (CSI)?更新是保障連接質(zhì)量、優(yōu)化 MIMO 配置并提供一致用戶體驗(yàn)的核心基礎(chǔ)。然而,隨著網(wǎng)絡(luò)密度的持...
Altera新發(fā)布一款多功能低成本的單芯片F(xiàn)PGA
一直以來(lái),F(xiàn)PGA可編程器件都主要應(yīng)用在通訊設(shè)備或工業(yè)控制等較為專業(yè)的應(yīng)用領(lǐng)域,但隨著不同行業(yè)使用需求的提升,F(xiàn)PGA器件的應(yīng)用層面不斷拓展。
【賽題知多少】 紫光同創(chuàng)賽題答疑專場(chǎng)|2025年全國(guó)大學(xué)生嵌入式芯片與系統(tǒng)設(shè)計(jì)競(jìng)賽FPGA賽道
紫光同創(chuàng)賽道答疑專場(chǎng)來(lái)啦!2025年全國(guó)大學(xué)生嵌入式芯片與系統(tǒng)設(shè)計(jì)競(jìng)賽報(bào)名已拉開(kāi)帷幕,F(xiàn)PGA賽道的挑戰(zhàn)與創(chuàng)新并存。近期,我們收到許多關(guān)于賽題的咨詢,小...
2025-08-06 標(biāo)簽:FPGA嵌入式芯片系統(tǒng)設(shè)計(jì) 3.7k 0
英特爾構(gòu)建智慧云基石,推動(dòng)企業(yè)在數(shù)字經(jīng)濟(jì)時(shí)代前進(jìn)
“后新冠時(shí)代”,在線(云)上,人與人的交流變得更加容易。4月底,“英特爾構(gòu)建智慧云基石”線上沙龍如約舉行,英特爾及合作伙伴的專家們,圍繞著“快捷上云、高...
需要門(mén)級(jí)驗(yàn)證:FPGA 和 ASIC 一樣需要設(shè)計(jì)級(jí)驗(yàn)證。但是,F(xiàn)PGA 在門(mén)級(jí)不是細(xì)粒度的,因此它們不需要門(mén)級(jí)驗(yàn)證。您將每個(gè)門(mén)都放置在 ASIC 設(shè)計(jì)...
《Xilinx—UG471中文翻譯》(3)OSERDESE2原語(yǔ)介紹
7系列設(shè)備中的OSERDESE2是專用的 并-轉(zhuǎn)-串 轉(zhuǎn)換器,使用特定的時(shí)鐘和邏輯資源設(shè)計(jì)來(lái)使得高速源同步接口實(shí)現(xiàn)變得容易。每個(gè)OSERDESE2模塊都...
淺析Vivado在非工程模式下的FPGA設(shè)計(jì)流程
參考:UG892 UG835 Vivado集成開(kāi)發(fā)工具為設(shè)計(jì)者提供了非工程模式下的FPGA設(shè)計(jì)流程。在Vivado非工程模式下,F(xiàn)PGA開(kāi)發(fā)人員可以更加...
未來(lái)國(guó)產(chǎn)FPGA芯片誰(shuí)會(huì)挑大梁?
京微雅格CEO劉明博士講述,“FPGA的市場(chǎng)大概50億美金,應(yīng)用廣泛,前景非常誘人,但是研發(fā)門(mén)檻也同樣很高,而且國(guó)外公司Xilinx、 Altera、L...
2016-01-28 標(biāo)簽:FPGACPU半導(dǎo)體芯片 3.7k 0
基于FPGA的高精度數(shù)字電源設(shè)計(jì)
提出一種新穎的數(shù)字化高精度電源控制調(diào)節(jié)方案。由于數(shù)字器件的迅速發(fā)展,有效推動(dòng)了電源系統(tǒng)的發(fā)展。同時(shí),許多特殊應(yīng)用領(lǐng)域?qū)﹄娫吹木W(wǎng)絡(luò)化管理、以及針對(duì)多樣化的...
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |