完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12966個 瀏覽:637500次 帖子:8006個
如何用FPGA并行高速運(yùn)算實(shí)現(xiàn)實(shí)時的引導(dǎo)濾波算法
前面一篇文章中,已經(jīng)詳細(xì)的分析了引導(dǎo)濾波的理論,公式的推導(dǎo),以及和雙邊濾波的對比分析,即在邊緣的處理上雙邊濾波會引起人為的黑/白邊。我們已經(jīng)知道何博士引...
一、前言 無論是FPGA應(yīng)用開發(fā)還是數(shù)字IC設(shè)計,時序約束和靜態(tài)時序分析(STA)都是十分重要的設(shè)計環(huán)節(jié)。在FPGA設(shè)計中,可以在綜合后和實(shí)現(xiàn)后進(jìn)行ST...
基于VIVADO的PCIE IP的使用 項目簡述 上一篇內(nèi)容我們已經(jīng)對PCIE協(xié)議進(jìn)行了粗略的講解。那么不明白具體的PCIE協(xié)議,我們就不能在FPGA中...
Vitis AI 1.4賦予 AI 產(chǎn)品化更多可能性
Vitis AI 1.4 賽靈思 Vitis AI 是一款功能強(qiáng)大的機(jī)器學(xué)習(xí)開發(fā)平臺,用于在賽靈思自適應(yīng)計算平臺上實(shí)現(xiàn) AI 推斷加速。最新發(fā)布的 Vi...
綜合人工智能、通信、半導(dǎo)體、汽車等多項技術(shù),自動駕駛涉及產(chǎn)業(yè)鏈長、價值創(chuàng)造空間巨大,已成為各國汽車產(chǎn)業(yè)與科技產(chǎn)業(yè)跨界、競合的必爭之地。調(diào)研機(jī)構(gòu)麥克咨詢預(yù)...
英飛凌推出業(yè)界首款面向航天級FPGA的符合QML-V標(biāo)準(zhǔn)的抗輻射NOR閃存
英飛凌的256 Mb和512 Mb RadTol NOR Flash非易失性存儲器可帶來出色的低引腳數(shù)單芯片解決方案,適用于FPGA配置、圖像存儲、微控...
簡述FPGA中亞穩(wěn)態(tài)的產(chǎn)生機(jī)理及其消除方法
亞穩(wěn)態(tài)的概念 亞穩(wěn)態(tài)是指觸發(fā)器無法在某個規(guī)定時間段內(nèi)達(dá)到一個可確認(rèn)的狀態(tài)。當(dāng)一個觸發(fā)器進(jìn)入亞穩(wěn)態(tài)引時,既無法預(yù)測該單元的輸出電平,也無法預(yù)測何時輸出才能...
2021-07-23 標(biāo)簽:fpga 5.7k 0
加強(qiáng)邊緣AI能力,Lattice新推CertusPro-NX通用FPGA有何魔力?
Lattice基于三星28nm FD-SOI平臺推出了一系列FPGA產(chǎn)品,包括在嵌入式視頻方面應(yīng)用比較多的CrossLink-NX,重新定義的Certu...
國內(nèi)FPGA領(lǐng)先企業(yè)安路科技科創(chuàng)板IPO上會通過
7月5日,上海證券交易所網(wǎng)站公布科創(chuàng)板上市委2021年第45次審議會議結(jié)果,上海安路信息科技股份有限公司首發(fā),符合發(fā)行條件、上市條件和信息披露要求。 ?...
2021-07-06 標(biāo)簽:fpga安路科技科創(chuàng)板 5.9k 0
點(diǎn)亮智能科技采用萊迪思CrossLink-NX FPGA實(shí)現(xiàn)低功耗MIPI橋接和圖像處理方案
目前對于不同環(huán)境和應(yīng)用場景需求,高清圖像處理和視頻接口也非常之多,這其中必然涉及到一些接口的轉(zhuǎn)換和信號源處理,在顯示屏返修測試會用到不同信號源的處理。
FPGA動態(tài)可重構(gòu)技術(shù)是什么,局部動態(tài)可重構(gòu)的時序問題解決方案
所謂FPGA動態(tài)可重構(gòu)技術(shù),就是要對基于SRAM編程技術(shù)的FPGA實(shí)現(xiàn)全部或部分邏輯資源的動態(tài)功能變換。根據(jù)實(shí)現(xiàn)重構(gòu)的面積不同,動態(tài)可重構(gòu)技術(shù)又可分為全...
FPGA暑期活動將通過專題討論會、培訓(xùn)課程、網(wǎng)絡(luò)研討會、產(chǎn)品測試來幫助社區(qū)成員獲取有關(guān)基礎(chǔ)組件的專業(yè)知識并將設(shè)置抽獎活動
基于FPGA實(shí)現(xiàn)擴(kuò)頻通信模塊的設(shè)計方案與仿真
在無線通信系統(tǒng)中,普遍使用擴(kuò)頻通信技術(shù),因此擴(kuò)頻技術(shù)對通信系統(tǒng)具有重要的現(xiàn)實(shí)意義。直接序列擴(kuò)頻技術(shù)是應(yīng)用最廣的一種擴(kuò)頻技術(shù),F(xiàn)PGA具備高速度的并行性特...
2021-07-05 標(biāo)簽:fpga無線通信通信系統(tǒng) 4k 0
求一款具有出色EMI性能的高效率DC-DC轉(zhuǎn)換器
現(xiàn)場可編程門陣列(FPGA)、片上系統(tǒng)(SoC)和微處理器等數(shù)據(jù)處理IC不斷擴(kuò)大在電信、網(wǎng)絡(luò)、工業(yè)、汽車、航空電子領(lǐng)域的應(yīng)用。
2021-07-04 標(biāo)簽:fpga微處理器DC-DC轉(zhuǎn)換器 2.5k 0
術(shù)語“重構(gòu)”是指FPGA已經(jīng)配置后的重新編程。FPGA的重構(gòu)有兩種類型:完全的和部分的。完全重構(gòu)將整個FPGA重新編程,而部分重構(gòu)只取代設(shè)計的一部分,設(shè)...
賽靈思Vivado ML版優(yōu)化應(yīng)用設(shè)計
賽靈思近日宣布推出 Vivado ML 版,這是業(yè)內(nèi)首個基于機(jī)器學(xué)習(xí)(ML )優(yōu)化算法以及先進(jìn)的面向團(tuán)隊協(xié)作的設(shè)計流程打造的 FPGA EDA 工具套件...
2021-07-02 標(biāo)簽:fpga賽靈思機(jī)器學(xué)習(xí) 3.6k 0
怎么利用DDS IP實(shí)現(xiàn)非重復(fù)掃描系統(tǒng)
一個不容忽視的現(xiàn)實(shí)是:很多時候,我們穿衣服時第一道扣子扣錯了,卻總在扣最后一道扣子的時候才發(fā)現(xiàn)。衣服的扣子扣錯了,大不了再扣一遍,但人生的扣子一旦扣錯了...
2021-07-02 標(biāo)簽:fpga芯片轉(zhuǎn)換器 2.9k 0
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |