完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > zynq
賽靈思公司(Xilinx)推出的行業(yè)第一個可擴展處理平臺Zynq系列。旨在為視頻監(jiān)視、汽車駕駛員輔助以及工廠自動化等高端嵌入式應(yīng)用提供所需的處理與計算性能水平。
文章:431個 瀏覽:49468次 帖子:301個
【ZYNQ Ultrascale+ MPSOC FPGA教程】第七章FPGA片內(nèi)ROM測試實驗
既然是ROM,那么我們就必須提前給它準(zhǔn)備好數(shù)據(jù),然后在FPGA實際運行時,我們直接讀取這些ROM中預(yù)存儲好的數(shù)據(jù)就行。Xilinx FPGA的片內(nèi)ROM...
【ZYNQ Ultrascale+ MPSOC FPGA教程】第六章FPGA片內(nèi)RAM讀寫測試實驗
RAM是FPGA中常用的基礎(chǔ)模塊,可廣泛用于緩存數(shù)據(jù)的情況,同樣它也是ROM,F(xiàn)IFO的基礎(chǔ)。本實驗將為大家介紹如何使用FPGA內(nèi)部的RAM以及程序?qū)υ?..
【ZYNQ Ultrascale+ MPSOC FPGA教程】第五章Vivado下PLL實驗
PLL(phase-locked loop),即鎖相環(huán)。是FPGA中的重要資源。由于一個復(fù)雜的FPGA系統(tǒng)往往需要多個不同頻率,相位的時鐘信號。所以,一...
【ZYNQ Ultrascale+ MPSOC FPGA教程】第四章PL的LED實驗
對于ZYNQ來說PL(FPGA)開發(fā)是至關(guān)重要的,這也是ZYNQ比其他ARM的有優(yōu)勢的地方,可以定制化很多ARM端的外設(shè),在定制ARM端的外設(shè)之前先讓我...
【ZYNQ Ultrascale+ MPSOC FPGA教程】第三章Verilog基礎(chǔ)模塊介紹
Wire 類型變量,也叫網(wǎng)絡(luò)類型變量,用于結(jié)構(gòu)實體之間的物理連接,如門與門之間,不能儲存值,用連續(xù)賦值語句assign賦值,定義為wire [n-1:0...
【ZYNQ Ultrascale+ MPSOC FPGA教程】第二章硬件原理圖介紹
XCZU2CG-1SFVC784E芯片的PS系統(tǒng)PS系統(tǒng)集成了2個ARMCortex?-A53處理器,速度高達(dá)1.2Ghz,支持2級Cache;另外還包...
【ZYNQ Ultrascale+ MPSOC FPGA教程】第一章MPSoC芯片介紹
原創(chuàng)聲明: 本原創(chuàng)教程由芯驛電子科技(上海)有限公司(ALINX)創(chuàng)作,版權(quán)歸本公司所有,如需轉(zhuǎn)載,需授權(quán)并注明出處。 適用于板卡型號: AXU2CGA...
基于ZYNQ芯片架構(gòu)的嵌入式系統(tǒng)設(shè)計
一、前言:499元再探打印機價格底線 在筆者兒時的記憶當(dāng)中,看到打印機還多是出現(xiàn)在學(xué)校門口的小賣部、文印店,或者是在父母辦公室當(dāng)中,長時間以來打印機都算...
TLZ7xH-EVM評估板接口資源豐富,引出雙路千兆網(wǎng)口、四路SFP+光口、雙路CameraLink、HDMI、FMC、PCIe、USB、Micro S...
2020-12-10 標(biāo)簽:智能電網(wǎng)Xilinx無線電 4.5k 0
【地表最強,宇宙首發(fā)】C6678+Zynq-7045評估板!
如果說TMS320C6678與Kintex-7進(jìn)行搭配的DSP+FPGA架構(gòu)堪稱經(jīng)典中的經(jīng)典,那么TMS320C6678 與ZYNQ進(jìn)行搭配的DSP+A...
2020-12-03 標(biāo)簽:armZynq創(chuàng)龍科技 3.1k 0
ARM與FPGA通過高速通信接口快速進(jìn)行數(shù)據(jù)交換,可滿足各種工業(yè)現(xiàn)場應(yīng)用場景。
ZYNQ PCIe接口層次結(jié)構(gòu)及數(shù)據(jù)傳輸方式解析
一、PCIe概況 隨著現(xiàn)代處理器技術(shù)的發(fā)展,使用高速差分總線替代并行總線已是大勢所趨。與單端并行信號相比,高速差分信號可以使用更高的時鐘頻率,從而可以使...
基于Zynq-7000面向小型微型自動化監(jiān)測系統(tǒng)的BSP設(shè)計與實踐
BSP在嵌入式系統(tǒng)中扮演著關(guān)鍵角色,主要用來適配特定類型的硬件平臺。它通常包含了用來配置可定制電路的硬件比特流、引導(dǎo)加載操作系統(tǒng)的基礎(chǔ)支持代碼以及主板上...
2020-12-31 標(biāo)簽:Linux監(jiān)測系統(tǒng)Zynq 4k 0
ZYNQ SOC驗證設(shè)計:PS端DMA緩存數(shù)據(jù)到PS端DDR
上篇該系列博文中講述W5500接收到上位機傳輸?shù)臄?shù)據(jù),此后需要將數(shù)據(jù)緩存起來。當(dāng)數(shù)據(jù)量較大或者其他數(shù)據(jù)帶寬較高的情況下,片上緩存(OCM)已無法滿足需求...
ZYNQ SOC案例開發(fā):AXI DMA使用解析及環(huán)路測試
一、AXI DMA介紹 本篇博文講述AXI DMA的一些使用總結(jié),硬件IP子系統(tǒng)搭建與SDK C代碼封裝參考米聯(lián)客ZYNQ教程。若想讓ZYNQ的PS與P...
2020-12-31 標(biāo)簽:寄存器cpu數(shù)據(jù)傳輸 1.1萬 0
利用ZYNQ驗證算法的一大優(yōu)勢在于,可以在上位機發(fā)送指令借助CPU的控制能力和C語言易開發(fā)特點,實時配置算法模塊的工作模式、參數(shù)等對來對其算法模塊性能進(jìn)...
ZYNQ跑系統(tǒng)系列開發(fā):AXI-DMA的linux驅(qū)動案例
一、搭建硬件環(huán)境 vivado版本2017.4,芯片為7010,不過不管什么版本和芯片大致步驟是一樣的 本文工程文件: https://gitee.co...
LWIP實現(xiàn)千兆TCP/IP網(wǎng)絡(luò)傳輸方案介紹
一、前言 之前ZYNQ與PC之間的網(wǎng)絡(luò)連接依賴于外接硬件協(xié)議棧芯片,雖然C驅(qū)動非常簡單,但網(wǎng)絡(luò)帶寬受限。現(xiàn)采用LWIP+PS端MAC控制器+PHY芯片的...
2021-01-02 標(biāo)簽:服務(wù)器操作系統(tǒng)Socket 9.3k 0
Xilinx ZYNQ開發(fā)案例HelloWorld實驗工程
前言: 使用的板子是zc702。用Vivado的IP核搭建最小系統(tǒng),包括ARM核(CPU xc7z020),DDR3(4×256M),一個UART串口(...
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機 | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機 | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機 | SPWM | 充電樁 | IPM | 機器視覺 | 無人機 | 三菱電機 | ST |
| 伺服電機 | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |